]> git.sur5r.net Git - freertos/blob - Demo/ARM7_AT91FR40008_GCC/serial/serial.c
Update to V4.6.1 - including PIC32MX port.
[freertos] / Demo / ARM7_AT91FR40008_GCC / serial / serial.c
1 /*\r
2         FreeRTOS.org V4.6.1 - Copyright (C) 2003-2007 Richard Barry.\r
3 \r
4         This file is part of the FreeRTOS.org distribution.\r
5 \r
6         FreeRTOS.org is free software; you can redistribute it and/or modify\r
7         it under the terms of the GNU General Public License as published by\r
8         the Free Software Foundation; either version 2 of the License, or\r
9         (at your option) any later version.\r
10 \r
11         FreeRTOS.org is distributed in the hope that it will be useful,\r
12         but WITHOUT ANY WARRANTY; without even the implied warranty of\r
13         MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the\r
14         GNU General Public License for more details.\r
15 \r
16         You should have received a copy of the GNU General Public License\r
17         along with FreeRTOS.org; if not, write to the Free Software\r
18         Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307  USA\r
19 \r
20         A special exception to the GPL can be applied should you wish to distribute\r
21         a combined work that includes FreeRTOS.org, without being obliged to provide\r
22         the source code for any proprietary components.  See the licensing section \r
23         of http://www.FreeRTOS.org for full details of how and when the exception\r
24         can be applied.\r
25 \r
26         ***************************************************************************\r
27         See http://www.FreeRTOS.org for documentation, latest information, license \r
28         and contact details.  Please ensure to read the configuration and relevant \r
29         port sections of the online documentation.\r
30 \r
31         Also see http://www.SafeRTOS.com a version that has been certified for use\r
32         in safety critical systems, plus commercial licensing, development and\r
33         support options.\r
34         ***************************************************************************\r
35 */\r
36 \r
37 /* \r
38         BASIC INTERRUPT DRIVEN SERIAL PORT DRIVER FOR USART0. \r
39 \r
40         This file contains all the serial port components that can be compiled to\r
41         either ARM or THUMB mode.  Components that must be compiled to ARM mode are\r
42         contained in serialISR.c.\r
43 */\r
44 \r
45 /* Standard includes. */\r
46 #include <stdlib.h>\r
47 \r
48 /* Scheduler includes. */\r
49 #include "FreeRTOS.h"\r
50 #include "queue.h"\r
51 #include "task.h"\r
52 \r
53 /* Demo application includes. */\r
54 #include "serial.h"\r
55 #include "AT91R40008.h"\r
56 #include "usart.h"\r
57 #include "pio.h"\r
58 #include "aic.h"\r
59 \r
60 /*-----------------------------------------------------------*/\r
61 \r
62 /* Constants to setup and access the UART. */\r
63 #define portUSART0_AIC_CHANNEL  ( ( unsigned portLONG ) 2 )\r
64 \r
65 #define serINVALID_QUEUE                ( ( xQueueHandle ) 0 )\r
66 #define serHANDLE                               ( ( xComPortHandle ) 1 )\r
67 #define serNO_BLOCK                             ( ( portTickType ) 0 )\r
68 \r
69 /*-----------------------------------------------------------*/\r
70 \r
71 /* Queues used to hold received characters, and characters waiting to be\r
72 transmitted. */\r
73 static xQueueHandle xRxedChars; \r
74 static xQueueHandle xCharsForTx; \r
75 \r
76 /*-----------------------------------------------------------*/\r
77 \r
78 /* \r
79  * The queues are created in serialISR.c as they are used from the ISR.\r
80  * Obtain references to the queues and THRE Empty flag. \r
81  */\r
82 extern void vSerialISRCreateQueues(  unsigned portBASE_TYPE uxQueueLength, xQueueHandle *pxRxedChars, xQueueHandle *pxCharsForTx );\r
83 \r
84 /*-----------------------------------------------------------*/\r
85 \r
86 xComPortHandle xSerialPortInitMinimal( unsigned portLONG ulWantedBaud, unsigned portBASE_TYPE uxQueueLength )\r
87 {\r
88 unsigned portLONG ulSpeed;\r
89 unsigned portLONG ulCD;\r
90 xComPortHandle xReturn = serHANDLE;\r
91 extern void ( vUART_ISR_Wrapper )( void );\r
92 \r
93         /* The queues are used in the serial ISR routine, so are created from\r
94         serialISR.c (which is always compiled to ARM mode. */\r
95         vSerialISRCreateQueues( uxQueueLength, &xRxedChars, &xCharsForTx );\r
96 \r
97         if( \r
98                 ( xRxedChars != serINVALID_QUEUE ) && \r
99                 ( xCharsForTx != serINVALID_QUEUE ) && \r
100                 ( ulWantedBaud != ( unsigned portLONG ) 0 ) \r
101           )\r
102         {\r
103                 portENTER_CRITICAL();\r
104                 {\r
105                         /* Enable clock to USART0... */\r
106                         AT91C_BASE_PS->PS_PCER = AT91C_PS_US0;\r
107 \r
108                         /* Disable all USART0 interrupt sources to begin... */\r
109                         AT91C_BASE_US0->US_IDR = 0xFFFFFFFF;\r
110 \r
111                         /* Reset various status bits (just in case)... */\r
112                         AT91C_BASE_US0->US_CR = US_RSTSTA;\r
113 \r
114                         AT91C_BASE_PIO->PIO_PDR = TXD0 | RXD0;  /* Enable RXD and TXD pins */\r
115                         AT91C_BASE_US0->US_CR = US_RSTRX | US_RSTTX | US_RXDIS | US_TXDIS;\r
116 \r
117                         /* Clear Transmit and Receive Counters */\r
118                         AT91C_BASE_US0->US_RCR = 0;\r
119                         AT91C_BASE_US0->US_TCR = 0;\r
120 \r
121                         /* Input clock to baud rate generator is MCK */\r
122                         ulSpeed = configCPU_CLOCK_HZ * 10;  \r
123                         ulSpeed = ulSpeed / 16;\r
124                         ulSpeed = ulSpeed / ulWantedBaud;\r
125                         \r
126                         /* compute the error */\r
127                         ulCD  = ulSpeed / 10;\r
128                         if ((ulSpeed - (ulCD * 10)) >= 5)\r
129                         ulCD++;\r
130 \r
131                         /* Define the baud rate divisor register */\r
132                         AT91C_BASE_US0->US_BRGR = ulCD;\r
133 \r
134                         /* Define the USART mode */\r
135                         AT91C_BASE_US0->US_MR = US_CLKS_MCK | US_CHRL_8 | US_PAR_NO | US_NBSTOP_1 | US_CHMODE_NORMAL;\r
136 \r
137                         /* Write the Timeguard Register */\r
138                         AT91C_BASE_US0->US_TTGR = 0;\r
139 \r
140                         /* Setup the interrupt for USART0.\r
141 \r
142                         Store interrupt handler function address in USART0 vector register... */\r
143                         AT91C_BASE_AIC->AIC_SVR[ portUSART0_AIC_CHANNEL ] = (unsigned long)vUART_ISR_Wrapper;\r
144                         \r
145                         /* USART0 interrupt level-sensitive, priority 1... */\r
146                         AT91C_BASE_AIC->AIC_SMR[ portUSART0_AIC_CHANNEL ] = AIC_SRCTYPE_INT_LEVEL_SENSITIVE | 1;\r
147                         \r
148                         /* Clear some pending USART0 interrupts (just in case)... */\r
149                         AT91C_BASE_US0->US_CR = US_RSTSTA;\r
150 \r
151                         /* Enable USART0 interrupt sources (but not Tx for now)... */\r
152                         AT91C_BASE_US0->US_IER = US_RXRDY;\r
153 \r
154                         /* Enable USART0 interrupts in the AIC... */\r
155                         AT91C_BASE_AIC->AIC_IECR = ( 1 << portUSART0_AIC_CHANNEL );\r
156 \r
157                         /* Enable receiver and transmitter... */\r
158                         AT91C_BASE_US0->US_CR = US_RXEN | US_TXEN;\r
159                 }\r
160                 portEXIT_CRITICAL();\r
161         }\r
162         else\r
163         {\r
164                 xReturn = ( xComPortHandle ) 0;\r
165         }\r
166 \r
167         return xReturn;\r
168 }\r
169 /*-----------------------------------------------------------*/\r
170 \r
171 signed portBASE_TYPE xSerialGetChar( xComPortHandle pxPort, signed portCHAR *pcRxedChar, portTickType xBlockTime )\r
172 {\r
173         /* The port handle is not required as this driver only supports UART0. */\r
174         ( void ) pxPort;\r
175 \r
176         /* Get the next character from the buffer.  Return false if no characters\r
177         are available, or arrive before xBlockTime expires. */\r
178         if( xQueueReceive( xRxedChars, pcRxedChar, xBlockTime ) )\r
179         {\r
180                 return pdTRUE;\r
181         }\r
182         else\r
183         {\r
184                 return pdFALSE;\r
185         }\r
186 }\r
187 /*-----------------------------------------------------------*/\r
188 \r
189 void vSerialPutString( xComPortHandle pxPort, const signed portCHAR * const pcString, unsigned portSHORT usStringLength )\r
190 {\r
191 signed portCHAR *pxNext;\r
192 \r
193         /* NOTE: This implementation does not handle the queue being full as no\r
194         block time is used! */\r
195 \r
196         /* The port handle is not required as this driver only supports UART0. */\r
197         ( void ) pxPort;\r
198 \r
199         /* Send each character in the string, one at a time. */\r
200         pxNext = ( signed portCHAR * ) pcString;\r
201         while( *pxNext )\r
202         {\r
203                 xSerialPutChar( pxPort, *pxNext, serNO_BLOCK );\r
204                 pxNext++;\r
205         }\r
206 }\r
207 /*-----------------------------------------------------------*/\r
208 \r
209 signed portBASE_TYPE xSerialPutChar( xComPortHandle pxPort, signed portCHAR cOutChar, portTickType xBlockTime )\r
210 {\r
211         /* Place the character in the queue of characters to be transmitted. */\r
212         if( xQueueSend( xCharsForTx, &cOutChar, xBlockTime ) != pdPASS )\r
213         {\r
214                 return pdFAIL;\r
215         }\r
216 \r
217         /* Turn on the Tx interrupt so the ISR will remove the character from the\r
218         queue and send it.   This does not need to be in a critical section as\r
219         if the interrupt has already removed the character the next interrupt\r
220         will simply turn off the Tx interrupt again. */\r
221         AT91C_BASE_US0->US_IER = US_TXRDY;\r
222 \r
223         return pdPASS;\r
224 }\r
225 /*-----------------------------------------------------------*/\r
226 \r
227 void vSerialClose( xComPortHandle xPort )\r
228 {\r
229         /* Not supported as not required by the demo application. */\r
230 }\r
231 /*-----------------------------------------------------------*/\r
232 \r