]> git.sur5r.net Git - freertos/blob - Demo/ColdFire_MCF5282_Eclipse/RTOSDemo/FreeRTOS_Tick_Setup.c
Update Cortex M3 ports to ensure 8 byte alignment.
[freertos] / Demo / ColdFire_MCF5282_Eclipse / RTOSDemo / FreeRTOS_Tick_Setup.c
1 /*\r
2     FreeRTOS V6.0.1 - Copyright (C) 2009 Real Time Engineers Ltd.\r
3 \r
4     ***************************************************************************\r
5     *                                                                         *\r
6     * If you are:                                                             *\r
7     *                                                                         *\r
8     *    + New to FreeRTOS,                                                   *\r
9     *    + Wanting to learn FreeRTOS or multitasking in general quickly       *\r
10     *    + Looking for basic training,                                        *\r
11     *    + Wanting to improve your FreeRTOS skills and productivity           *\r
12     *                                                                         *\r
13     * then take a look at the FreeRTOS eBook                                  *\r
14     *                                                                         *\r
15     *        "Using the FreeRTOS Real Time Kernel - a Practical Guide"        *\r
16     *                  http://www.FreeRTOS.org/Documentation                  *\r
17     *                                                                         *\r
18     * A pdf reference manual is also available.  Both are usually delivered   *\r
19     * to your inbox within 20 minutes to two hours when purchased between 8am *\r
20     * and 8pm GMT (although please allow up to 24 hours in case of            *\r
21     * exceptional circumstances).  Thank you for your support!                *\r
22     *                                                                         *\r
23     ***************************************************************************\r
24 \r
25     This file is part of the FreeRTOS distribution.\r
26 \r
27     FreeRTOS is free software; you can redistribute it and/or modify it under\r
28     the terms of the GNU General Public License (version 2) as published by the\r
29     Free Software Foundation AND MODIFIED BY the FreeRTOS exception.\r
30     ***NOTE*** The exception to the GPL is included to allow you to distribute\r
31     a combined work that includes FreeRTOS without being obliged to provide the\r
32     source code for proprietary components outside of the FreeRTOS kernel.\r
33     FreeRTOS is distributed in the hope that it will be useful, but WITHOUT\r
34     ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or\r
35     FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for\r
36     more details. You should have received a copy of the GNU General Public \r
37     License and the FreeRTOS license exception along with FreeRTOS; if not it \r
38     can be viewed here: http://www.freertos.org/a00114.html and also obtained \r
39     by writing to Richard Barry, contact details for whom are available on the\r
40     FreeRTOS WEB site.\r
41 \r
42     1 tab == 4 spaces!\r
43 \r
44     http://www.FreeRTOS.org - Documentation, latest information, license and\r
45     contact details.\r
46 \r
47     http://www.SafeRTOS.com - A version that is certified for use in safety\r
48     critical systems.\r
49 \r
50     http://www.OpenRTOS.com - Commercial support, development, porting,\r
51     licensing and training services.\r
52 */\r
53 \r
54 #include "FreeRTOS.h"\r
55 #include "task.h"\r
56 \r
57 /* Constants used to configure the interrupts. */\r
58 #define portPRESCALE_VALUE                      64\r
59 #define portPRESCALE_REG_SETTING        ( 5 << 8 )\r
60 #define portPIT_INTERRUPT_ENABLED       ( 0x08 )\r
61 #define configPIT0_INTERRUPT_VECTOR     ( 55 )\r
62 \r
63 /*\r
64  * FreeRTOS.org requires two interrupts - a tick interrupt generated from a\r
65  * timer source, and a spare interrupt vector used for context switching.\r
66  * The configuration below uses PIT0 for the former, and vector 16 for the\r
67  * latter.  **IF YOUR APPLICATION HAS BOTH OF THESE INTERRUPTS FREE THEN YOU DO\r
68  * NOT NEED TO CHANGE ANY OF THIS CODE** - otherwise instructions are provided\r
69  * here for using alternative interrupt sources.\r
70  *\r
71  * To change the tick interrupt source:\r
72  *\r
73  *      1) Modify vApplicationSetupInterrupts() below to be correct for whichever\r
74  *      peripheral is to be used to generate the tick interrupt.\r
75  *\r
76  *      2) Change the name of the function __cs3_isr_interrupt_119() defined within\r
77  *      this file to be correct for the interrupt vector used by the timer peripheral.\r
78  *      The name of the function should contain the vector number, so by default vector\r
79  *      number 119 is being used.\r
80  *\r
81  *      3) Make sure the tick interrupt is cleared within the interrupt handler function.\r
82  *  Currently __cs3_isr_interrupt_119() clears the PIT0 interrupt.\r
83  *\r
84  * To change the spare interrupt source:\r
85  *\r
86  *  1) Modify vApplicationSetupInterrupts() below to be correct for whichever\r
87  *  interrupt vector is to be used.  Make sure you use a spare interrupt on interrupt\r
88  *  controller 0, otherwise the register used to request context switches will also\r
89  *  require modification.  By default vector 16 is used which is free on most MCF52xxx\r
90  *  devices.\r
91  *\r
92  *  2) Change the definition of configYIELD_INTERRUPT_VECTOR within FreeRTOSConfig.h\r
93  *  to be correct for your chosen interrupt vector.\r
94  *\r
95  *  3) Change the name of the function __cs3_isr_interrupt_80() within portasm.S\r
96  *  to be correct for whichever vector number is being used.  By default interrupt\r
97  *  controller 0 vector number 16 is used, which corresponds to vector number 80.\r
98  */\r
99 void vApplicationSetupInterrupts( void )\r
100 {\r
101 const unsigned portSHORT usCompareMatchValue = ( ( configCPU_CLOCK_HZ / portPRESCALE_VALUE ) / configTICK_RATE_HZ );\r
102 \r
103     /* Configure interrupt priority and level and unmask interrupt for PIT0. */\r
104     MCF_INTC0_ICR55 = ( 1 | ( configKERNEL_INTERRUPT_PRIORITY << 3 ) );\r
105     MCF_INTC0_IMRH &= ~( MCF_INTC_IMRH_INT_MASK55 );\r
106 \r
107     /* Do the same for vector 16 (interrupt controller 0).  I don't think the\r
108     write to MCF_INTC0_IMRH is actually required here but is included for\r
109     completeness. */\r
110     MCF_INTC0_ICR16 = ( 0 | ( configKERNEL_INTERRUPT_PRIORITY << 3 ) );\r
111     MCF_INTC0_IMRH &= ~( MCF_INTC_IPRL_INT16 );\r
112 \r
113     /* Configure PIT0 to generate the RTOS tick. */\r
114     MCF_PIT0_PCSR |= MCF_PIT_PCSR_PIF;\r
115     MCF_PIT0_PCSR = ( portPRESCALE_REG_SETTING | MCF_PIT_PCSR_PIE | MCF_PIT_PCSR_RLD | MCF_PIT_PCSR_EN );\r
116         MCF_PIT0_PMR = usCompareMatchValue;\r
117 }\r
118 /*-----------------------------------------------------------*/\r
119 \r
120 void __attribute__ ((interrupt)) __cs3_isr_interrupt_119( void )\r
121 {\r
122 unsigned portLONG ulSavedInterruptMask;\r
123 \r
124         /* Clear the PIT0 interrupt. */\r
125         MCF_PIT0_PCSR |= MCF_PIT_PCSR_PIF;\r
126 \r
127         /* Increment the RTOS tick. */\r
128         ulSavedInterruptMask = portSET_INTERRUPT_MASK_FROM_ISR();\r
129                 vTaskIncrementTick();\r
130         portCLEAR_INTERRUPT_MASK_FROM_ISR( ulSavedInterruptMask );\r
131 \r
132         /* If we are using the pre-emptive scheduler then also request a\r
133         context switch as incrementing the tick could have unblocked a task. */\r
134         #if configUSE_PREEMPTION == 1\r
135         {\r
136                 taskYIELD();\r
137         }\r
138         #endif\r
139 }\r