]> git.sur5r.net Git - freertos/blob - Demo/ColdFire_MCF5282_Eclipse/RTOSDemo/MCF5282/MCF5282_PMM.h
Stubs ready for ColdFire V2 demo.
[freertos] / Demo / ColdFire_MCF5282_Eclipse / RTOSDemo / MCF5282 / MCF5282_PMM.h
1 /* Coldfire C Header File\r
2  * Copyright Freescale Semiconductor Inc\r
3  * All rights reserved.\r
4  *\r
5  * 2007/03/19 Revision: 0.9\r
6  */\r
7 \r
8 #ifndef __MCF5282_PMM_H__\r
9 #define __MCF5282_PMM_H__\r
10 \r
11 \r
12 /*********************************************************************\r
13 *\r
14 * Power Management (PMM)\r
15 *\r
16 *********************************************************************/\r
17 \r
18 /* Register read/write macros */\r
19 #define MCF_PMM_LPICR                        (*(vuint8 *)(&__IPSBAR[0x12]))\r
20 #define MCF_PMM_LPCR                         (*(vuint8 *)(&__IPSBAR[0x110007]))\r
21 \r
22 \r
23 /* Bit definitions and macros for MCF_PMM_LPICR */\r
24 #define MCF_PMM_LPICR_XLPM_IPL(x)            (((x)&0x7)<<0x4)\r
25 #define MCF_PMM_LPICR_ENBSTOP                (0x80)\r
26 \r
27 /* Bit definitions and macros for MCF_PMM_LPCR */\r
28 #define MCF_PMM_LPCR_LVDSE                   (0x2)\r
29 #define MCF_PMM_LPCR_STPMD(x)                (((x)&0x3)<<0x3)\r
30 #define MCF_PMM_LPCR_STPMD_SYS_DISABLED      (0)\r
31 #define MCF_PMM_LPCR_STPMD_SYS_CLKOUT_DISABLED (0x8)\r
32 #define MCF_PMM_LPCR_STPMD_ONLY_OSC_ENABLED  (0x10)\r
33 #define MCF_PMM_LPCR_STPMD_ALL_DISABLED      (0x18)\r
34 #define MCF_PMM_LPCR_LPMD(x)                 (((x)&0x3)<<0x6)\r
35 #define MCF_PMM_LPCR_LPMD_RUN                (0)\r
36 #define MCF_PMM_LPCR_LPMD_DOZE               (0x40)\r
37 #define MCF_PMM_LPCR_LPMD_WAIT               (0x80)\r
38 #define MCF_PMM_LPCR_LPMD_STOP               (0xC0)\r
39 \r
40 \r
41 #endif /* __MCF5282_PMM_H__ */\r