]> git.sur5r.net Git - freertos/blob - Demo/ColdFire_MCF5282_Eclipse/RTOSDemo/serial/serial.c
Update to V5.4.1
[freertos] / Demo / ColdFire_MCF5282_Eclipse / RTOSDemo / serial / serial.c
1 /*\r
2         FreeRTOS V5.4.1 - Copyright (C) 2009 Real Time Engineers Ltd.\r
3 \r
4         This file is part of the FreeRTOS distribution.\r
5 \r
6         FreeRTOS is free software; you can redistribute it and/or modify it     under \r
7         the terms of the GNU General Public License (version 2) as published by the \r
8         Free Software Foundation and modified by the FreeRTOS exception.\r
9         **NOTE** The exception to the GPL is included to allow you to distribute a\r
10         combined work that includes FreeRTOS without being obliged to provide the \r
11         source code for proprietary components outside of the FreeRTOS kernel.  \r
12         Alternative commercial license and support terms are also available upon \r
13         request.  See the licensing section of http://www.FreeRTOS.org for full \r
14         license details.\r
15 \r
16         FreeRTOS is distributed in the hope that it will be useful,     but WITHOUT\r
17         ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or\r
18         FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for\r
19         more details.\r
20 \r
21         You should have received a copy of the GNU General Public License along\r
22         with FreeRTOS; if not, write to the Free Software Foundation, Inc., 59\r
23         Temple Place, Suite 330, Boston, MA  02111-1307  USA.\r
24 \r
25 \r
26         ***************************************************************************\r
27         *                                                                         *\r
28         * Looking for a quick start?  Then check out the FreeRTOS eBook!          *\r
29         * See http://www.FreeRTOS.org/Documentation for details                   *\r
30         *                                                                         *\r
31         ***************************************************************************\r
32 \r
33         1 tab == 4 spaces!\r
34 \r
35         Please ensure to read the configuration and relevant port sections of the\r
36         online documentation.\r
37 \r
38         http://www.FreeRTOS.org - Documentation, latest information, license and\r
39         contact details.\r
40 \r
41         http://www.SafeRTOS.com - A version that is certified for use in safety\r
42         critical systems.\r
43 \r
44         http://www.OpenRTOS.com - Commercial support, development, porting,\r
45         licensing and training services.\r
46 */\r
47 \r
48 \r
49 /* BASIC INTERRUPT DRIVEN SERIAL PORT DRIVER.\r
50 \r
51 NOTE:  This driver is primarily to test the scheduler functionality.  It does\r
52 not effectively use the buffers or DMA and is therefore not intended to be\r
53 an example of an efficient driver. */\r
54 \r
55 /* Standard include file. */\r
56 #include <stdlib.h>\r
57 \r
58 /* Scheduler include files. */\r
59 #include "FreeRTOS.h"\r
60 #include "queue.h"\r
61 #include "task.h"\r
62 \r
63 /* Demo app include files. */\r
64 #include "serial.h"\r
65 \r
66 /* Hardware definitions. */\r
67 #define serNO_PARITY            ( ( unsigned portCHAR ) 0x02 << 3 )\r
68 #define ser8DATA_BITS           ( ( unsigned portCHAR ) 0x03 )\r
69 #define ser1STOP_BIT            ( ( unsigned portCHAR ) 0x07 )\r
70 #define serSYSTEM_CLOCK         ( ( unsigned portCHAR ) 0xdd )\r
71 #define serTX_OUTPUT            ( ( unsigned portCHAR ) 0x04 )\r
72 #define serRX_INPUT                     ( ( unsigned portCHAR ) 0x08 )\r
73 #define serTX_ENABLE            ( ( unsigned portCHAR ) 0x04 )\r
74 #define serRX_ENABLE            ( ( unsigned portCHAR ) 0x01 )\r
75 #define serTX_INT                       ( ( unsigned portCHAR ) 0x01 )\r
76 #define serRX_INT                       ( ( unsigned portCHAR ) 0x02 )\r
77 \r
78 \r
79 /* The queues used to communicate between tasks and ISR's. */\r
80 static xQueueHandle xRxedChars;\r
81 static xQueueHandle xCharsForTx;\r
82 \r
83 /* Flag used to indicate the tx status. */\r
84 static portBASE_TYPE xTxHasEnded = pdTRUE;\r
85 \r
86 /*-----------------------------------------------------------*/\r
87 \r
88 /* The UART interrupt handler. */\r
89 void __attribute__( ( interrupt ) ) __cs3_isr_interrupt_78( void );\r
90 \r
91 /*-----------------------------------------------------------*/\r
92 \r
93 xComPortHandle xSerialPortInitMinimal( unsigned portLONG ulWantedBaud, unsigned portBASE_TYPE uxQueueLength )\r
94 {\r
95 const unsigned portLONG ulBaudRateDivisor = ( configCPU_CLOCK_HZ / ( 32UL * ulWantedBaud ) );\r
96 \r
97         /* Create the queues used by the com test task. */\r
98         xRxedChars = xQueueCreate( uxQueueLength, ( unsigned portBASE_TYPE ) sizeof( signed portCHAR ) );\r
99         xCharsForTx = xQueueCreate( uxQueueLength, ( unsigned portBASE_TYPE ) sizeof( signed portCHAR ) );\r
100 \r
101         xTxHasEnded = pdTRUE;\r
102 \r
103         /* Set the pins to UART mode. */\r
104         MCF_PAD_PUAPAR |= ( serTX_OUTPUT | serRX_INPUT );\r
105 \r
106         /* Reset the peripheral. */\r
107         MCF_UART1_UCR = MCF_UART_UCR_RESET_RX;\r
108         MCF_UART1_UCR = MCF_UART_UCR_RESET_TX;\r
109         MCF_UART1_UCR = MCF_UART_UCR_RESET_ERROR;\r
110         MCF_UART1_UCR = MCF_UART_UCR_RESET_BKCHGINT;\r
111         MCF_UART1_UCR = MCF_UART_UCR_RESET_MR | MCF_UART_UCR_RX_DISABLED | MCF_UART_UCR_TX_DISABLED;\r
112 \r
113         /* Configure the UART. */\r
114         MCF_UART1_UMR1 = serNO_PARITY | ser8DATA_BITS;\r
115         MCF_UART1_UMR2 = ser1STOP_BIT;\r
116         MCF_UART1_UCSR = serSYSTEM_CLOCK;\r
117 \r
118         MCF_UART1_UBG1 = ( unsigned portCHAR ) ( ( ulBaudRateDivisor >> 8UL ) & 0xffUL );\r
119         MCF_UART1_UBG2 = ( unsigned portCHAR ) ( ulBaudRateDivisor & 0xffUL );\r
120 \r
121         /* Turn it on. */\r
122         MCF_UART1_UCR = serTX_ENABLE | serRX_ENABLE;\r
123 \r
124         /* Configure the interrupt controller.  Run the UARTs above the kernel\r
125         interrupt priority for demo purposes. */\r
126     MCF_INTC0_ICR14 = ( ( configMAX_SYSCALL_INTERRUPT_PRIORITY - 2  ) << 3 );\r
127     MCF_INTC0_IMRL &= ~( MCF_INTC_IMRL_INT_MASK14 | 0x01 );\r
128 \r
129         /* The Tx interrupt is not enabled until there is data to send. */\r
130         MCF_UART1_UIMR = serRX_INT;\r
131 \r
132         /* Only a single port is implemented so we don't need to return anything. */\r
133         return NULL;\r
134 }\r
135 /*-----------------------------------------------------------*/\r
136 \r
137 signed portBASE_TYPE xSerialGetChar( xComPortHandle pxPort, signed portCHAR *pcRxedChar, portTickType xBlockTime )\r
138 {\r
139         /* Only one port is supported. */\r
140         ( void ) pxPort;\r
141 \r
142         /* Get the next character from the buffer.  Return false if no characters\r
143         are available or arrive before xBlockTime expires. */\r
144         if( xQueueReceive( xRxedChars, pcRxedChar, xBlockTime ) )\r
145         {\r
146                 return pdTRUE;\r
147         }\r
148         else\r
149         {\r
150                 return pdFALSE;\r
151         }\r
152 }\r
153 /*-----------------------------------------------------------*/\r
154 \r
155 signed portBASE_TYPE xSerialPutChar( xComPortHandle pxPort, signed portCHAR cOutChar, portTickType xBlockTime )\r
156 {\r
157         /* Only one port is supported. */\r
158         ( void ) pxPort;\r
159 \r
160         /* Return false if after the block time there is no room on the Tx queue. */\r
161         if( xQueueSend( xCharsForTx, &cOutChar, xBlockTime ) != pdPASS )\r
162         {\r
163                 return pdFAIL;\r
164         }\r
165 \r
166         /* A critical section should not be required as xTxHasEnded will not be\r
167         written to by the ISR if it is already 0 (is this correct?). */\r
168         if( xTxHasEnded != pdFALSE )\r
169         {\r
170                 xTxHasEnded = pdFALSE;\r
171                 MCF_UART1_UIMR = serRX_INT | serTX_INT;\r
172         }\r
173 \r
174         return pdPASS;\r
175 }\r
176 /*-----------------------------------------------------------*/\r
177 \r
178 void vSerialClose( xComPortHandle xPort )\r
179 {\r
180         ( void ) xPort;\r
181 }\r
182 /*-----------------------------------------------------------*/\r
183 \r
184 void __cs3_isr_interrupt_78( void )\r
185 {\r
186 unsigned portCHAR ucChar;\r
187 portBASE_TYPE xHigherPriorityTaskWoken = pdFALSE, xDoneSomething = pdTRUE;\r
188 \r
189         while( xDoneSomething != pdFALSE )\r
190         {\r
191                 xDoneSomething = pdFALSE;\r
192 \r
193                 /* Does the tx buffer contain space? */\r
194                 if( ( MCF_UART1_USR & MCF_UART_USR_TXRDY ) != 0x00 )\r
195                 {\r
196                         /* Are there any characters queued to be sent? */\r
197                         if( xQueueReceiveFromISR( xCharsForTx, &ucChar, &xHigherPriorityTaskWoken ) == pdTRUE )\r
198                         {\r
199                                 /* Send the next char. */\r
200                                 MCF_UART1_UTB = ucChar;\r
201                                 xDoneSomething = pdTRUE;\r
202                         }\r
203                         else\r
204                         {\r
205                                 /* Turn off the Tx interrupt until such time as another character\r
206                                 is being transmitted. */\r
207                                 MCF_UART1_UIMR = serRX_INT;\r
208                                 xTxHasEnded = pdTRUE;\r
209                         }\r
210                 }\r
211 \r
212                 if( MCF_UART1_USR & MCF_UART_USR_RXRDY )\r
213                 {\r
214                         ucChar = MCF_UART1_URB;\r
215                         xQueueSendFromISR( xRxedChars, &ucChar, &xHigherPriorityTaskWoken );\r
216                         xDoneSomething = pdTRUE;\r
217                 }\r
218         }\r
219 \r
220     portEND_SWITCHING_ISR( xHigherPriorityTaskWoken );\r
221 }\r
222 \r
223 \r
224 \r
225 \r
226 \r
227 \r
228 \r