]> git.sur5r.net Git - freertos/blob - Demo/NEC_V850ES_IAR/LowLevelInit/LowLevelInit.c
6e6d030f0011a23cd62c0a7c3d9e13d85a3a140f
[freertos] / Demo / NEC_V850ES_IAR / LowLevelInit / LowLevelInit.c
1 /*\r
2         FreeRTOS V5.4.2 - Copyright (C) 2009 Real Time Engineers Ltd.\r
3 \r
4         This file is part of the FreeRTOS distribution.\r
5 \r
6         FreeRTOS is free software; you can redistribute it and/or modify it     under \r
7         the terms of the GNU General Public License (version 2) as published by the \r
8         Free Software Foundation and modified by the FreeRTOS exception.\r
9         **NOTE** The exception to the GPL is included to allow you to distribute a\r
10         combined work that includes FreeRTOS without being obliged to provide the \r
11         source code for proprietary components outside of the FreeRTOS kernel.  \r
12         Alternative commercial license and support terms are also available upon \r
13         request.  See the licensing section of http://www.FreeRTOS.org for full \r
14         license details.\r
15 \r
16         FreeRTOS is distributed in the hope that it will be useful,     but WITHOUT\r
17         ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or\r
18         FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for\r
19         more details.\r
20 \r
21         You should have received a copy of the GNU General Public License along\r
22         with FreeRTOS; if not, write to the Free Software Foundation, Inc., 59\r
23         Temple Place, Suite 330, Boston, MA  02111-1307  USA.\r
24 \r
25 \r
26         ***************************************************************************\r
27         *                                                                         *\r
28         * Looking for a quick start?  Then check out the FreeRTOS eBook!          *\r
29         * See http://www.FreeRTOS.org/Documentation for details                   *\r
30         *                                                                         *\r
31         ***************************************************************************\r
32 \r
33         1 tab == 4 spaces!\r
34 \r
35         Please ensure to read the configuration and relevant port sections of the\r
36         online documentation.\r
37 \r
38         http://www.FreeRTOS.org - Documentation, latest information, license and\r
39         contact details.\r
40 \r
41         http://www.SafeRTOS.com - A version that is certified for use in safety\r
42         critical systems.\r
43 \r
44         http://www.OpenRTOS.com - Commercial support, development, porting,\r
45         licensing and training services.\r
46 */\r
47 \r
48 #include "FreeRTOS.h"\r
49 \r
50 /*-----------------------------------------------------------*/\r
51 \r
52 /* Called by the startup code to initialise the run time system. */\r
53 unsigned portCHAR __low_level_init(void);\r
54 \r
55 /*-----------------------------------------------------------*/\r
56 \r
57 unsigned portCHAR __low_level_init(void)\r
58 {\r
59 unsigned portCHAR resetflag = RESF;\r
60 unsigned portCHAR psval = 0;\r
61 unsigned portBASE_TYPE i = 0;        \r
62 \r
63         /* Setup provided by NEC. */\r
64 \r
65         portDISABLE_INTERRUPTS();         /* disable global interrupts */                      \r
66 \r
67         PRCMD = 0x00;                     /* On-chip debug mode */\r
68         OCDM = 0x00;\r
69         VSWC = 0x00;                      /* set system wait control register */\r
70         WDTM2 = 0x00;                     /* WDT2 setting */\r
71         PLLON = 0;                        /* PLL stop mode */\r
72         psval = 0x0A | 0x00;\r
73         PRCMD = psval;                    /* set Command Register */\r
74         CKC = psval;                      /* set Clock Control Register */\r
75         PLLS = 0x03;\r
76         psval = 0x80;                     /* Set fXX and fCPU */\r
77         PRCMD = psval;\r
78         PCC = psval;\r
79         PLLON = 1;                        /* activate PLL */\r
80         for( i = 0; i <= 2000; i++ )      /* Wait for stabilisation */\r
81         {\r
82         portNOP();\r
83         }\r
84         while( LOCK )                     /* Wait for PLL frequency stabiliasation */\r
85         {\r
86         ;\r
87         }\r
88         SELPLL = 1;                       /* Set PLL mode active */\r
89         RSTOP = 0;                        /* Set fR (enable) */\r
90         BGCE0 = 0;                        /* Set fBRG(disable) */\r
91         psval = 0x00;                     /* Stand-by setting */\r
92         PRCMD = psval;                    /* set Command Register */\r
93         PSC = psval;                      /* set Power Save Control Register */\r
94 \r
95         return pdTRUE;\r
96 }\r
97 /*-----------------------------------------------------------*/\r