]> git.sur5r.net Git - freertos/blob - Demo/NEC_V850ES_IAR/LowLevelInit/LowLevelInit.c
Ready for V5.2.0 release.
[freertos] / Demo / NEC_V850ES_IAR / LowLevelInit / LowLevelInit.c
1 /*\r
2         FreeRTOS.org V5.2.0 - Copyright (C) 2003-2009 Richard Barry.\r
3 \r
4         This file is part of the FreeRTOS.org distribution.\r
5 \r
6         FreeRTOS.org is free software; you can redistribute it and/or modify it \r
7         under the terms of the GNU General Public License (version 2) as published\r
8         by the Free Software Foundation and modified by the FreeRTOS exception.\r
9 \r
10         FreeRTOS.org is distributed in the hope that it will be useful, but WITHOUT\r
11         ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or \r
12         FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for \r
13         more details.\r
14 \r
15         You should have received a copy of the GNU General Public License along \r
16         with FreeRTOS.org; if not, write to the Free Software Foundation, Inc., 59 \r
17         Temple Place, Suite 330, Boston, MA  02111-1307  USA.\r
18 \r
19         A special exception to the GPL is included to allow you to distribute a \r
20         combined work that includes FreeRTOS.org without being obliged to provide\r
21         the source code for any proprietary components.  See the licensing section\r
22         of http://www.FreeRTOS.org for full details.\r
23 \r
24 \r
25         ***************************************************************************\r
26         *                                                                         *\r
27         * Get the FreeRTOS eBook!  See http://www.FreeRTOS.org/Documentation      *\r
28         *                                                                         *\r
29         * This is a concise, step by step, 'hands on' guide that describes both   *\r
30         * general multitasking concepts and FreeRTOS specifics. It presents and   *\r
31         * explains numerous examples that are written using the FreeRTOS API.     *\r
32         * Full source code for all the examples is provided in an accompanying    *\r
33         * .zip file.                                                              *\r
34         *                                                                         *\r
35         ***************************************************************************\r
36 \r
37         1 tab == 4 spaces!\r
38 \r
39         Please ensure to read the configuration and relevant port sections of the\r
40         online documentation.\r
41 \r
42         http://www.FreeRTOS.org - Documentation, latest information, license and\r
43         contact details.\r
44 \r
45         http://www.SafeRTOS.com - A version that is certified for use in safety\r
46         critical systems.\r
47 \r
48         http://www.OpenRTOS.com - Commercial support, development, porting,\r
49         licensing and training services.\r
50 */\r
51 \r
52 #include "FreeRTOS.h"\r
53 \r
54 /*-----------------------------------------------------------*/\r
55 \r
56 /* Called by the startup code to initialise the run time system. */\r
57 unsigned portCHAR __low_level_init(void);\r
58 \r
59 /*-----------------------------------------------------------*/\r
60 \r
61 unsigned portCHAR __low_level_init(void)\r
62 {\r
63 unsigned portCHAR resetflag = RESF;\r
64 unsigned portCHAR psval = 0;\r
65 unsigned portBASE_TYPE i = 0;        \r
66 \r
67         /* Setup provided by NEC. */\r
68 \r
69         portDISABLE_INTERRUPTS();         /* disable global interrupts */                      \r
70 \r
71         PRCMD = 0x00;                     /* On-chip debug mode */\r
72         OCDM = 0x00;\r
73         VSWC = 0x00;                      /* set system wait control register */\r
74         WDTM2 = 0x00;                     /* WDT2 setting */\r
75         PLLON = 0;                        /* PLL stop mode */\r
76         psval = 0x0A | 0x00;\r
77         PRCMD = psval;                    /* set Command Register */\r
78         CKC = psval;                      /* set Clock Control Register */\r
79         PLLS = 0x03;\r
80         psval = 0x80;                     /* Set fXX and fCPU */\r
81         PRCMD = psval;\r
82         PCC = psval;\r
83         PLLON = 1;                        /* activate PLL */\r
84         for( i = 0; i <= 2000; i++ )      /* Wait for stabilisation */\r
85         {\r
86         portNOP();\r
87         }\r
88         while( LOCK )                     /* Wait for PLL frequency stabiliasation */\r
89         {\r
90         ;\r
91         }\r
92         SELPLL = 1;                       /* Set PLL mode active */\r
93         RSTOP = 0;                        /* Set fR (enable) */\r
94         BGCE0 = 0;                        /* Set fBRG(disable) */\r
95         psval = 0x00;                     /* Stand-by setting */\r
96         PRCMD = psval;                    /* set Command Register */\r
97         PSC = psval;                      /* set Power Save Control Register */\r
98 \r
99         return pdTRUE;\r
100 }\r
101 /*-----------------------------------------------------------*/\r