]> git.sur5r.net Git - freertos/blob - Demo/NEC_V850ES_IAR/LowLevelInit/LowLevelInit_Fx3.c
11c0a54d69abacf30efd81f24ef4ac5e72b05797
[freertos] / Demo / NEC_V850ES_IAR / LowLevelInit / LowLevelInit_Fx3.c
1 /*\r
2     FreeRTOS V7.0.0 - Copyright (C) 2011 Real Time Engineers Ltd.\r
3         \r
4 \r
5     ***************************************************************************\r
6      *                                                                       *\r
7      *    FreeRTOS tutorial books are available in pdf and paperback.        *\r
8      *    Complete, revised, and edited pdf reference manuals are also       *\r
9      *    available.                                                         *\r
10      *                                                                       *\r
11      *    Purchasing FreeRTOS documentation will not only help you, by       *\r
12      *    ensuring you get running as quickly as possible and with an        *\r
13      *    in-depth knowledge of how to use FreeRTOS, it will also help       *\r
14      *    the FreeRTOS project to continue with its mission of providing     *\r
15      *    professional grade, cross platform, de facto standard solutions    *\r
16      *    for microcontrollers - completely free of charge!                  *\r
17      *                                                                       *\r
18      *    >>> See http://www.FreeRTOS.org/Documentation for details. <<<     *\r
19      *                                                                       *\r
20      *    Thank you for using FreeRTOS, and thank you for your support!      *\r
21      *                                                                       *\r
22     ***************************************************************************\r
23 \r
24 \r
25     This file is part of the FreeRTOS distribution.\r
26 \r
27     FreeRTOS is free software; you can redistribute it and/or modify it under\r
28     the terms of the GNU General Public License (version 2) as published by the\r
29     Free Software Foundation AND MODIFIED BY the FreeRTOS exception.\r
30     >>>NOTE<<< The modification to the GPL is included to allow you to\r
31     distribute a combined work that includes FreeRTOS without being obliged to\r
32     provide the source code for proprietary components outside of the FreeRTOS\r
33     kernel.  FreeRTOS is distributed in the hope that it will be useful, but\r
34     WITHOUT ANY WARRANTY; without even the implied warranty of MERCHANTABILITY\r
35     or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for\r
36     more details. You should have received a copy of the GNU General Public\r
37     License and the FreeRTOS license exception along with FreeRTOS; if not it\r
38     can be viewed here: http://www.freertos.org/a00114.html and also obtained\r
39     by writing to Richard Barry, contact details for whom are available on the\r
40     FreeRTOS WEB site.\r
41 \r
42     1 tab == 4 spaces!\r
43 \r
44     http://www.FreeRTOS.org - Documentation, latest information, license and\r
45     contact details.\r
46 \r
47     http://www.SafeRTOS.com - A version that is certified for use in safety\r
48     critical systems.\r
49 \r
50     http://www.OpenRTOS.com - Commercial support, development, porting,\r
51     licensing and training services.\r
52 */\r
53 \r
54 #include "FreeRTOS.h"\r
55 \r
56 /*-----------------------------------------------------------*/\r
57 \r
58 /* Called by the startup code to initialise the run time system. */\r
59 unsigned portCHAR __low_level_init(void);\r
60 \r
61 /*-----------------------------------------------------------*/\r
62 \r
63 unsigned portCHAR __low_level_init(void)\r
64 {\r
65 unsigned portCHAR resetflag = RESF;\r
66 unsigned portCHAR psval = 0;\r
67 \r
68         /* Setup provided by NEC. */\r
69 \r
70         /* Disable global interrupts to ensure no interrupts occur during system\r
71         setup. */\r
72         portDISABLE_INTERRUPTS();\r
73 \r
74         PRCMD = 0x00;\r
75         OCDM = 0x00;\r
76         VSWC = 0x12;\r
77         VSWC = 18;\r
78 \r
79         /* Set main system clock */\r
80         OSTS = 0x06;\r
81         psval = 0x80;\r
82         PRCMD = psval;\r
83         PCC = psval;\r
84         while (!OSTC)\r
85         {\r
86                 ;\r
87         }\r
88 \r
89         PLLS = 0x03;\r
90         PLLON = 1;\r
91         while (LOCKR)\r
92         {\r
93                 ;\r
94         }\r
95 \r
96         psval = 0x01;\r
97         PRCMD = psval;\r
98         MCM = psval;\r
99         SELPLL = 1;\r
100 \r
101         /* Set fCPU */\r
102         psval = PCC | 0x00;\r
103         PRCMD = psval;\r
104         PCC = psval;\r
105         RCM = 0x83;\r
106 \r
107         /* Set fXP1 */\r
108         SELCNT4 = 0x00;\r
109 \r
110         /* Set fBRG */\r
111         PRSM0 = 0x00;\r
112 \r
113         /* Stand-by setting */\r
114         psval = 0x00;\r
115         PRCMD = psval;\r
116         PSC = psval;\r
117 \r
118         /* WDT2 setting */\r
119         WDTM2 = 0x1F;\r
120 \r
121         /* PCL setting */\r
122         PCLM = 0x00;\r
123 \r
124         /* disable dma0 - dma3 */\r
125         E00 = 0;        \r
126         E11 = 0;\r
127         E22 = 0;\r
128         E33 = 0;        \r
129 \r
130         return pdTRUE;\r
131 }\r
132 /*-----------------------------------------------------------*/\r