]> git.sur5r.net Git - freertos/blob - Demo/NEC_V850ES_IAR/LowLevelInit/LowLevelInit_Fx3.c
Renamed to remove the Fx3 from the directory name.
[freertos] / Demo / NEC_V850ES_IAR / LowLevelInit / LowLevelInit_Fx3.c
1 /*\r
2         FreeRTOS.org V5.1.1 - Copyright (C) 2003-2008 Richard Barry.\r
3 \r
4         This file is part of the FreeRTOS.org distribution.\r
5 \r
6         FreeRTOS.org is free software; you can redistribute it and/or modify\r
7         it under the terms of the GNU General Public License as published by\r
8         the Free Software Foundation; either version 2 of the License, or\r
9         (at your option) any later version.\r
10 \r
11         FreeRTOS.org is distributed in the hope that it will be useful,\r
12         but WITHOUT ANY WARRANTY; without even the implied warranty of\r
13         MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the\r
14         GNU General Public License for more details.\r
15 \r
16         You should have received a copy of the GNU General Public License\r
17         along with FreeRTOS.org; if not, write to the Free Software\r
18         Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307  USA\r
19 \r
20         A special exception to the GPL can be applied should you wish to distribute\r
21         a combined work that includes FreeRTOS.org, without being obliged to provide\r
22         the source code for any proprietary components.  See the licensing section\r
23         of http://www.FreeRTOS.org for full details of how and when the exception\r
24         can be applied.\r
25 \r
26     ***************************************************************************\r
27     ***************************************************************************\r
28     *                                                                         *\r
29     * SAVE TIME AND MONEY!  We can port FreeRTOS.org to your own hardware,    *\r
30     * and even write all or part of your application on your behalf.          *\r
31     * See http://www.OpenRTOS.com for details of the services we provide to   *\r
32     * expedite your project.                                                  *\r
33     *                                                                         *\r
34     ***************************************************************************\r
35     ***************************************************************************\r
36 \r
37         Please ensure to read the configuration and relevant port sections of the\r
38         online documentation.\r
39 \r
40         http://www.FreeRTOS.org - Documentation, latest information, license and\r
41         contact details.\r
42 \r
43         http://www.SafeRTOS.com - A version that is certified for use in safety\r
44         critical systems.\r
45 \r
46         http://www.OpenRTOS.com - Commercial support, development, porting,\r
47         licensing and training services.\r
48 */\r
49 \r
50 #include "FreeRTOS.h"\r
51 \r
52 /*-----------------------------------------------------------*/\r
53 \r
54 /* Called by the startup code to initialise the run time system. */\r
55 unsigned portCHAR __low_level_init(void);\r
56 \r
57 /*-----------------------------------------------------------*/\r
58 \r
59 unsigned portCHAR __low_level_init(void)\r
60 {\r
61 unsigned portCHAR resetflag = RESF;\r
62 unsigned portCHAR psval = 0;\r
63 \r
64         /* Setup provided by NEC. */\r
65 \r
66         /* Disable global interrupts to ensure no interrupts occur during system\r
67         setup. */\r
68         portDISABLE_INTERRUPTS();\r
69 \r
70         PRCMD = 0x00;\r
71         OCDM = 0x00;\r
72         VSWC = 0x12;\r
73         VSWC = 18;\r
74 \r
75         /* Set main system clock */\r
76         OSTS = 0x06;\r
77         psval = 0x80;\r
78         PRCMD = psval;\r
79         PCC = psval;\r
80         while (!OSTC)\r
81         {\r
82                 ;\r
83         }\r
84 \r
85         PLLS = 0x03;\r
86         PLLON = 1;\r
87         while (LOCKR)\r
88         {\r
89                 ;\r
90         }\r
91 \r
92         psval = 0x01;\r
93         PRCMD = psval;\r
94         MCM = psval;\r
95         SELPLL = 1;\r
96 \r
97         /* Set fCPU */\r
98         psval = PCC | 0x00;\r
99         PRCMD = psval;\r
100         PCC = psval;\r
101         RCM = 0x83;\r
102 \r
103         /* Set fXP1 */\r
104         SELCNT4 = 0x00;\r
105 \r
106         /* Set fBRG */\r
107         PRSM0 = 0x00;\r
108 \r
109         /* Stand-by setting */\r
110         psval = 0x00;\r
111         PRCMD = psval;\r
112         PSC = psval;\r
113 \r
114         /* WDT2 setting */\r
115         WDTM2 = 0x1F;\r
116 \r
117         /* PCL setting */\r
118         PCLM = 0x00;\r
119 \r
120         /* disable dma0 - dma3 */\r
121         E00 = 0;        \r
122         E11 = 0;\r
123         E22 = 0;\r
124         E33 = 0;        \r
125 \r
126         return pdTRUE;\r
127 }\r
128 /*-----------------------------------------------------------*/\r