]> git.sur5r.net Git - freertos/blob - Demo/NEC_V850ES_IAR/LowLevelInit/LowLevelInit_Fx3.c
Update to V5.1.2.
[freertos] / Demo / NEC_V850ES_IAR / LowLevelInit / LowLevelInit_Fx3.c
1 /*\r
2         FreeRTOS.org V5.1.2 - Copyright (C) 2003-2009 Richard Barry.\r
3 \r
4         This file is part of the FreeRTOS.org distribution.\r
5 \r
6         FreeRTOS.org is free software; you can redistribute it and/or modify\r
7         it under the terms of the GNU General Public License as published by\r
8         the Free Software Foundation; either version 2 of the License, or\r
9         (at your option) any later version.\r
10 \r
11         FreeRTOS.org is distributed in the hope that it will be useful,\r
12         but WITHOUT ANY WARRANTY; without even the implied warranty of\r
13         MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the\r
14         GNU General Public License for more details.\r
15 \r
16         You should have received a copy of the GNU General Public License\r
17         along with FreeRTOS.org; if not, write to the Free Software\r
18         Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307  USA\r
19 \r
20         A special exception to the GPL can be applied should you wish to distribute\r
21         a combined work that includes FreeRTOS.org, without being obliged to provide\r
22         the source code for any proprietary components.  See the licensing section\r
23         of http://www.FreeRTOS.org for full details of how and when the exception\r
24         can be applied.\r
25 \r
26     ***************************************************************************\r
27     ***************************************************************************\r
28     *                                                                         *\r
29     * Get the FreeRTOS eBook!  See http://www.FreeRTOS.org/Documentation      *\r
30         *                                                                         *\r
31         * This is a concise, step by step, 'hands on' guide that describes both   *\r
32         * general multitasking concepts and FreeRTOS specifics. It presents and   *\r
33         * explains numerous examples that are written using the FreeRTOS API.     *\r
34         * Full source code for all the examples is provided in an accompanying    *\r
35         * .zip file.                                                              *\r
36     *                                                                         *\r
37     ***************************************************************************\r
38     ***************************************************************************\r
39 \r
40         Please ensure to read the configuration and relevant port sections of the\r
41         online documentation.\r
42 \r
43         http://www.FreeRTOS.org - Documentation, latest information, license and\r
44         contact details.\r
45 \r
46         http://www.SafeRTOS.com - A version that is certified for use in safety\r
47         critical systems.\r
48 \r
49         http://www.OpenRTOS.com - Commercial support, development, porting,\r
50         licensing and training services.\r
51 */\r
52 \r
53 #include "FreeRTOS.h"\r
54 \r
55 /*-----------------------------------------------------------*/\r
56 \r
57 /* Called by the startup code to initialise the run time system. */\r
58 unsigned portCHAR __low_level_init(void);\r
59 \r
60 /*-----------------------------------------------------------*/\r
61 \r
62 unsigned portCHAR __low_level_init(void)\r
63 {\r
64 unsigned portCHAR resetflag = RESF;\r
65 unsigned portCHAR psval = 0;\r
66 \r
67         /* Setup provided by NEC. */\r
68 \r
69         /* Disable global interrupts to ensure no interrupts occur during system\r
70         setup. */\r
71         portDISABLE_INTERRUPTS();\r
72 \r
73         PRCMD = 0x00;\r
74         OCDM = 0x00;\r
75         VSWC = 0x12;\r
76         VSWC = 18;\r
77 \r
78         /* Set main system clock */\r
79         OSTS = 0x06;\r
80         psval = 0x80;\r
81         PRCMD = psval;\r
82         PCC = psval;\r
83         while (!OSTC)\r
84         {\r
85                 ;\r
86         }\r
87 \r
88         PLLS = 0x03;\r
89         PLLON = 1;\r
90         while (LOCKR)\r
91         {\r
92                 ;\r
93         }\r
94 \r
95         psval = 0x01;\r
96         PRCMD = psval;\r
97         MCM = psval;\r
98         SELPLL = 1;\r
99 \r
100         /* Set fCPU */\r
101         psval = PCC | 0x00;\r
102         PRCMD = psval;\r
103         PCC = psval;\r
104         RCM = 0x83;\r
105 \r
106         /* Set fXP1 */\r
107         SELCNT4 = 0x00;\r
108 \r
109         /* Set fBRG */\r
110         PRSM0 = 0x00;\r
111 \r
112         /* Stand-by setting */\r
113         psval = 0x00;\r
114         PRCMD = psval;\r
115         PSC = psval;\r
116 \r
117         /* WDT2 setting */\r
118         WDTM2 = 0x1F;\r
119 \r
120         /* PCL setting */\r
121         PCLM = 0x00;\r
122 \r
123         /* disable dma0 - dma3 */\r
124         E00 = 0;        \r
125         E11 = 0;\r
126         E22 = 0;\r
127         E33 = 0;        \r
128 \r
129         return pdTRUE;\r
130 }\r
131 /*-----------------------------------------------------------*/\r