]> git.sur5r.net Git - freertos/blob - Demo/NEC_V850ES_IAR/LowLevelInit/LowLevelInit_Fx3.c
Ready for V5.2.0 release.
[freertos] / Demo / NEC_V850ES_IAR / LowLevelInit / LowLevelInit_Fx3.c
1 /*\r
2         FreeRTOS.org V5.2.0 - Copyright (C) 2003-2009 Richard Barry.\r
3 \r
4         This file is part of the FreeRTOS.org distribution.\r
5 \r
6         FreeRTOS.org is free software; you can redistribute it and/or modify it \r
7         under the terms of the GNU General Public License (version 2) as published\r
8         by the Free Software Foundation and modified by the FreeRTOS exception.\r
9 \r
10         FreeRTOS.org is distributed in the hope that it will be useful, but WITHOUT\r
11         ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or \r
12         FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for \r
13         more details.\r
14 \r
15         You should have received a copy of the GNU General Public License along \r
16         with FreeRTOS.org; if not, write to the Free Software Foundation, Inc., 59 \r
17         Temple Place, Suite 330, Boston, MA  02111-1307  USA.\r
18 \r
19         A special exception to the GPL is included to allow you to distribute a \r
20         combined work that includes FreeRTOS.org without being obliged to provide\r
21         the source code for any proprietary components.  See the licensing section\r
22         of http://www.FreeRTOS.org for full details.\r
23 \r
24 \r
25         ***************************************************************************\r
26         *                                                                         *\r
27         * Get the FreeRTOS eBook!  See http://www.FreeRTOS.org/Documentation      *\r
28         *                                                                         *\r
29         * This is a concise, step by step, 'hands on' guide that describes both   *\r
30         * general multitasking concepts and FreeRTOS specifics. It presents and   *\r
31         * explains numerous examples that are written using the FreeRTOS API.     *\r
32         * Full source code for all the examples is provided in an accompanying    *\r
33         * .zip file.                                                              *\r
34         *                                                                         *\r
35         ***************************************************************************\r
36 \r
37         1 tab == 4 spaces!\r
38 \r
39         Please ensure to read the configuration and relevant port sections of the\r
40         online documentation.\r
41 \r
42         http://www.FreeRTOS.org - Documentation, latest information, license and\r
43         contact details.\r
44 \r
45         http://www.SafeRTOS.com - A version that is certified for use in safety\r
46         critical systems.\r
47 \r
48         http://www.OpenRTOS.com - Commercial support, development, porting,\r
49         licensing and training services.\r
50 */\r
51 \r
52 #include "FreeRTOS.h"\r
53 \r
54 /*-----------------------------------------------------------*/\r
55 \r
56 /* Called by the startup code to initialise the run time system. */\r
57 unsigned portCHAR __low_level_init(void);\r
58 \r
59 /*-----------------------------------------------------------*/\r
60 \r
61 unsigned portCHAR __low_level_init(void)\r
62 {\r
63 unsigned portCHAR resetflag = RESF;\r
64 unsigned portCHAR psval = 0;\r
65 \r
66         /* Setup provided by NEC. */\r
67 \r
68         /* Disable global interrupts to ensure no interrupts occur during system\r
69         setup. */\r
70         portDISABLE_INTERRUPTS();\r
71 \r
72         PRCMD = 0x00;\r
73         OCDM = 0x00;\r
74         VSWC = 0x12;\r
75         VSWC = 18;\r
76 \r
77         /* Set main system clock */\r
78         OSTS = 0x06;\r
79         psval = 0x80;\r
80         PRCMD = psval;\r
81         PCC = psval;\r
82         while (!OSTC)\r
83         {\r
84                 ;\r
85         }\r
86 \r
87         PLLS = 0x03;\r
88         PLLON = 1;\r
89         while (LOCKR)\r
90         {\r
91                 ;\r
92         }\r
93 \r
94         psval = 0x01;\r
95         PRCMD = psval;\r
96         MCM = psval;\r
97         SELPLL = 1;\r
98 \r
99         /* Set fCPU */\r
100         psval = PCC | 0x00;\r
101         PRCMD = psval;\r
102         PCC = psval;\r
103         RCM = 0x83;\r
104 \r
105         /* Set fXP1 */\r
106         SELCNT4 = 0x00;\r
107 \r
108         /* Set fBRG */\r
109         PRSM0 = 0x00;\r
110 \r
111         /* Stand-by setting */\r
112         psval = 0x00;\r
113         PRCMD = psval;\r
114         PSC = psval;\r
115 \r
116         /* WDT2 setting */\r
117         WDTM2 = 0x1F;\r
118 \r
119         /* PCL setting */\r
120         PCLM = 0x00;\r
121 \r
122         /* disable dma0 - dma3 */\r
123         E00 = 0;        \r
124         E11 = 0;\r
125         E22 = 0;\r
126         E33 = 0;        \r
127 \r
128         return pdTRUE;\r
129 }\r
130 /*-----------------------------------------------------------*/\r