]> git.sur5r.net Git - freertos/blob - Demo/RX600_RX62N-RDK_GNURX/RTOSDemo/GNU-Files/hwinit.c
Starting point for the RX RDK version of the demo app.
[freertos] / Demo / RX600_RX62N-RDK_GNURX / RTOSDemo / GNU-Files / hwinit.c
1 /***********************************************************************/\r
2 /*                                                                     */\r
3 /*  FILE        :hwinit.c                                              */\r
4 /*  DATE        :Wed, Aug 25, 2010                                     */\r
5 /*  DESCRIPTION :Hardware Setup file                                   */\r
6 /*  CPU TYPE    :Other                                                 */\r
7 /*                                                                     */\r
8 /*  This file is generated by KPIT GNU Project Generator.              */\r
9 /*                                                                     */\r
10 /***********************************************************************/\r
11                     \r
12 \r
13 \r
14 #include "iodefine.h"\r
15 #ifdef __cplusplus\r
16 extern "C" {\r
17 #endif\r
18 extern void hw_initialise(void);\r
19 #ifdef __cplusplus\r
20 }\r
21 #endif\r
22 \r
23 void hw_initialise(void)\r
24 {\r
25 /*\r
26   SCI.SMR.BYTE = 0;\r
27   SCI.SMR.BIT.CA   = 1;\r
28   SCI.SMR.BIT.CHR  = 1;\r
29   SCI.SMR.BIT.OE   = 1;\r
30   SCI.SMR.BIT.STOP = 1;\r
31   SCI.SMR.BIT.MP   = 1;\r
32   SCI.SMR.BIT.CKS  = 3;\r
33   SCI.BRR = 0;\r
34   SCI.SCR.BYTE = 0;\r
35   SCI.SCR.BIT.TIE  = 1;\r
36   SCI.SCR.BIT.RIE  = 1;\r
37   SCI.SCR.BIT.TE   = 1;\r
38   SCI.SCR.BIT.RE   = 1;\r
39   SCI.SCR.BIT.MPIE = 1;\r
40   SCI.SCR.BIT.TEIE = 1;\r
41   SCI.SCR.BIT.CKE  = 3;\r
42   SCI.TDR = 0;\r
43   SCI.SSR.BYTE = 0;\r
44   SCI.SSR.BIT.TDRE = 1;\r
45   SCI.SSR.BIT.RDRF = 1;\r
46   SCI.SSR.BIT.ORER = 1;\r
47   SCI.SSR.BIT.FER  = 1;\r
48   SCI.SSR.BIT.PER  = 1;\r
49   SCI.SSR.BIT.TEND = 1;\r
50   SCI.SSR.BIT.MPB  = 1;\r
51   SCI.SSR.BIT.MPBT = 1;\r
52   SCI.RDR = 0;\r
53 \r
54 */\r
55 }\r