]> git.sur5r.net Git - freertos/blob - Demo/RX600_RX62N-RDK_GNURX/RTOSDemo/IntQueueTimer.c
Update lwIP port layer for the Microblaze Ethernet Lite IP.
[freertos] / Demo / RX600_RX62N-RDK_GNURX / RTOSDemo / IntQueueTimer.c
1 /*\r
2     FreeRTOS V7.0.1 - Copyright (C) 2011 Real Time Engineers Ltd.\r
3         \r
4 \r
5     ***************************************************************************\r
6      *                                                                       *\r
7      *    FreeRTOS tutorial books are available in pdf and paperback.        *\r
8      *    Complete, revised, and edited pdf reference manuals are also       *\r
9      *    available.                                                         *\r
10      *                                                                       *\r
11      *    Purchasing FreeRTOS documentation will not only help you, by       *\r
12      *    ensuring you get running as quickly as possible and with an        *\r
13      *    in-depth knowledge of how to use FreeRTOS, it will also help       *\r
14      *    the FreeRTOS project to continue with its mission of providing     *\r
15      *    professional grade, cross platform, de facto standard solutions    *\r
16      *    for microcontrollers - completely free of charge!                  *\r
17      *                                                                       *\r
18      *    >>> See http://www.FreeRTOS.org/Documentation for details. <<<     *\r
19      *                                                                       *\r
20      *    Thank you for using FreeRTOS, and thank you for your support!      *\r
21      *                                                                       *\r
22     ***************************************************************************\r
23 \r
24 \r
25     This file is part of the FreeRTOS distribution.\r
26 \r
27     FreeRTOS is free software; you can redistribute it and/or modify it under\r
28     the terms of the GNU General Public License (version 2) as published by the\r
29     Free Software Foundation AND MODIFIED BY the FreeRTOS exception.\r
30     >>>NOTE<<< The modification to the GPL is included to allow you to\r
31     distribute a combined work that includes FreeRTOS without being obliged to\r
32     provide the source code for proprietary components outside of the FreeRTOS\r
33     kernel.  FreeRTOS is distributed in the hope that it will be useful, but\r
34     WITHOUT ANY WARRANTY; without even the implied warranty of MERCHANTABILITY\r
35     or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for\r
36     more details. You should have received a copy of the GNU General Public\r
37     License and the FreeRTOS license exception along with FreeRTOS; if not it\r
38     can be viewed here: http://www.freertos.org/a00114.html and also obtained\r
39     by writing to Richard Barry, contact details for whom are available on the\r
40     FreeRTOS WEB site.\r
41 \r
42     1 tab == 4 spaces!\r
43 \r
44     http://www.FreeRTOS.org - Documentation, latest information, license and\r
45     contact details.\r
46 \r
47     http://www.SafeRTOS.com - A version that is certified for use in safety\r
48     critical systems.\r
49 \r
50     http://www.OpenRTOS.com - Commercial support, development, porting,\r
51     licensing and training services.\r
52 */\r
53 \r
54 /*\r
55  * This file contains the non-portable and therefore RX62N specific parts of\r
56  * the IntQueue standard demo task - namely the configuration of the timers\r
57  * that generate the interrupts and the interrupt entry points.\r
58  */\r
59 \r
60 /* Scheduler includes. */\r
61 #include "FreeRTOS.h"\r
62 #include "task.h"\r
63 \r
64 /* Demo includes. */\r
65 #include "IntQueueTimer.h"\r
66 #include "IntQueue.h"\r
67 \r
68 /* Hardware specifics. */\r
69 #include "iodefine.h"\r
70 \r
71 #define tmrTIMER_0_1_FREQUENCY  ( 2000UL )\r
72 #define tmrTIMER_2_3_FREQUENCY  ( 2001UL )\r
73 \r
74 /* Handlers for the two timers used.  See the documentation page \r
75 for this port on http://www.FreeRTOS.org for more information on writing\r
76 interrupt handlers. */\r
77 void vT0_1_ISR_Handler( void ) __attribute((interrupt));\r
78 void vT2_3_ISR_Handler( void ) __attribute((interrupt));\r
79 \r
80 void vInitialiseTimerForIntQueueTest( void )\r
81 {\r
82         /* Ensure interrupts do not start until full configuration is complete. */\r
83         portENTER_CRITICAL();\r
84         {\r
85                 /* Cascade two 8bit timer channels to generate the interrupts. \r
86                 8bit timer unit 1 (TMR0 and TMR1) and 8bit timer unit 2 (TMR2 and TMR3 are\r
87                 utilised for this test. */\r
88 \r
89                 /* Enable the timers. */\r
90                 SYSTEM.MSTPCRA.BIT.MSTPA5 = 0;\r
91                 SYSTEM.MSTPCRA.BIT.MSTPA4 = 0;\r
92 \r
93                 /* Enable compare match A interrupt request. */\r
94                 TMR0.TCR.BIT.CMIEA = 1;\r
95                 TMR2.TCR.BIT.CMIEA = 1;\r
96 \r
97                 /* Clear the timer on compare match A. */\r
98                 TMR0.TCR.BIT.CCLR = 1;\r
99                 TMR2.TCR.BIT.CCLR = 1;\r
100 \r
101                 /* Set the compare match value. */\r
102                 TMR01.TCORA = ( unsigned short ) ( ( ( configPERIPHERAL_CLOCK_HZ / tmrTIMER_0_1_FREQUENCY ) -1 ) / 8 );\r
103                 TMR23.TCORA = ( unsigned short ) ( ( ( configPERIPHERAL_CLOCK_HZ / tmrTIMER_0_1_FREQUENCY ) -1 ) / 8 );\r
104 \r
105                 /* 16 bit operation ( count from timer 1,2 ). */\r
106                 TMR0.TCCR.BIT.CSS = 3;\r
107                 TMR2.TCCR.BIT.CSS = 3;\r
108         \r
109                 /* Use PCLK as the input. */\r
110                 TMR1.TCCR.BIT.CSS = 1;\r
111                 TMR3.TCCR.BIT.CSS = 1;\r
112         \r
113                 /* Divide PCLK by 8. */\r
114                 TMR1.TCCR.BIT.CKS = 2;\r
115                 TMR3.TCCR.BIT.CKS = 2;\r
116         \r
117                 /* Enable TMR 0, 2 interrupts. */\r
118                 IEN( TMR0, CMIA0 ) = 1;\r
119                 IEN( TMR2, CMIA2 ) = 1;\r
120 \r
121                 /* Set the timer interrupts to be above the kernel.  The interrupts are\r
122                 assigned different priorities so they nest with each other. */\r
123                 IPR( TMR0, CMIA0 ) = configMAX_SYSCALL_INTERRUPT_PRIORITY - 1;\r
124                 IPR( TMR2, CMIA2 ) = ( configMAX_SYSCALL_INTERRUPT_PRIORITY - 2 );\r
125         }\r
126         portEXIT_CRITICAL();\r
127         \r
128         /* Ensure the interrupts are clear as they are edge detected. */\r
129         IR( TMR0, CMIA0 ) = 0;\r
130         IR( TMR2, CMIA2 ) = 0;\r
131 }\r
132 /*-----------------------------------------------------------*/\r
133 \r
134 void vT0_1_ISR_Handler( void )\r
135 {\r
136         /* Re-enabled interrupts. */\r
137         __asm volatile( "SETPSW I" );\r
138 \r
139         /* Call the handler that is part of the common code - this is where the\r
140         non-portable code ends and the actual test is performed. */\r
141         portYIELD_FROM_ISR( xFirstTimerHandler() );     \r
142 }\r
143 /*-----------------------------------------------------------*/\r
144 \r
145 void vT2_3_ISR_Handler( void )\r
146 {\r
147         /* Re-enabled interrupts. */\r
148         __asm volatile( "SETPSW I" );\r
149 \r
150         /* Call the handler that is part of the common code - this is where the\r
151         non-portable code ends and the actual test is performed. */\r
152         portYIELD_FROM_ISR( xSecondTimerHandler() );    \r
153 }\r
154 /*-----------------------------------------------------------*/\r
155 \r
156 \r
157 \r
158 \r
159 \r
160 \r