1 /***********************************************************************/
\r
4 /* DATE :Sun, Dec 27, 2009 */
\r
5 /* DESCRIPTION :Interrupt Program */
\r
6 /* CPU TYPE :Other */
\r
8 /* This file is generated by Renesas Project Generator (Ver.4.16). */
\r
10 /***********************************************************************/
\r
14 #include <machine.h>
\r
16 #pragma section IntPRG
\r
19 void INT_Illegal_code(void){for( ;; ); /* sleep(); */}
\r
24 void INT_Illegal_slot(void){for( ;; ); /* sleep(); */}
\r
29 // 9 CPU Address error
\r
30 void INT_CPU_Address(void){for( ;; ); /* sleep(); */}
\r
31 // 10 DMAC Address error
\r
32 void INT_DMAC_Address(void){for( ;; ); /* sleep(); */}
\r
34 void INT_NMI(void){for( ;; ); /* sleep(); */}
\r
35 // 12 User breakpoint trap
\r
36 void INT_User_Break(void){for( ;; ); /* sleep(); */}
\r
40 void INT_HUDI(void){for( ;; ); /* sleep(); */}
\r
41 // 15 Register bank over
\r
42 void INT_Bank_Overflow(void){for( ;; ); /* sleep(); */}
\r
43 // 16 Register bank under
\r
44 void INT_Bank_Underflow(void){for( ;; ); /* sleep(); */}
\r
46 void INT_Divide_by_Zero(void){for( ;; ); /* sleep(); */}
\r
48 void INT_Divide_Overflow(void){for( ;; ); /* sleep(); */}
\r
75 // 32 TRAPA (User Vecter)
\r
76 void INT_TRAPA32(void){ for( ;; ); /* sleep(); */ }
\r
77 // 33 TRAPA (User Vecter)
\r
78 void INT_TRAPA33(void){for( ;; ); /* sleep(); */}
\r
79 // 34 TRAPA (User Vecter)
\r
80 void INT_TRAPA34(void){for( ;; ); /* sleep(); */}
\r
81 // 35 TRAPA (User Vecter)
\r
82 void INT_TRAPA35(void){for( ;; ); /* sleep(); */}
\r
83 // 36 TRAPA (User Vecter)
\r
84 void INT_TRAPA36(void){for( ;; ); /* sleep(); */}
\r
85 // 37 TRAPA (User Vecter)
\r
86 void INT_TRAPA37(void){for( ;; ); /* sleep(); */}
\r
87 // 38 TRAPA (User Vecter)
\r
88 void INT_TRAPA38(void){for( ;; ); /* sleep(); */}
\r
89 // 39 TRAPA (User Vecter)
\r
90 void INT_TRAPA39(void){for( ;; ); /* sleep(); */}
\r
91 // 40 TRAPA (User Vecter)
\r
92 void INT_TRAPA40(void){for( ;; ); /* sleep(); */}
\r
93 // 41 TRAPA (User Vecter)
\r
94 void INT_TRAPA41(void){for( ;; ); /* sleep(); */}
\r
95 // 42 TRAPA (User Vecter)
\r
96 void INT_TRAPA42(void){for( ;; ); /* sleep(); */}
\r
97 // 43 TRAPA (User Vecter)
\r
98 void INT_TRAPA43(void){for( ;; ); /* sleep(); */}
\r
99 // 44 TRAPA (User Vecter)
\r
100 void INT_TRAPA44(void){for( ;; ); /* sleep(); */}
\r
101 // 45 TRAPA (User Vecter)
\r
102 void INT_TRAPA45(void){for( ;; ); /* sleep(); */}
\r
103 // 46 TRAPA (User Vecter)
\r
104 void INT_TRAPA46(void){for( ;; ); /* sleep(); */}
\r
105 // 47 TRAPA (User Vecter)
\r
106 void INT_TRAPA47(void){for( ;; ); /* sleep(); */}
\r
107 // 48 TRAPA (User Vecter)
\r
108 void INT_TRAPA48(void){for( ;; ); /* sleep(); */}
\r
109 // 49 TRAPA (User Vecter)
\r
110 void INT_TRAPA49(void){for( ;; ); /* sleep(); */}
\r
111 // 50 TRAPA (User Vecter)
\r
112 void INT_TRAPA50(void){for( ;; ); /* sleep(); */}
\r
113 // 51 TRAPA (User Vecter)
\r
114 void INT_TRAPA51(void){for( ;; ); /* sleep(); */}
\r
115 // 52 TRAPA (User Vecter)
\r
116 void INT_TRAPA52(void){for( ;; ); /* sleep(); */}
\r
117 // 53 TRAPA (User Vecter)
\r
118 void INT_TRAPA53(void){for( ;; ); /* sleep(); */}
\r
119 // 54 TRAPA (User Vecter)
\r
120 void INT_TRAPA54(void){for( ;; ); /* sleep(); */}
\r
121 // 55 TRAPA (User Vecter)
\r
122 void INT_TRAPA55(void){for( ;; ); /* sleep(); */}
\r
123 // 56 TRAPA (User Vecter)
\r
124 void INT_TRAPA56(void){for( ;; ); /* sleep(); */}
\r
125 // 57 TRAPA (User Vecter)
\r
126 void INT_TRAPA57(void){for( ;; ); /* sleep(); */}
\r
127 // 58 TRAPA (User Vecter)
\r
128 void INT_TRAPA58(void){for( ;; ); /* sleep(); */}
\r
129 // 59 TRAPA (User Vecter)
\r
130 void INT_TRAPA59(void){for( ;; ); /* sleep(); */}
\r
131 // 60 TRAPA (User Vecter)
\r
132 void INT_TRAPA60(void){for( ;; ); /* sleep(); */}
\r
133 // 61 TRAPA (User Vecter)
\r
134 void INT_TRAPA61(void){for( ;; ); /* sleep(); */}
\r
135 // 62 TRAPA (User Vecter)
\r
136 void INT_TRAPA62(void){for( ;; ); /* sleep(); */}
\r
137 // 63 TRAPA (User Vecter)
\r
138 void INT_TRAPA63(void){for( ;; ); /* sleep(); */}
\r
139 // 64 Interrupt IRQ0
\r
140 void INT_IRQ0(void){for( ;; ); /* sleep(); */}
\r
141 // 65 Interrupt IRQ1
\r
142 void INT_IRQ1(void){for( ;; ); /* sleep(); */}
\r
143 // 66 Interrupt IRQ2
\r
144 void INT_IRQ2(void){for( ;; ); /* sleep(); */}
\r
145 // 67 Interrupt IRQ3
\r
146 void INT_IRQ3(void){for( ;; ); /* sleep(); */}
\r
147 // 68 Interrupt IRQ4
\r
148 void INT_IRQ4(void){for( ;; ); /* sleep(); */}
\r
149 // 69 Interrupt IRQ5
\r
150 void INT_IRQ5(void){for( ;; ); /* sleep(); */}
\r
151 // 70 Interrupt IRQ6
\r
152 void INT_IRQ6(void){for( ;; ); /* sleep(); */}
\r
153 // 71 Interrupt IRQ7
\r
154 void INT_IRQ7(void){for( ;; ); /* sleep(); */}
\r
171 // 80 Interrupt PINT0
\r
172 void INT_PINT0(void){for( ;; ); /* sleep(); */}
\r
173 // 81 Interrupt PINT1
\r
174 void INT_PINT1(void){for( ;; ); /* sleep(); */}
\r
175 // 82 Interrupt PINT2
\r
176 void INT_PINT2(void){for( ;; ); /* sleep(); */}
\r
177 // 83 Interrupt PINT3
\r
178 void INT_PINT3(void){for( ;; ); /* sleep(); */}
\r
179 // 84 Interrupt PINT4
\r
180 void INT_PINT4(void){for( ;; ); /* sleep(); */}
\r
181 // 85 Interrupt PINT5
\r
182 void INT_PINT5(void){for( ;; ); /* sleep(); */}
\r
183 // 86 Interrupt PINT6
\r
184 void INT_PINT6(void){for( ;; ); /* sleep(); */}
\r
185 // 87 Interrupt PINT7
\r
186 void INT_PINT7(void){for( ;; ); /* sleep(); */}
\r
194 void INT_ROM_FIFE(void){for( ;; ); /* sleep(); */}
\r
196 void INT_AD_ADI0(void){for( ;; ); /* sleep(); */}
\r
204 void INT_AD_ADI1(void){for( ;; ); /* sleep(); */}
\r
219 // 104 RCANET0 ERS_0
\r
220 void INT_RCANET0_ERS_0(void){for( ;; ); /* sleep(); */}
\r
221 // 105 RCANET0 OVR_0
\r
222 void INT_RCANET0_OVR_0(void){for( ;; ); /* sleep(); */}
\r
223 // 106 RCANET0 RM01_0
\r
224 void INT_RCANET0_RM01_0(void){for( ;; ); /* sleep(); */}
\r
225 // 107 RCANET0 SLE_0
\r
226 void INT_RCANET0_SLE_0(void){for( ;; ); /* sleep(); */}
\r
228 void INT_DMAC0_DEI0(void){for( ;; ); /* sleep(); */}
\r
230 void INT_DMAC0_HEI0(void){for( ;; ); /* sleep(); */}
\r
236 void INT_DMAC1_DEI1(void){for( ;; ); /* sleep(); */}
\r
238 void INT_DMAC1_HEI1(void){for( ;; ); /* sleep(); */}
\r
244 void INT_DMAC2_DEI2(void){for( ;; ); /* sleep(); */}
\r
246 void INT_DMAC2_HEI2(void){for( ;; ); /* sleep(); */}
\r
252 void INT_DMAC3_DEI3(void){for( ;; ); /* sleep(); */}
\r
254 void INT_DMAC3_HEI3(void){for( ;; ); /* sleep(); */}
\r
260 void INT_DMAC4_DEI4(void){for( ;; ); /* sleep(); */}
\r
262 void INT_DMAC4_HEI4(void){for( ;; ); /* sleep(); */}
\r
268 void INT_DMAC5_DEI5(void){for( ;; ); /* sleep(); */}
\r
270 void INT_DMAC5_HEI5(void){for( ;; ); /* sleep(); */}
\r
276 void INT_DMAC6_DEI6(void){for( ;; ); /* sleep(); */}
\r
278 void INT_DMAC6_HEI6(void){for( ;; ); /* sleep(); */}
\r
284 void INT_DMAC7_DEI7(void){for( ;; ); /* sleep(); */}
\r
286 void INT_DMAC7_HEI7(void){for( ;; ); /* sleep(); */}
\r
292 //void INT_CMT_CMI0(void){for( ;; ); /* sleep(); */}
\r
300 void INT_CMT_CMI1(void){for( ;; ); /* sleep(); */}
\r
308 void INT_BSC_CMTI(void){for( ;; ); /* sleep(); */}
\r
312 void INT_USB_EP4FULL(void){for( ;; ); /* sleep(); */}
\r
313 // 151 USB EP5EMPTY
\r
314 void INT_USB_EP5EMPTY(void){for( ;; ); /* sleep(); */}
\r
316 void INT_WDT_ITI(void){for( ;; ); /* sleep(); */}
\r
317 // 153 E-DMAC EINT0
\r
318 void INT_EDMAC_EINT0(void){for( ;; ); /* sleep(); */}
\r
320 void INT_USB_EP1FULL(void){for( ;; ); /* sleep(); */}
\r
321 // 155 USB EP2EMPTY
\r
322 void INT_USB_EP2EMPTY(void){for( ;; ); /* sleep(); */}
\r
323 // 156 MTU2 MTU0 TGI0A
\r
324 void INT_MTU2_MTU0_TGI0A(void){for( ;; ); /* sleep(); */}
\r
325 // 157 MTU2 MTU0 TGI0B
\r
326 void INT_MTU2_MTU0_TGI0B(void){for( ;; ); /* sleep(); */}
\r
327 // 158 MTU2 MTU0 TGI0C
\r
328 void INT_MTU2_MTU0_TGI0C(void){for( ;; ); /* sleep(); */}
\r
329 // 159 MTU2 MTU0 TGI0D
\r
330 void INT_MTU2_MTU0_TGI0D(void){for( ;; ); /* sleep(); */}
\r
331 // 160 MTU2 MTU0 TGI0V
\r
332 void INT_MTU2_MTU0_TGI0V(void){for( ;; ); /* sleep(); */}
\r
333 // 161 MTU2 MTU0 TGI0E
\r
334 void INT_MTU2_MTU0_TGI0E(void){for( ;; ); /* sleep(); */}
\r
335 // 162 MTU2 MTU0 TGI0F
\r
336 void INT_MTU2_MTU0_TGI0F(void){for( ;; ); /* sleep(); */}
\r
339 // 164 MTU2 MTU1 TGI1A
\r
340 void INT_MTU2_MTU1_TGI1A(void){for( ;; ); /* sleep(); */}
\r
341 // 165 MTU2 MTU1 TGI1B
\r
342 void INT_MTU2_MTU1_TGI1B(void){for( ;; ); /* sleep(); */}
\r
347 // 168 MTU2 MTU1 TGI1V
\r
348 void INT_MTU2_MTU1_TGI1V(void){for( ;; ); /* sleep(); */}
\r
349 // 169 MTU2 MTU1 TGI1U
\r
350 void INT_MTU2_MTU1_TGI1U(void){for( ;; ); /* sleep(); */}
\r
355 // 172 MTU2 MTU2 TGI2A
\r
356 void INT_MTU2_MTU2_TGI2A(void){for( ;; ); /* sleep(); */}
\r
357 // 173 MTU2 MTU2 TGI2B
\r
358 void INT_MTU2_MTU2_TGI2B(void){for( ;; ); /* sleep(); */}
\r
363 // 176 MTU2 MTU2 TGI2V
\r
364 void INT_MTU2_MTU2_TGI2V(void){for( ;; ); /* sleep(); */}
\r
365 // 177 MTU2 MTU2 TGI2U
\r
366 void INT_MTU2_MTU2_TGI2U(void){for( ;; ); /* sleep(); */}
\r
371 // 180 MTU2 MTU3 TGI3A
\r
372 void INT_MTU2_MTU3_TGI3A(void){for( ;; ); /* sleep(); */}
\r
373 // 181 MTU2 MTU3 TGI3B
\r
374 void INT_MTU2_MTU3_TGI3B(void){for( ;; ); /* sleep(); */}
\r
375 // 182 MTU2 MTU3 TGI3C
\r
376 void INT_MTU2_MTU3_TGI3C(void){for( ;; ); /* sleep(); */}
\r
377 // 183 MTU2 MTU3 TGI3D
\r
378 void INT_MTU2_MTU3_TGI3D(void){for( ;; ); /* sleep(); */}
\r
379 // 184 MTU2 MTU3 TGI3V
\r
380 void INT_MTU2_MTU3_TGI3V(void){for( ;; ); /* sleep(); */}
\r
387 // 188 MTU2 MTU4 TGI4A
\r
388 void INT_MTU2_MTU4_TGI4A(void){for( ;; ); /* sleep(); */}
\r
389 // 189 MTU2 MTU4 TGI4B
\r
390 void INT_MTU2_MTU4_TGI4B(void){for( ;; ); /* sleep(); */}
\r
391 // 190 MTU2 MTU4 TGI4C
\r
392 void INT_MTU2_MTU4_TGI4C(void){for( ;; ); /* sleep(); */}
\r
393 // 191 MTU2 MTU4 TGI4D
\r
394 void INT_MTU2_MTU4_TGI4D(void){for( ;; ); /* sleep(); */}
\r
395 // 192 MTU2 MTU4 TGI4V
\r
396 void INT_MTU2_MTU4_TGI4V(void){for( ;; ); /* sleep(); */}
\r
403 // 196 MTU2 MTU5 TGI5U
\r
404 void INT_MTU2_MTU5_TGI5U(void){for( ;; ); /* sleep(); */}
\r
405 // 197 MTU2 MTU5 TGI5V
\r
406 void INT_MTU2_MTU5_TGI5V(void){for( ;; ); /* sleep(); */}
\r
407 // 198 MTU2 MTU5 TGI5W
\r
408 void INT_MTU2_MTU5_TGI5W(void){for( ;; ); /* sleep(); */}
\r
412 void INT_POE2_OEI1(void){for( ;; ); /* sleep(); */}
\r
414 void INT_POE2_OEI2(void){for( ;; ); /* sleep(); */}
\r
419 // 204 MTU2S MTU3S TGI3A
\r
420 void INT_MTU2S_MTU3S_TGI3A(void){for( ;; ); /* sleep(); */}
\r
421 // 205 MTU2S MTU3S TGI3B
\r
422 void INT_MTU2S_MTU3S_TGI3B(void){for( ;; ); /* sleep(); */}
\r
423 // 206 MTU2S MTU3S TGI3C
\r
424 void INT_MTU2S_MTU3S_TGI3C(void){for( ;; ); /* sleep(); */}
\r
425 // 207 MTU2S MTU3S TGI3D
\r
426 void INT_MTU2S_MTU3S_TGI3D(void){for( ;; ); /* sleep(); */}
\r
427 // 208 MTU2S MTU3S TGI3V
\r
428 void INT_MTU2S_MTU3S_TGI3V(void){for( ;; ); /* sleep(); */}
\r
435 // 212 MTU2S MTU4S TGI4A
\r
436 void INT_MTU2S_MTU4S_TGI4A(void){for( ;; ); /* sleep(); */}
\r
437 // 213 MTU2S MTU4S TGI4B
\r
438 void INT_MTU2S_MTU4S_TGI4B(void){for( ;; ); /* sleep(); */}
\r
439 // 214 MTU2S MTU4S TGI4C
\r
440 void INT_MTU2S_MTU4S_TGI4C(void){for( ;; ); /* sleep(); */}
\r
441 // 215 MTU2S MTU4S TGI4D
\r
442 void INT_MTU2S_MTU4S_TGI4D(void){for( ;; ); /* sleep(); */}
\r
443 // 216 MTU2S MTU4S TGI4V
\r
444 void INT_MTU2S_MTU4S_TGI4V(void){for( ;; ); /* sleep(); */}
\r
451 // 220 MTU2S MTU5S TGI5U
\r
452 void INT_MTU2S_MTU5S_TGI5U(void){for( ;; ); /* sleep(); */}
\r
453 // 221 MTU2S MTU5S TGI5V
\r
454 void INT_MTU2S_MTU5S_TGI5V(void){for( ;; ); /* sleep(); */}
\r
455 // 222 MTU2S MTU5S TGI5W
\r
456 void INT_MTU2S_MTU5S_TGI5W(void){for( ;; ); /* sleep(); */}
\r
460 void INT_POE2_OEI3(void){for( ;; ); /* sleep(); */}
\r
464 void INT_USB_USI0(void){for( ;; ); /* sleep(); */}
\r
466 void INT_USB_USI1(void){for( ;; ); /* sleep(); */}
\r
468 void INT_IIC3_STPI(void){for( ;; ); /* sleep(); */}
\r
470 void INT_IIC3_NAKI(void){for( ;; ); /* sleep(); */}
\r
472 void INT_IIC3_RXI(void){for( ;; ); /* sleep(); */}
\r
474 void INT_IIC3_TXI(void){for( ;; ); /* sleep(); */}
\r
476 void INT_IIC3_TEI(void){for( ;; ); /* sleep(); */}
\r
478 void INT_RSPI_SPERI(void){for( ;; ); /* sleep(); */}
\r
480 void INT_RSPI_SPRXI(void){for( ;; ); /* sleep(); */}
\r
482 void INT_RSPI_SPTXI(void){for( ;; ); /* sleep(); */}
\r
483 // 236 SCI SCI4 ERI4
\r
484 void INT_SCI_SCI4_ERI4(void){for( ;; ); /* sleep(); */}
\r
485 // 237 SCI SCI4 RXI4
\r
486 void INT_SCI_SCI4_RXI4(void){for( ;; ); /* sleep(); */}
\r
487 // 238 SCI SCI4 TXI4
\r
488 void INT_SCI_SCI4_TXI4(void){for( ;; ); /* sleep(); */}
\r
489 // 239 SCI SCI4 TEI4
\r
490 void INT_SCI_SCI4_TEI4(void){for( ;; ); /* sleep(); */}
\r
491 // 240 SCI SCI0 ERI0
\r
492 void INT_SCI_SCI0_ERI0(void){for( ;; ); /* sleep(); */}
\r
493 // 241 SCI SCI0 RXI0
\r
494 void INT_SCI_SCI0_RXI0(void){for( ;; ); /* sleep(); */}
\r
495 // 242 SCI SCI0 TXI0
\r
496 void INT_SCI_SCI0_TXI0(void){for( ;; ); /* sleep(); */}
\r
497 // 243 SCI SCI0 TEI0
\r
498 void INT_SCI_SCI0_TEI0(void){for( ;; ); /* sleep(); */}
\r
499 // 244 SCI SCI1 ERI1
\r
500 void INT_SCI_SCI1_ERI1(void){for( ;; ); /* sleep(); */}
\r
501 // 245 SCI SCI1 RXI1
\r
502 void INT_SCI_SCI1_RXI1(void){for( ;; ); /* sleep(); */}
\r
503 // 246 SCI SCI1 TXI1
\r
504 void INT_SCI_SCI1_TXI1(void){for( ;; ); /* sleep(); */}
\r
505 // 247 SCI SCI1 TEI1
\r
506 void INT_SCI_SCI1_TEI1(void){for( ;; ); /* sleep(); */}
\r
507 // 248 SCI SCI2 ERI2
\r
508 void INT_SCI_SCI2_ERI2(void){for( ;; ); /* sleep(); */}
\r
509 // 249 SCI SCI2 RXI2
\r
510 void INT_SCI_SCI2_RXI2(void){for( ;; ); /* sleep(); */}
\r
511 // 250 SCI SCI2 TXI2
\r
512 void INT_SCI_SCI2_TXI2(void){for( ;; ); /* sleep(); */}
\r
513 // 251 SCI SCI2 TEI2
\r
514 void INT_SCI_SCI2_TEI2(void){for( ;; ); /* sleep(); */}
\r
515 // 252 SCIF SCIF3 BRI3
\r
516 void INT_SCIF_SCIF3_BRI3(void){for( ;; ); /* sleep(); */}
\r
517 // 253 SCIF SCIF3 ERI3
\r
518 void INT_SCIF_SCIF3_ERI3(void){for( ;; ); /* sleep(); */}
\r
519 // 254 SCIF SCIF3 RXI3
\r
520 void INT_SCIF_SCIF3_RXI3(void){for( ;; ); /* sleep(); */}
\r
521 // 255 SCIF SCIF3 TXI3
\r
522 void INT_SCIF_SCIF3_TXI3(void){for( ;; ); /* sleep(); */}
\r
524 void Dummy(void){ for( ;; ); sleep(); }
\r