]> git.sur5r.net Git - freertos/blob - Demo/SuperH_SH7216_Renesas/RTOSDemo/intprg.c
Work in progress.
[freertos] / Demo / SuperH_SH7216_Renesas / RTOSDemo / intprg.c
1 /***********************************************************************/\r
2 /*                                                                     */\r
3 /*  FILE        :intprg.c                                              */\r
4 /*  DATE        :Sun, Dec 27, 2009                                     */\r
5 /*  DESCRIPTION :Interrupt Program                                     */\r
6 /*  CPU TYPE    :Other                                                 */\r
7 /*                                                                     */\r
8 /*  This file is generated by Renesas Project Generator (Ver.4.16).    */\r
9 /*                                                                     */\r
10 /***********************************************************************/\r
11                   \r
12 \r
13 \r
14 #include <machine.h>\r
15 #include "vect.h"\r
16 #pragma section IntPRG\r
17 \r
18 // 4 Illegal code\r
19 void INT_Illegal_code(void){for( ;; ); /* sleep(); */}\r
20 // 5 Reserved\r
21 \r
22 // 6 Illegal slot\r
23 void INT_Illegal_slot(void){for( ;; ); /* sleep(); */}\r
24 // 7 Reserved\r
25 \r
26 // 8 Reserved\r
27 \r
28 // 9 CPU Address error\r
29 void INT_CPU_Address(void){for( ;; ); /* sleep(); */}\r
30 // 10 DMAC Address error\r
31 void INT_DMAC_Address(void){for( ;; ); /* sleep(); */}\r
32 // 11 NMI\r
33 void INT_NMI(void){for( ;; ); /* sleep(); */}\r
34 // 12 User breakpoint trap\r
35 void INT_User_Break(void){for( ;; ); /* sleep(); */}\r
36 // 13 Reserved\r
37 \r
38 // 14 H-UDI\r
39 void INT_HUDI(void){for( ;; ); /* sleep(); */}\r
40 // 15 Register bank over\r
41 void INT_Bank_Overflow(void){for( ;; ); /* sleep(); */}\r
42 // 16 Register bank under\r
43 void INT_Bank_Underflow(void){for( ;; ); /* sleep(); */}\r
44 // 17 ZERO DIV\r
45 void INT_Divide_by_Zero(void){for( ;; ); /* sleep(); */}\r
46 // 18 OVER DIV\r
47 void INT_Divide_Overflow(void){for( ;; ); /* sleep(); */}\r
48 // 19 Reserved\r
49 \r
50 // 20 Reserved\r
51 \r
52 // 21 Reserved\r
53 \r
54 // 22 Reserved\r
55 \r
56 // 23 Reserved\r
57 \r
58 // 24 Reserved\r
59 \r
60 // 25 Reserved\r
61 \r
62 // 26 Reserved\r
63 \r
64 // 27 Reserved\r
65 \r
66 // 28 Reserved\r
67 \r
68 // 29 Reserved\r
69 \r
70 // 30 Reserved\r
71 \r
72 // 31 Reserved\r
73 \r
74 // 32 TRAPA (User Vecter)\r
75 void INT_TRAPA32(void){ for( ;; ); /* sleep(); */ }\r
76 // 33 TRAPA (User Vecter)\r
77 void INT_TRAPA33(void){for( ;; ); /* sleep(); */}\r
78 // 34 TRAPA (User Vecter)\r
79 void INT_TRAPA34(void){for( ;; ); /* sleep(); */}\r
80 // 35 TRAPA (User Vecter)\r
81 void INT_TRAPA35(void){for( ;; ); /* sleep(); */}\r
82 // 36 TRAPA (User Vecter)\r
83 void INT_TRAPA36(void){for( ;; ); /* sleep(); */}\r
84 // 37 TRAPA (User Vecter)\r
85 void INT_TRAPA37(void){for( ;; ); /* sleep(); */}\r
86 // 38 TRAPA (User Vecter)\r
87 void INT_TRAPA38(void){for( ;; ); /* sleep(); */}\r
88 // 39 TRAPA (User Vecter)\r
89 void INT_TRAPA39(void){for( ;; ); /* sleep(); */}\r
90 // 40 TRAPA (User Vecter)\r
91 void INT_TRAPA40(void){for( ;; ); /* sleep(); */}\r
92 // 41 TRAPA (User Vecter)\r
93 void INT_TRAPA41(void){for( ;; ); /* sleep(); */}\r
94 // 42 TRAPA (User Vecter)\r
95 void INT_TRAPA42(void){for( ;; ); /* sleep(); */}\r
96 // 43 TRAPA (User Vecter)\r
97 void INT_TRAPA43(void){for( ;; ); /* sleep(); */}\r
98 // 44 TRAPA (User Vecter)\r
99 void INT_TRAPA44(void){for( ;; ); /* sleep(); */}\r
100 // 45 TRAPA (User Vecter)\r
101 void INT_TRAPA45(void){for( ;; ); /* sleep(); */}\r
102 // 46 TRAPA (User Vecter)\r
103 void INT_TRAPA46(void){for( ;; ); /* sleep(); */}\r
104 // 47 TRAPA (User Vecter)\r
105 void INT_TRAPA47(void){for( ;; ); /* sleep(); */}\r
106 // 48 TRAPA (User Vecter)\r
107 void INT_TRAPA48(void){for( ;; ); /* sleep(); */}\r
108 // 49 TRAPA (User Vecter)\r
109 void INT_TRAPA49(void){for( ;; ); /* sleep(); */}\r
110 // 50 TRAPA (User Vecter)\r
111 void INT_TRAPA50(void){for( ;; ); /* sleep(); */}\r
112 // 51 TRAPA (User Vecter)\r
113 void INT_TRAPA51(void){for( ;; ); /* sleep(); */}\r
114 // 52 TRAPA (User Vecter)\r
115 void INT_TRAPA52(void){for( ;; ); /* sleep(); */}\r
116 // 53 TRAPA (User Vecter)\r
117 void INT_TRAPA53(void){for( ;; ); /* sleep(); */}\r
118 // 54 TRAPA (User Vecter)\r
119 void INT_TRAPA54(void){for( ;; ); /* sleep(); */}\r
120 // 55 TRAPA (User Vecter)\r
121 void INT_TRAPA55(void){for( ;; ); /* sleep(); */}\r
122 // 56 TRAPA (User Vecter)\r
123 void INT_TRAPA56(void){for( ;; ); /* sleep(); */}\r
124 // 57 TRAPA (User Vecter)\r
125 void INT_TRAPA57(void){for( ;; ); /* sleep(); */}\r
126 // 58 TRAPA (User Vecter)\r
127 void INT_TRAPA58(void){for( ;; ); /* sleep(); */}\r
128 // 59 TRAPA (User Vecter)\r
129 void INT_TRAPA59(void){for( ;; ); /* sleep(); */}\r
130 // 60 TRAPA (User Vecter)\r
131 void INT_TRAPA60(void){for( ;; ); /* sleep(); */}\r
132 // 61 TRAPA (User Vecter)\r
133 void INT_TRAPA61(void){for( ;; ); /* sleep(); */}\r
134 // 62 TRAPA (User Vecter)\r
135 void INT_TRAPA62(void){for( ;; ); /* sleep(); */}\r
136 // 63 TRAPA (User Vecter)\r
137 void INT_TRAPA63(void){for( ;; ); /* sleep(); */}\r
138 // 64 Interrupt IRQ0\r
139 void INT_IRQ0(void){for( ;; ); /* sleep(); */}\r
140 // 65 Interrupt IRQ1\r
141 void INT_IRQ1(void){for( ;; ); /* sleep(); */}\r
142 // 66 Interrupt IRQ2\r
143 void INT_IRQ2(void){for( ;; ); /* sleep(); */}\r
144 // 67 Interrupt IRQ3\r
145 void INT_IRQ3(void){for( ;; ); /* sleep(); */}\r
146 // 68 Interrupt IRQ4\r
147 void INT_IRQ4(void){for( ;; ); /* sleep(); */}\r
148 // 69 Interrupt IRQ5\r
149 void INT_IRQ5(void){for( ;; ); /* sleep(); */}\r
150 // 70 Interrupt IRQ6\r
151 void INT_IRQ6(void){for( ;; ); /* sleep(); */}\r
152 // 71 Interrupt IRQ7\r
153 void INT_IRQ7(void){for( ;; ); /* sleep(); */}\r
154 // 72 Reserved\r
155 \r
156 // 73 Reserved\r
157 \r
158 // 74 Reserved\r
159 \r
160 // 75 Reserved\r
161 \r
162 // 76 Reserved\r
163 \r
164 // 77 Reserved\r
165 \r
166 // 78 Reserved\r
167 \r
168 // 79 Reserved\r
169 \r
170 // 80 Interrupt PINT0\r
171 void INT_PINT0(void){for( ;; ); /* sleep(); */}\r
172 // 81 Interrupt PINT1\r
173 void INT_PINT1(void){for( ;; ); /* sleep(); */}\r
174 // 82 Interrupt PINT2\r
175 void INT_PINT2(void){for( ;; ); /* sleep(); */}\r
176 // 83 Interrupt PINT3\r
177 void INT_PINT3(void){for( ;; ); /* sleep(); */}\r
178 // 84 Interrupt PINT4\r
179 void INT_PINT4(void){for( ;; ); /* sleep(); */}\r
180 // 85 Interrupt PINT5\r
181 void INT_PINT5(void){for( ;; ); /* sleep(); */}\r
182 // 86 Interrupt PINT6\r
183 void INT_PINT6(void){for( ;; ); /* sleep(); */}\r
184 // 87 Interrupt PINT7\r
185 void INT_PINT7(void){for( ;; ); /* sleep(); */}\r
186 // 88 Reserved\r
187 \r
188 // 89 Reserved\r
189 \r
190 // 90 Reserved\r
191 \r
192 // 91 ROM FIFE\r
193 void INT_ROM_FIFE(void){for( ;; ); /* sleep(); */}\r
194 // 92 A/D ADI0\r
195 void INT_AD_ADI0(void){for( ;; ); /* sleep(); */}\r
196 // 93 Reserved\r
197 \r
198 // 94 Reserved\r
199 \r
200 // 95 Reserved\r
201 \r
202 // 96 A/D ADI1\r
203 void INT_AD_ADI1(void){for( ;; ); /* sleep(); */}\r
204 // 97 Reserved\r
205 \r
206 // 98 Reserved\r
207 \r
208 // 99 Reserved\r
209 \r
210 // 100 Reserved\r
211 \r
212 // 101 Reserved\r
213 \r
214 // 102 Reserved\r
215 \r
216 // 103 Reserved\r
217 \r
218 // 104 RCANET0 ERS_0\r
219 void INT_RCANET0_ERS_0(void){for( ;; ); /* sleep(); */}\r
220 // 105 RCANET0 OVR_0\r
221 void INT_RCANET0_OVR_0(void){for( ;; ); /* sleep(); */}\r
222 // 106 RCANET0 RM01_0\r
223 void INT_RCANET0_RM01_0(void){for( ;; ); /* sleep(); */}\r
224 // 107 RCANET0 SLE_0\r
225 void INT_RCANET0_SLE_0(void){for( ;; ); /* sleep(); */}\r
226 // 108 DMAC0 DEI0\r
227 void INT_DMAC0_DEI0(void){for( ;; ); /* sleep(); */}\r
228 // 109 DMAC0 HEI0\r
229 void INT_DMAC0_HEI0(void){for( ;; ); /* sleep(); */}\r
230 // 110 Reserved\r
231 \r
232 // 111 Reserved\r
233 \r
234 // 112 DMAC1 DEI1\r
235 void INT_DMAC1_DEI1(void){for( ;; ); /* sleep(); */}\r
236 // 113 DMAC1 HEI1\r
237 void INT_DMAC1_HEI1(void){for( ;; ); /* sleep(); */}\r
238 // 114 Reserved\r
239 \r
240 // 115 Reserved\r
241 \r
242 // 116 DMAC2 DEI2\r
243 void INT_DMAC2_DEI2(void){for( ;; ); /* sleep(); */}\r
244 // 117 DMAC2 HEI2\r
245 void INT_DMAC2_HEI2(void){for( ;; ); /* sleep(); */}\r
246 // 118 Reserved\r
247 \r
248 // 119 Reserved\r
249 \r
250 // 120 DMAC3 DEI3\r
251 void INT_DMAC3_DEI3(void){for( ;; ); /* sleep(); */}\r
252 // 121 DMAC3 HEI3\r
253 void INT_DMAC3_HEI3(void){for( ;; ); /* sleep(); */}\r
254 // 122 Reserved\r
255 \r
256 // 123 Reserved\r
257 \r
258 // 124 DMAC4 DEI4\r
259 void INT_DMAC4_DEI4(void){for( ;; ); /* sleep(); */}\r
260 // 125 DMAC4 HEI4\r
261 void INT_DMAC4_HEI4(void){for( ;; ); /* sleep(); */}\r
262 // 126 Reserved\r
263 \r
264 // 127 Reserved\r
265 \r
266 // 128 DMAC5 DEI5\r
267 void INT_DMAC5_DEI5(void){for( ;; ); /* sleep(); */}\r
268 // 129 DMAC5 HEI5\r
269 void INT_DMAC5_HEI5(void){for( ;; ); /* sleep(); */}\r
270 // 130 Reserved\r
271 \r
272 // 131 Reserved\r
273 \r
274 // 132 DMAC6 DEI6\r
275 void INT_DMAC6_DEI6(void){for( ;; ); /* sleep(); */}\r
276 // 133 DMAC6 HEI6\r
277 void INT_DMAC6_HEI6(void){for( ;; ); /* sleep(); */}\r
278 // 134 Reserved\r
279 \r
280 // 135 Reserved\r
281 \r
282 // 136 DMAC7 DEI7\r
283 void INT_DMAC7_DEI7(void){for( ;; ); /* sleep(); */}\r
284 // 137 DMAC7 HEI7\r
285 void INT_DMAC7_HEI7(void){for( ;; ); /* sleep(); */}\r
286 // 138 Reserved\r
287 \r
288 // 139 Reserved\r
289 \r
290 // 140 CMT CMI0\r
291 //void INT_CMT_CMI0(void){for( ;; ); /* sleep(); */}\r
292 // 141 Reserved\r
293 \r
294 // 142 Reserved\r
295 \r
296 // 143 Reserved\r
297 \r
298 // 144 CMT CMI1\r
299 void INT_CMT_CMI1(void){for( ;; ); /* sleep(); */}\r
300 // 145 Reserved\r
301 \r
302 // 146 Reserved\r
303 \r
304 // 147 Reserved\r
305 \r
306 // 148 BSC CMTI\r
307 void INT_BSC_CMTI(void){for( ;; ); /* sleep(); */}\r
308 // 149 Reserved\r
309 \r
310 // 150 USB EP4FULL\r
311 void INT_USB_EP4FULL(void){for( ;; ); /* sleep(); */}\r
312 // 151 USB EP5EMPTY\r
313 void INT_USB_EP5EMPTY(void){for( ;; ); /* sleep(); */}\r
314 // 152 WDT ITI\r
315 void INT_WDT_ITI(void){for( ;; ); /* sleep(); */}\r
316 // 153 E-DMAC EINT0\r
317 void INT_EDMAC_EINT0(void){for( ;; ); /* sleep(); */}\r
318 // 154 USB EP1FULL\r
319 void INT_USB_EP1FULL(void){for( ;; ); /* sleep(); */}\r
320 // 155 USB EP2EMPTY\r
321 void INT_USB_EP2EMPTY(void){for( ;; ); /* sleep(); */}\r
322 // 156 MTU2 MTU0 TGI0A\r
323 void INT_MTU2_MTU0_TGI0A(void){for( ;; ); /* sleep(); */}\r
324 // 157 MTU2 MTU0 TGI0B\r
325 void INT_MTU2_MTU0_TGI0B(void){for( ;; ); /* sleep(); */}\r
326 // 158 MTU2 MTU0 TGI0C\r
327 void INT_MTU2_MTU0_TGI0C(void){for( ;; ); /* sleep(); */}\r
328 // 159 MTU2 MTU0 TGI0D\r
329 void INT_MTU2_MTU0_TGI0D(void){for( ;; ); /* sleep(); */}\r
330 // 160 MTU2 MTU0 TGI0V\r
331 void INT_MTU2_MTU0_TGI0V(void){for( ;; ); /* sleep(); */}\r
332 // 161 MTU2 MTU0 TGI0E\r
333 void INT_MTU2_MTU0_TGI0E(void){for( ;; ); /* sleep(); */}\r
334 // 162 MTU2 MTU0 TGI0F\r
335 void INT_MTU2_MTU0_TGI0F(void){for( ;; ); /* sleep(); */}\r
336 // 163 Reserved\r
337 \r
338 // 164 MTU2 MTU1 TGI1A\r
339 void INT_MTU2_MTU1_TGI1A(void){for( ;; ); /* sleep(); */}\r
340 // 165 MTU2 MTU1 TGI1B\r
341 void INT_MTU2_MTU1_TGI1B(void){for( ;; ); /* sleep(); */}\r
342 // 166 Reserved \r
343 \r
344 // 167 Reserved\r
345 \r
346 // 168 MTU2 MTU1 TGI1V\r
347 void INT_MTU2_MTU1_TGI1V(void){for( ;; ); /* sleep(); */}\r
348 // 169 MTU2 MTU1 TGI1U\r
349 void INT_MTU2_MTU1_TGI1U(void){for( ;; ); /* sleep(); */}\r
350 // 170 Reserved \r
351 \r
352 // 171 Reserved\r
353 \r
354 // 172 MTU2 MTU2 TGI2A\r
355 void INT_MTU2_MTU2_TGI2A(void){for( ;; ); /* sleep(); */}\r
356 // 173 MTU2 MTU2 TGI2B\r
357 void INT_MTU2_MTU2_TGI2B(void){for( ;; ); /* sleep(); */}\r
358 // 174 Reserved \r
359 \r
360 // 175 Reserved\r
361 \r
362 // 176 MTU2 MTU2 TGI2V\r
363 void INT_MTU2_MTU2_TGI2V(void){for( ;; ); /* sleep(); */}\r
364 // 177 MTU2 MTU2 TGI2U\r
365 void INT_MTU2_MTU2_TGI2U(void){for( ;; ); /* sleep(); */}\r
366 // 178 Reserved \r
367 \r
368 // 179 Reserved\r
369 \r
370 // 180 MTU2 MTU3 TGI3A\r
371 void INT_MTU2_MTU3_TGI3A(void){for( ;; ); /* sleep(); */}\r
372 // 181 MTU2 MTU3 TGI3B\r
373 void INT_MTU2_MTU3_TGI3B(void){for( ;; ); /* sleep(); */}\r
374 // 182 MTU2 MTU3 TGI3C\r
375 void INT_MTU2_MTU3_TGI3C(void){for( ;; ); /* sleep(); */}\r
376 // 183 MTU2 MTU3 TGI3D\r
377 void INT_MTU2_MTU3_TGI3D(void){for( ;; ); /* sleep(); */}\r
378 // 184 MTU2 MTU3 TGI3V\r
379 void INT_MTU2_MTU3_TGI3V(void){for( ;; ); /* sleep(); */}\r
380 // 185 Reserved \r
381 \r
382 // 186 Reserved\r
383 \r
384 // 187 Reserved \r
385 \r
386 // 188 MTU2 MTU4 TGI4A\r
387 void INT_MTU2_MTU4_TGI4A(void){for( ;; ); /* sleep(); */}\r
388 // 189 MTU2 MTU4 TGI4B\r
389 void INT_MTU2_MTU4_TGI4B(void){for( ;; ); /* sleep(); */}\r
390 // 190 MTU2 MTU4 TGI4C\r
391 void INT_MTU2_MTU4_TGI4C(void){for( ;; ); /* sleep(); */}\r
392 // 191 MTU2 MTU4 TGI4D\r
393 void INT_MTU2_MTU4_TGI4D(void){for( ;; ); /* sleep(); */}\r
394 // 192 MTU2 MTU4 TGI4V\r
395 void INT_MTU2_MTU4_TGI4V(void){for( ;; ); /* sleep(); */}\r
396 // 193 Reserved \r
397 \r
398 // 194 Reserved\r
399 \r
400 // 195 Reserved \r
401 \r
402 // 196 MTU2 MTU5 TGI5U\r
403 void INT_MTU2_MTU5_TGI5U(void){for( ;; ); /* sleep(); */}\r
404 // 197 MTU2 MTU5 TGI5V\r
405 void INT_MTU2_MTU5_TGI5V(void){for( ;; ); /* sleep(); */}\r
406 // 198 MTU2 MTU5 TGI5W\r
407 void INT_MTU2_MTU5_TGI5W(void){for( ;; ); /* sleep(); */}\r
408 // 199 Reserved \r
409 \r
410 // 200 POE2 OEI1\r
411 void INT_POE2_OEI1(void){for( ;; ); /* sleep(); */}\r
412 // 201 POE2 OEI2 \r
413 void INT_POE2_OEI2(void){for( ;; ); /* sleep(); */}\r
414 // 202 Reserved \r
415 \r
416 // 203 Reserved\r
417 \r
418 // 204 MTU2S MTU3S TGI3A \r
419 void INT_MTU2S_MTU3S_TGI3A(void){for( ;; ); /* sleep(); */}\r
420 // 205 MTU2S MTU3S TGI3B\r
421 void INT_MTU2S_MTU3S_TGI3B(void){for( ;; ); /* sleep(); */}\r
422 // 206 MTU2S MTU3S TGI3C\r
423 void INT_MTU2S_MTU3S_TGI3C(void){for( ;; ); /* sleep(); */}\r
424 // 207 MTU2S MTU3S TGI3D \r
425 void INT_MTU2S_MTU3S_TGI3D(void){for( ;; ); /* sleep(); */}\r
426 // 208 MTU2S MTU3S TGI3V\r
427 void INT_MTU2S_MTU3S_TGI3V(void){for( ;; ); /* sleep(); */}\r
428 // 209 Reserved \r
429 \r
430 // 210 Reserved \r
431 \r
432 // 211 Reserved\r
433 \r
434 // 212 MTU2S MTU4S TGI4A \r
435 void INT_MTU2S_MTU4S_TGI4A(void){for( ;; ); /* sleep(); */}\r
436 // 213 MTU2S MTU4S TGI4B \r
437 void INT_MTU2S_MTU4S_TGI4B(void){for( ;; ); /* sleep(); */}\r
438 // 214 MTU2S MTU4S TGI4C \r
439 void INT_MTU2S_MTU4S_TGI4C(void){for( ;; ); /* sleep(); */}\r
440 // 215 MTU2S MTU4S TGI4D \r
441 void INT_MTU2S_MTU4S_TGI4D(void){for( ;; ); /* sleep(); */}\r
442 // 216 MTU2S MTU4S TGI4V \r
443 void INT_MTU2S_MTU4S_TGI4V(void){for( ;; ); /* sleep(); */}\r
444 // 217 Reserved \r
445 \r
446 // 218 Reserved\r
447 \r
448 // 219 Reserved \r
449 \r
450 // 220 MTU2S MTU5S TGI5U \r
451 void INT_MTU2S_MTU5S_TGI5U(void){for( ;; ); /* sleep(); */}\r
452 // 221 MTU2S MTU5S TGI5V\r
453 void INT_MTU2S_MTU5S_TGI5V(void){for( ;; ); /* sleep(); */}\r
454 // 222 MTU2S MTU5S TGI5W \r
455 void INT_MTU2S_MTU5S_TGI5W(void){for( ;; ); /* sleep(); */}\r
456 // 223 Reserved\r
457 \r
458 // 224 POE2 OEI3\r
459 void INT_POE2_OEI3(void){for( ;; ); /* sleep(); */}\r
460 // 225 Reserved\r
461 \r
462 // 226 USB USI0\r
463 void INT_USB_USI0(void){for( ;; ); /* sleep(); */}\r
464 // 227 USB USI1\r
465 void INT_USB_USI1(void){for( ;; ); /* sleep(); */}\r
466 // 228 IIC3 STPI\r
467 void INT_IIC3_STPI(void){for( ;; ); /* sleep(); */}\r
468 // 229 IIC3 NAKI \r
469 void INT_IIC3_NAKI(void){for( ;; ); /* sleep(); */}\r
470 // 230 IIC3 RXI \r
471 void INT_IIC3_RXI(void){for( ;; ); /* sleep(); */}\r
472 // 231 IIC3 TXI\r
473 void INT_IIC3_TXI(void){for( ;; ); /* sleep(); */}\r
474 // 232 IIC3 TEI \r
475 void INT_IIC3_TEI(void){for( ;; ); /* sleep(); */}\r
476 // 233 RSPI SPERI\r
477 void INT_RSPI_SPERI(void){for( ;; ); /* sleep(); */}\r
478 // 234 RSPI SPRXI\r
479 void INT_RSPI_SPRXI(void){for( ;; ); /* sleep(); */}\r
480 // 235 RSPI SPTXI\r
481 void INT_RSPI_SPTXI(void){for( ;; ); /* sleep(); */}\r
482 // 236 SCI SCI4 ERI4\r
483 void INT_SCI_SCI4_ERI4(void){for( ;; ); /* sleep(); */}\r
484 // 237 SCI SCI4 RXI4\r
485 void INT_SCI_SCI4_RXI4(void){for( ;; ); /* sleep(); */}\r
486 // 238 SCI SCI4 TXI4\r
487 void INT_SCI_SCI4_TXI4(void){for( ;; ); /* sleep(); */}\r
488 // 239 SCI SCI4 TEI4\r
489 void INT_SCI_SCI4_TEI4(void){for( ;; ); /* sleep(); */}\r
490 // 240 SCI SCI0 ERI0\r
491 void INT_SCI_SCI0_ERI0(void){for( ;; ); /* sleep(); */}\r
492 // 241 SCI SCI0 RXI0\r
493 void INT_SCI_SCI0_RXI0(void){for( ;; ); /* sleep(); */}\r
494 // 242 SCI SCI0 TXI0\r
495 void INT_SCI_SCI0_TXI0(void){for( ;; ); /* sleep(); */}\r
496 // 243 SCI SCI0 TEI0\r
497 void INT_SCI_SCI0_TEI0(void){for( ;; ); /* sleep(); */}\r
498 // 244 SCI SCI1 ERI1\r
499 void INT_SCI_SCI1_ERI1(void){for( ;; ); /* sleep(); */}\r
500 // 245 SCI SCI1 RXI1\r
501 void INT_SCI_SCI1_RXI1(void){for( ;; ); /* sleep(); */}\r
502 // 246 SCI SCI1 TXI1\r
503 void INT_SCI_SCI1_TXI1(void){for( ;; ); /* sleep(); */}\r
504 // 247 SCI SCI1 TEI1\r
505 void INT_SCI_SCI1_TEI1(void){for( ;; ); /* sleep(); */}\r
506 // 248 SCI SCI2 ERI2\r
507 void INT_SCI_SCI2_ERI2(void){for( ;; ); /* sleep(); */}\r
508 // 249 SCI SCI2 RXI2\r
509 void INT_SCI_SCI2_RXI2(void){for( ;; ); /* sleep(); */}\r
510 // 250 SCI SCI2 TXI2\r
511 void INT_SCI_SCI2_TXI2(void){for( ;; ); /* sleep(); */}\r
512 // 251 SCI SCI2 TEI2\r
513 void INT_SCI_SCI2_TEI2(void){for( ;; ); /* sleep(); */}\r
514 // 252 SCIF SCIF3 BRI3\r
515 void INT_SCIF_SCIF3_BRI3(void){for( ;; ); /* sleep(); */}\r
516 // 253 SCIF SCIF3 ERI3\r
517 void INT_SCIF_SCIF3_ERI3(void){for( ;; ); /* sleep(); */}\r
518 // 254 SCIF SCIF3 RXI3\r
519 void INT_SCIF_SCIF3_RXI3(void){for( ;; ); /* sleep(); */}\r
520 // 255 SCIF SCIF3 TXI3\r
521 void INT_SCIF_SCIF3_TXI3(void){for( ;; ); /* sleep(); */}\r
522 // Dummy\r
523 void Dummy(void){ for( ;; ); sleep(); }\r
524 \r
525 /* End of File */\r