]> git.sur5r.net Git - freertos/blob - Demo/WizNET_DEMO_GCC_ARM7/TCPISR.c
Renamed the CORTEX_M4_ATSAM4S_AVR_Studio directory to the correct CORTEX_M4_ATSAM4S_A...
[freertos] / Demo / WizNET_DEMO_GCC_ARM7 / TCPISR.c
1 /*\r
2     FreeRTOS V7.1.1 - Copyright (C) 2012 Real Time Engineers Ltd.\r
3         \r
4 \r
5     ***************************************************************************\r
6      *                                                                       *\r
7      *    FreeRTOS tutorial books are available in pdf and paperback.        *\r
8      *    Complete, revised, and edited pdf reference manuals are also       *\r
9      *    available.                                                         *\r
10      *                                                                       *\r
11      *    Purchasing FreeRTOS documentation will not only help you, by       *\r
12      *    ensuring you get running as quickly as possible and with an        *\r
13      *    in-depth knowledge of how to use FreeRTOS, it will also help       *\r
14      *    the FreeRTOS project to continue with its mission of providing     *\r
15      *    professional grade, cross platform, de facto standard solutions    *\r
16      *    for microcontrollers - completely free of charge!                  *\r
17      *                                                                       *\r
18      *    >>> See http://www.FreeRTOS.org/Documentation for details. <<<     *\r
19      *                                                                       *\r
20      *    Thank you for using FreeRTOS, and thank you for your support!      *\r
21      *                                                                       *\r
22     ***************************************************************************\r
23 \r
24 \r
25     This file is part of the FreeRTOS distribution.\r
26 \r
27     FreeRTOS is free software; you can redistribute it and/or modify it under\r
28     the terms of the GNU General Public License (version 2) as published by the\r
29     Free Software Foundation AND MODIFIED BY the FreeRTOS exception.\r
30     >>>NOTE<<< The modification to the GPL is included to allow you to\r
31     distribute a combined work that includes FreeRTOS without being obliged to\r
32     provide the source code for proprietary components outside of the FreeRTOS\r
33     kernel.  FreeRTOS is distributed in the hope that it will be useful, but\r
34     WITHOUT ANY WARRANTY; without even the implied warranty of MERCHANTABILITY\r
35     or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for\r
36     more details. You should have received a copy of the GNU General Public\r
37     License and the FreeRTOS license exception along with FreeRTOS; if not it\r
38     can be viewed here: http://www.freertos.org/a00114.html and also obtained\r
39     by writing to Richard Barry, contact details for whom are available on the\r
40     FreeRTOS WEB site.\r
41 \r
42     1 tab == 4 spaces!\r
43     \r
44     ***************************************************************************\r
45      *                                                                       *\r
46      *    Having a problem?  Start by reading the FAQ "My application does   *\r
47      *    not run, what could be wrong?                                      *\r
48      *                                                                       *\r
49      *    http://www.FreeRTOS.org/FAQHelp.html                               *\r
50      *                                                                       *\r
51     ***************************************************************************\r
52 \r
53     \r
54     http://www.FreeRTOS.org - Documentation, training, latest information, \r
55     license and contact details.\r
56     \r
57     http://www.FreeRTOS.org/plus - A selection of FreeRTOS ecosystem products,\r
58     including FreeRTOS+Trace - an indispensable productivity tool.\r
59 \r
60     Real Time Engineers ltd license FreeRTOS to High Integrity Systems, who sell \r
61     the code with commercial support, indemnification, and middleware, under \r
62     the OpenRTOS brand: http://www.OpenRTOS.com.  High Integrity Systems also\r
63     provide a safety engineered and independently SIL3 certified version under \r
64     the SafeRTOS brand: http://www.SafeRTOS.com.\r
65 */\r
66 \r
67 /* Scheduler include files. */\r
68 #include "FreeRTOS.h"\r
69 #include "task.h"\r
70 #include "queue.h"\r
71 \r
72 /* Constants required for interrupt management. */\r
73 #define tcpCLEAR_VIC_INTERRUPT  ( 0 )\r
74 #define tcpEINT0_VIC_CHANNEL_BIT        ( ( unsigned long ) 0x4000 )\r
75 \r
76 /* EINT0 interrupt handler.  This processes interrupts from the WIZnet device. */\r
77 void vEINT0_ISR_Wrapper( void ) __attribute__((naked));\r
78 \r
79 /* The handler that goes with the EINT0 wrapper. */\r
80 void vEINT0_ISR_Handler( void );\r
81 \r
82 /* Variable is required for its address, but does not otherwise get used. */\r
83 static long lDummyVariable;\r
84 \r
85 /*\r
86  * When the WIZnet device asserts an interrupt we send an (empty) message to\r
87  * the TCP task.  This wakes the task so the interrupt can be processed.  The\r
88  * source of the interrupt has to be ascertained by the TCP task as this \r
89  * requires an I2C transaction which cannot be performed from this ISR.\r
90  * Note this code predates the introduction of semaphores, a semaphore should\r
91  * be used in place of the empty queue message.\r
92  */\r
93 void vEINT0_ISR_Handler( void )\r
94 {\r
95 extern xQueueHandle xTCPISRQueue;\r
96 portBASE_TYPE xHigherPriorityTaskWoken = pdFALSE;\r
97 \r
98         /* Just wake the TCP task so it knows an ISR has occurred. */\r
99         xQueueSendFromISR( xTCPISRQueue, ( void * ) &lDummyVariable, &xHigherPriorityTaskWoken );       \r
100 \r
101         /* We cannot carry on processing interrupts until the TCP task has \r
102         processed this one - so for now interrupts are disabled.  The TCP task will\r
103         re-enable it. */\r
104         VICIntEnClear |= tcpEINT0_VIC_CHANNEL_BIT;\r
105 \r
106         /* Clear the interrupt bit. */  \r
107         VICVectAddr = tcpCLEAR_VIC_INTERRUPT;\r
108 \r
109         if( xHigherPriorityTaskWoken )\r
110         {\r
111                 portYIELD_FROM_ISR();\r
112         }\r
113 }\r
114 /*-----------------------------------------------------------*/\r
115 \r
116 void vEINT0_ISR_Wrapper( void )\r
117 {\r
118         /* Save the context of the interrupted task. */\r
119         portSAVE_CONTEXT();\r
120 \r
121         /* The handler must be a separate function from the wrapper to\r
122         ensure the correct stack frame is set up. */\r
123         vEINT0_ISR_Handler();\r
124 \r
125         /* Restore the context of whichever task is going to run next. */\r
126         portRESTORE_CONTEXT();\r
127 }\r
128 \r
129 \r