]> git.sur5r.net Git - freertos/blob - Demo/WizNET_DEMO_GCC_ARM7/TCPISR.c
Update to V5.0.3.
[freertos] / Demo / WizNET_DEMO_GCC_ARM7 / TCPISR.c
1 /*\r
2         FreeRTOS.org V5.0.3 - Copyright (C) 2003-2008 Richard Barry.\r
3 \r
4         This file is part of the FreeRTOS.org distribution.\r
5 \r
6         FreeRTOS.org is free software; you can redistribute it and/or modify\r
7         it under the terms of the GNU General Public License as published by\r
8         the Free Software Foundation; either version 2 of the License, or\r
9         (at your option) any later version.\r
10 \r
11         FreeRTOS.org is distributed in the hope that it will be useful,\r
12         but WITHOUT ANY WARRANTY; without even the implied warranty of\r
13         MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the\r
14         GNU General Public License for more details.\r
15 \r
16         You should have received a copy of the GNU General Public License\r
17         along with FreeRTOS.org; if not, write to the Free Software\r
18         Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307  USA\r
19 \r
20         A special exception to the GPL can be applied should you wish to distribute\r
21         a combined work that includes FreeRTOS.org, without being obliged to provide\r
22         the source code for any proprietary components.  See the licensing section \r
23         of http://www.FreeRTOS.org for full details of how and when the exception\r
24         can be applied.\r
25 \r
26     ***************************************************************************\r
27     ***************************************************************************\r
28     *                                                                         *\r
29     * SAVE TIME AND MONEY!  We can port FreeRTOS.org to your own hardware,    *\r
30     * and even write all or part of your application on your behalf.          *\r
31     * See http://www.OpenRTOS.com for details of the services we provide to   *\r
32     * expedite your project.                                                  *\r
33     *                                                                         *\r
34     ***************************************************************************\r
35     ***************************************************************************\r
36 \r
37         Please ensure to read the configuration and relevant port sections of the\r
38         online documentation.\r
39 \r
40         http://www.FreeRTOS.org - Documentation, latest information, license and \r
41         contact details.\r
42 \r
43         http://www.SafeRTOS.com - A version that is certified for use in safety \r
44         critical systems.\r
45 \r
46         http://www.OpenRTOS.com - Commercial support, development, porting, \r
47         licensing and training services.\r
48 */\r
49 \r
50 /* Scheduler include files. */\r
51 #include "FreeRTOS.h"\r
52 #include "task.h"\r
53 #include "queue.h"\r
54 \r
55 /* Constants required for interrupt management. */\r
56 #define tcpCLEAR_VIC_INTERRUPT  ( 0 )\r
57 #define tcpEINT0_VIC_CHANNEL_BIT        ( ( unsigned portLONG ) 0x4000 )\r
58 \r
59 /* EINT0 interrupt handler.  This processes interrupts from the WIZnet device. */\r
60 void vEINT0_ISR_Wrapper( void ) __attribute__((naked));\r
61 \r
62 /* The handler that goes with the EINT0 wrapper. */\r
63 void vEINT0_ISR_Handler( void );\r
64 \r
65 /* Variable is required for its address, but does not otherwise get used. */\r
66 static portLONG lDummyVariable;\r
67 \r
68 /*\r
69  * When the WIZnet device asserts an interrupt we send an (empty) message to\r
70  * the TCP task.  This wakes the task so the interrupt can be processed.  The\r
71  * source of the interrupt has to be ascertained by the TCP task as this \r
72  * requires an I2C transaction which cannot be performed from this ISR.\r
73  * Note this code predates the introduction of semaphores, a semaphore should\r
74  * be used in place of the empty queue message.\r
75  */\r
76 void vEINT0_ISR_Handler( void )\r
77 {\r
78 extern xQueueHandle xTCPISRQueue;\r
79 portBASE_TYPE xHigherPriorityTaskWoken = pdFALSE;\r
80 \r
81         /* Just wake the TCP task so it knows an ISR has occurred. */\r
82         xQueueSendFromISR( xTCPISRQueue, ( void * ) &lDummyVariable, &xHigherPriorityTaskWoken );       \r
83 \r
84         /* We cannot carry on processing interrupts until the TCP task has \r
85         processed this one - so for now interrupts are disabled.  The TCP task will\r
86         re-enable it. */\r
87         VICIntEnClear |= tcpEINT0_VIC_CHANNEL_BIT;\r
88 \r
89         /* Clear the interrupt bit. */  \r
90         VICVectAddr = tcpCLEAR_VIC_INTERRUPT;\r
91 \r
92         if( xHigherPriorityTaskWoken )\r
93         {\r
94                 portYIELD_FROM_ISR();\r
95         }\r
96 }\r
97 /*-----------------------------------------------------------*/\r
98 \r
99 void vEINT0_ISR_Wrapper( void )\r
100 {\r
101         /* Save the context of the interrupted task. */\r
102         portSAVE_CONTEXT();\r
103 \r
104         /* The handler must be a separate function from the wrapper to\r
105         ensure the correct stack frame is set up. */\r
106         vEINT0_ISR_Handler();\r
107 \r
108         /* Restore the context of whichever task is going to run next. */\r
109         portRESTORE_CONTEXT();\r
110 }\r
111 \r
112 \r