]> git.sur5r.net Git - freertos/blob - Demo/WizNET_DEMO_GCC_ARM7/i2c.c
Update version numbers to V4.8.0
[freertos] / Demo / WizNET_DEMO_GCC_ARM7 / i2c.c
1 /*\r
2         FreeRTOS.org V4.8.0 - Copyright (C) 2003-2008 Richard Barry.\r
3 \r
4         This file is part of the FreeRTOS.org distribution.\r
5 \r
6         FreeRTOS.org is free software; you can redistribute it and/or modify\r
7         it under the terms of the GNU General Public License as published by\r
8         the Free Software Foundation; either version 2 of the License, or\r
9         (at your option) any later version.\r
10 \r
11         FreeRTOS.org is distributed in the hope that it will be useful,\r
12         but WITHOUT ANY WARRANTY; without even the implied warranty of\r
13         MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the\r
14         GNU General Public License for more details.\r
15 \r
16         You should have received a copy of the GNU General Public License\r
17         along with FreeRTOS.org; if not, write to the Free Software\r
18         Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307  USA\r
19 \r
20         A special exception to the GPL can be applied should you wish to distribute\r
21         a combined work that includes FreeRTOS.org, without being obliged to provide\r
22         the source code for any proprietary components.  See the licensing section \r
23         of http://www.FreeRTOS.org for full details of how and when the exception\r
24         can be applied.\r
25 \r
26         ***************************************************************************\r
27         ***************************************************************************\r
28         *                                                                                                                                                 *\r
29         * SAVE TIME AND MONEY!  Why not get us to quote to get FreeRTOS.org               *\r
30         * running on your hardware - or even write all or part of your application*\r
31         * for you?  See http://www.OpenRTOS.com for details.                                      *\r
32         *                                                                                                                                                 *\r
33         ***************************************************************************\r
34         ***************************************************************************\r
35 \r
36         Please ensure to read the configuration and relevant port sections of the\r
37         online documentation.\r
38 \r
39         http://www.FreeRTOS.org - Documentation, latest information, license and \r
40         contact details.\r
41 \r
42         http://www.SafeRTOS.com - A version that is certified for use in safety \r
43         critical systems.\r
44 \r
45         http://www.OpenRTOS.com - Commercial support, development, porting, \r
46         licensing and training services.\r
47 */\r
48 \r
49 \r
50 /* Standard includes. */\r
51 #include <stdlib.h>\r
52 \r
53 /* Scheduler include files. */\r
54 #include "FreeRTOS.h"\r
55 #include "queue.h"\r
56 #include "semphr.h"\r
57 \r
58 /* Application includes. */\r
59 #include "i2c.h"\r
60 \r
61 /*-----------------------------------------------------------*/\r
62 \r
63 /* Constants to setup the microcontroller IO. */\r
64 #define mainSDA_ENABLE                  ( ( unsigned portLONG ) 0x0040 )\r
65 #define mainSCL_ENABLE                  ( ( unsigned portLONG ) 0x0010 )\r
66 \r
67 /* Bit definitions within the I2CONCLR register. */\r
68 #define i2cSTA_BIT                              ( ( unsigned portCHAR ) 0x20 )\r
69 #define i2cSI_BIT                               ( ( unsigned portCHAR ) 0x08 )\r
70 #define i2cSTO_BIT                              ( ( unsigned portCHAR ) 0x10 )\r
71 \r
72 /* Constants required to setup the VIC. */\r
73 #define i2cI2C_VIC_CHANNEL              ( ( unsigned portLONG ) 0x0009 )\r
74 #define i2cI2C_VIC_CHANNEL_BIT  ( ( unsigned portLONG ) 0x0200 )\r
75 #define i2cI2C_VIC_ENABLE               ( ( unsigned portLONG ) 0x0020 )\r
76 \r
77 /* Misc constants. */\r
78 #define i2cNO_BLOCK                             ( ( portTickType ) 0 )\r
79 #define i2cQUEUE_LENGTH                 ( ( unsigned portCHAR ) 5 )\r
80 #define i2cEXTRA_MESSAGES               ( ( unsigned portCHAR ) 2 )\r
81 #define i2cREAD_TX_LEN                  ( ( unsigned portLONG ) 2 )\r
82 #define i2cACTIVE_MASTER_MODE   ( ( unsigned portCHAR ) 0x40 )\r
83 #define i2cTIMERL                               ( 200 )\r
84 #define i2cTIMERH                               ( 200 )\r
85 \r
86 /* Array of message definitions.  See the header file for more information\r
87 on the structure members.  There are two more places in the queue than as\r
88 defined by i2cQUEUE_LENGTH.  This is to ensure that there is always a free\r
89 message available - one can be in the process of being transmitted and one\r
90 can be left free. */\r
91 static xI2CMessage xTxMessages[ i2cQUEUE_LENGTH + i2cEXTRA_MESSAGES ];\r
92 \r
93 /* Function in the ARM part of the code used to create the queues. */\r
94 extern void vI2CISRCreateQueues( unsigned portBASE_TYPE uxQueueLength, xQueueHandle *pxTxMessages, unsigned portLONG **ppulBusFree );\r
95 \r
96 /* Index to the next free message in the xTxMessages array. */\r
97 unsigned portLONG ulNextFreeMessage = ( unsigned portLONG ) 0;\r
98 \r
99 /* Queue of messages that are waiting transmission. */\r
100 static xQueueHandle xMessagesForTx;\r
101 \r
102 /* Flag to indicate the state of the I2C ISR state machine. */\r
103 static unsigned portLONG *pulBusFree;\r
104 \r
105 /*-----------------------------------------------------------*/\r
106 void i2cMessage( const unsigned portCHAR * const pucMessage, portLONG lMessageLength, unsigned portCHAR ucSlaveAddress, unsigned portSHORT usBufferAddress, unsigned portLONG ulDirection, xSemaphoreHandle xMessageCompleteSemaphore, portTickType xBlockTime )\r
107 {\r
108 extern volatile xI2CMessage *pxCurrentMessage;\r
109 xI2CMessage *pxNextFreeMessage;\r
110 signed portBASE_TYPE xReturn;\r
111 \r
112         portENTER_CRITICAL();\r
113         {\r
114                 /* This message is guaranteed to be free as there are two more messages\r
115                 than spaces in the queue allowing for one message to be in process of\r
116                 being transmitted and one to be left free. */\r
117                 pxNextFreeMessage = &( xTxMessages[ ulNextFreeMessage ] );\r
118 \r
119                 /* Fill the message with the data to be sent. */\r
120 \r
121                 /* Pointer to the actual data.  Only a pointer is stored (i.e. the \r
122                 actual data is not copied, so the data being pointed to must still\r
123                 be valid when the message eventually gets sent (it may be queued for\r
124                 a while. */\r
125                 pxNextFreeMessage->pucBuffer = ( unsigned portCHAR * ) pucMessage;              \r
126 \r
127                 /* This is the address of the I2C device we are going to transmit this\r
128                 message to. */\r
129                 pxNextFreeMessage->ucSlaveAddress = ucSlaveAddress | ( unsigned portCHAR ) ulDirection;\r
130 \r
131                 /* A semaphore can be used to allow the I2C ISR to indicate that the\r
132                 message has been sent.  This can be NULL if you don't want to wait for\r
133                 the message transmission to complete. */\r
134                 pxNextFreeMessage->xMessageCompleteSemaphore = xMessageCompleteSemaphore;\r
135 \r
136                 /* How many bytes are to be sent? */\r
137                 pxNextFreeMessage->lMessageLength = lMessageLength;\r
138 \r
139                 /* The address within the WIZnet device to which the data will be \r
140                 written.  This could be the address of a register, or alternatively\r
141                 a location within the WIZnet Tx buffer. */\r
142                 pxNextFreeMessage->ucBufferAddressLowByte = ( unsigned portCHAR ) ( usBufferAddress & 0xff );\r
143 \r
144                 /* Second byte of the address. */\r
145                 usBufferAddress >>= 8;\r
146                 pxNextFreeMessage->ucBufferAddressHighByte = ( unsigned portCHAR ) ( usBufferAddress & 0xff );\r
147 \r
148                 /* Increment to the next message in the array - with a wrap around check. */\r
149                 ulNextFreeMessage++;\r
150                 if( ulNextFreeMessage >= ( i2cQUEUE_LENGTH + i2cEXTRA_MESSAGES ) )\r
151                 {\r
152                         ulNextFreeMessage = ( unsigned portLONG ) 0;\r
153                 }\r
154 \r
155                 /* Is the I2C interrupt in the middle of transmitting a message? */\r
156                 if( *pulBusFree == ( unsigned portLONG ) pdTRUE )\r
157                 {\r
158                         /* No message is currently being sent or queued to be sent.  We\r
159                         can start the ISR sending this message immediately. */\r
160                         pxCurrentMessage = pxNextFreeMessage;\r
161 \r
162                         I2C_I2CONCLR = i2cSI_BIT;       \r
163                         I2C_I2CONSET = i2cSTA_BIT;\r
164                         \r
165                         *pulBusFree = ( unsigned portLONG ) pdFALSE;\r
166                 }\r
167                 else\r
168                 {\r
169                         /* The I2C interrupt routine is mid sending a message.  Queue\r
170                         this message ready to be sent. */\r
171                         xReturn = xQueueSend( xMessagesForTx, &pxNextFreeMessage, xBlockTime );\r
172 \r
173                         /* We may have blocked while trying to queue the message.  If this\r
174                         was the case then the interrupt would have been enabled and we may\r
175                         now find that the I2C interrupt routine is no longer sending a\r
176                         message. */\r
177                         if( ( *pulBusFree == ( unsigned portLONG ) pdTRUE ) && ( xReturn == pdPASS ) )\r
178                         {\r
179                                 /* Get the next message in the queue (this should be the \r
180                                 message we just posted) and start off the transmission\r
181                                 again. */\r
182                                 xQueueReceive( xMessagesForTx, &pxNextFreeMessage, i2cNO_BLOCK );\r
183                                 pxCurrentMessage = pxNextFreeMessage;\r
184 \r
185                                 I2C_I2CONCLR = i2cSI_BIT;       \r
186                                 I2C_I2CONSET = i2cSTA_BIT;\r
187                                 \r
188                                 *pulBusFree = ( unsigned portLONG ) pdFALSE;\r
189                         }\r
190                 }\r
191         }\r
192         portEXIT_CRITICAL();\r
193 }\r
194 /*-----------------------------------------------------------*/\r
195 \r
196 void i2cInit( void )\r
197 {\r
198 extern void ( vI2C_ISR_Wrapper )( void );\r
199 \r
200         /* Create the queue used to send messages to the ISR. */\r
201         vI2CISRCreateQueues( i2cQUEUE_LENGTH, &xMessagesForTx, &pulBusFree );\r
202 \r
203         /* Configure the I2C hardware. */\r
204 \r
205         I2C_I2CONCLR = 0xff; \r
206 \r
207         PCB_PINSEL0 |= mainSDA_ENABLE;\r
208         PCB_PINSEL0 |= mainSCL_ENABLE;\r
209 \r
210         I2C_I2SCLL = i2cTIMERL;\r
211         I2C_I2SCLH = i2cTIMERH;\r
212         I2C_I2CONSET = i2cACTIVE_MASTER_MODE;\r
213 \r
214         portENTER_CRITICAL();\r
215         {\r
216                 /* Setup the VIC for the i2c interrupt. */\r
217                 VICIntSelect &= ~( i2cI2C_VIC_CHANNEL_BIT );\r
218                 VICIntEnable |= i2cI2C_VIC_CHANNEL_BIT;\r
219                 VICVectAddr2 = ( portLONG ) vI2C_ISR_Wrapper;\r
220 \r
221                 VICVectCntl2 = i2cI2C_VIC_CHANNEL | i2cI2C_VIC_ENABLE;\r
222         }\r
223         portEXIT_CRITICAL();\r
224 }\r
225 \r