]> git.sur5r.net Git - freertos/blob - FreeRTOS/Demo/CORTEX_A53_64-bit_UltraScale_MPSoC/RTOSDemo_A53_bsp/psu_cortexa53_0/libsrc/standalone_v6_6/src/xil_errata.h
Update Zynq, MPSoc Cortex-A53 and MPSoc Cortex-R5 demo projects to build with the...
[freertos] / FreeRTOS / Demo / CORTEX_A53_64-bit_UltraScale_MPSoC / RTOSDemo_A53_bsp / psu_cortexa53_0 / libsrc / standalone_v6_6 / src / xil_errata.h
1 /******************************************************************************
2 *
3 * Copyright (C) 2017 Xilinx, Inc.  All rights reserved.
4 *
5 * Permission is hereby granted, free of charge, to any person obtaining a copy
6 * of this software and associated documentation files (the "Software"), to deal
7 * in the Software without restriction, including without limitation the rights
8 * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell
9 * copies of the Software, and to permit persons to whom the Software is
10 * furnished to do so, subject to the following conditions:
11 *
12 * The above copyright notice and this permission notice shall be included in
13 * all copies or substantial portions of the Software.
14 *
15 * Use of the Software is limited solely to applications:
16 * (a) running on a Xilinx device, or
17 * (b) that interact with a Xilinx device through a bus or interconnect.
18 *
19 * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
20 * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
21 * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL
22 * XILINX  BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY,
23 * WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF
24 * OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
25 * SOFTWARE.
26 *
27 * Except as contained in this notice, the name of the Xilinx shall not be used
28 * in advertising or otherwise to promote the sale, use or other dealings in
29 * this Software without prior written authorization from Xilinx.
30 *
31 ******************************************************************************/
32 /*****************************************************************************/
33 /**
34 *
35 * @file xil_errata.h
36 *
37 * @addtogroup a53_errata Cortex A53 64 bit Processor Errata Support
38 * @{
39 * Various ARM errata are handled in the standalone BSP. The implementation for
40 * errata handling follows ARM guidelines and is based on the open source Linux
41 * support for these errata.
42 *
43 * @note
44 * The errata handling is enabled by default. To disable handling of all the
45 * errata globally, un-define the macro ENABLE_ARM_ERRATA in xil_errata.h. To
46 * disable errata on a per-erratum basis, un-define relevant macros in
47 * xil_errata.h.
48 *
49 * <pre>
50 * MODIFICATION HISTORY:
51 *
52 * Ver   Who  Date     Changes
53 * ----- ---- -------- -----------------------------------------------
54 * 6.4   mus  08/11/17 First release
55 * </pre>
56 *
57 ******************************************************************************/
58 #ifndef XIL_ERRATA_H
59 #define XIL_ERRATA_H
60
61 /**
62  * @name errata_definitions
63  *
64  * The errata conditions handled in the standalone BSP are listed below
65  * @{
66  */
67
68 #define ENABLE_ARM_ERRATA 1
69
70 #ifdef ENABLE_ARM_ERRATA
71
72 /**
73  *  Errata No: 855873
74  *  Description: An eviction might overtake a cache clean operation
75  */
76 #define CONFIG_ARM_ERRATA_855873 1
77
78
79 /*@}*/
80 #endif  /* ENABLE_ARM_ERRATA */
81
82 #endif  /* XIL_ERRATA_H */
83 /**
84 * @} End of "addtogroup a53_errata".
85 */