]> git.sur5r.net Git - freertos/blob - FreeRTOS/Demo/CORTEX_M4F_Infineon_XMC4000_IAR/XMC4200.icf
Update copyright date ready for tagging V10.1.0.
[freertos] / FreeRTOS / Demo / CORTEX_M4F_Infineon_XMC4000_IAR / XMC4200.icf
1 /*###ICF### Section handled by ICF editor, don't touch! ****/\r
2 /*-Editor annotation file-*/\r
3 /* IcfEditorFile="$TOOLKIT_DIR$\config\ide\IcfEditor\cortex_v1_0.xml" */\r
4 /*-Specials-*/\r
5 define symbol __ICFEDIT_intvec_start__ = 0x08000000;\r
6 /*-Memory Regions-*/\r
7 define symbol __ICFEDIT_region_ROM_start__ = 0x08000000;\r
8 define symbol __ICFEDIT_region_ROM_end__   = 0x0803FFFF;\r
9 define symbol __ICFEDIT_region_RAM_start__ = 0x20000000;\r
10 define symbol __ICFEDIT_region_RAM_end__   = 0x20005FFF;\r
11 /*-Sizes-*/\r
12 define symbol __ICFEDIT_size_cstack__ = 0x400;\r
13 define symbol __ICFEDIT_size_heap__   = 0x4;\r
14 /**** End of ICF editor section. ###ICF###*/\r
15 \r
16 define symbol __PSRAM_start__ = 0x1FFFC000;\r
17 define symbol __PSRAM_end__   = 0x1FFFFFFF;\r
18 \r
19 define memory mem with size = 4G;\r
20 define region ROM_region   = mem:[from __ICFEDIT_region_ROM_start__ to __ICFEDIT_region_ROM_end__];\r
21 define region RAM_region   = mem:[from __ICFEDIT_region_RAM_start__ to __ICFEDIT_region_RAM_end__];\r
22 define region PSRAM_region = mem:[from __PSRAM_start__ to __PSRAM_end__];\r
23 \r
24 define block CSTACK with alignment = 8, size = __ICFEDIT_size_cstack__{ };\r
25 define block HEAP   with alignment = 8, size = __ICFEDIT_size_heap__{ };\r
26 \r
27 initialize by copy {readwrite};\r
28 do not initialize  {section .noinit};\r
29 \r
30 place at address mem:__ICFEDIT_intvec_start__ {readonly section .intvec};\r
31 \r
32 place in ROM_region  {readonly};\r
33 place in RAM_region  {readwrite,\r
34                       block CSTACK, block HEAP};\r
35 place in PSRAM_region{section .psram};