]> git.sur5r.net Git - freertos/blob - FreeRTOS/Demo/ColdFire_MCF5282_Eclipse/RTOSDemo/MCF5282/MCF5282_RCM.h
FreeRTOS Source files:
[freertos] / FreeRTOS / Demo / ColdFire_MCF5282_Eclipse / RTOSDemo / MCF5282 / MCF5282_RCM.h
1 /* Coldfire C Header File\r
2  * Copyright Freescale Semiconductor Inc\r
3  * All rights reserved.\r
4  *\r
5  * 2007/03/19 Revision: 0.9\r
6  */\r
7 \r
8 #ifndef __MCF5282_RCM_H__\r
9 #define __MCF5282_RCM_H__\r
10 \r
11 \r
12 /*********************************************************************\r
13 *\r
14 * Reset Controller Module (RCM)\r
15 *\r
16 *********************************************************************/\r
17 \r
18 /* Register read/write macros */\r
19 #define MCF_RCM_RCR                          (*(vuint8 *)(&__IPSBAR[0x110000]))\r
20 #define MCF_RCM_RSR                          (*(vuint8 *)(&__IPSBAR[0x110001]))\r
21 \r
22 \r
23 /* Bit definitions and macros for MCF_RCM_RCR */\r
24 #define MCF_RCM_RCR_LVDE                     (0x1)\r
25 #define MCF_RCM_RCR_LVDRE                    (0x4)\r
26 #define MCF_RCM_RCR_LVDIE                    (0x8)\r
27 #define MCF_RCM_RCR_LVDF                     (0x10)\r
28 #define MCF_RCM_RCR_FRCRSTOUT                (0x40)\r
29 #define MCF_RCM_RCR_SOFTRST                  (0x80)\r
30 \r
31 /* Bit definitions and macros for MCF_RCM_RSR */\r
32 #define MCF_RCM_RSR_LOL                      (0x1)\r
33 #define MCF_RCM_RSR_LOC                      (0x2)\r
34 #define MCF_RCM_RSR_EXT                      (0x4)\r
35 #define MCF_RCM_RSR_POR                      (0x8)\r
36 #define MCF_RCM_RSR_WDR                      (0x10)\r
37 #define MCF_RCM_RSR_SOFT                     (0x20)\r
38 #define MCF_RCM_RSR_LVD                      (0x40)\r
39 \r
40 \r
41 #endif /* __MCF5282_RCM_H__ */\r