1 /***********************************************************************/
\r
3 /* FILE :inthandler.c */
\r
4 /* DATE :Wed, Aug 25, 2010 */
\r
5 /* DESCRIPTION :Interrupt Handler */
\r
6 /* CPU TYPE :Other */
\r
8 /* This file is generated by KPIT GNU Project Generator. */
\r
10 /***********************************************************************/
\r
15 #include "inthandler.h"
\r
17 // Exception(Supervisor Instruction)
\r
18 void INT_Excep_SuperVisorInst(void){/* brk(); */}
\r
20 // Exception(Undefined Instruction)
\r
21 void INT_Excep_UndefinedInst(void){ __asm volatile ("brk"); }
\r
23 // Exception(Floating Point)
\r
24 void INT_Excep_FloatingPoint(void){/* brk(); */}
\r
27 void INT_NonMaskableInterrupt(void){/* brk(); */}
\r
30 void Dummy(void){/* brk(); */}
\r
33 void INT_Excep_BRK(void){ /*wait(); */}
\r
36 void INT_Excep_BUSERR(void){ }
\r
39 void INT_Excep_FCU_FCUERR(void){ }
\r
42 void INT_Excep_FCU_FRDYI(void){ }
\r
44 // CMTU0_CMT0 - (RB) NOTE This has been replaced in the vector table with vTickISR().
\r
45 void INT_Excep_CMTU0_CMT0(void){ }
\r
48 void INT_Excep_CMTU0_CMT1(void){ }
\r
51 void INT_Excep_CMTU1_CMT2(void){ }
\r
54 void INT_Excep_CMTU1_CMT3(void){ }
\r
57 void INT_Excep_IRQ0(void){ }
\r
60 void INT_Excep_IRQ1(void){ }
\r
63 void INT_Excep_IRQ2(void){ }
\r
66 void INT_Excep_IRQ3(void){ }
\r
69 void INT_Excep_IRQ4(void){ }
\r
72 void INT_Excep_IRQ5(void){ }
\r
75 void INT_Excep_IRQ6(void){ }
\r
78 void INT_Excep_IRQ7(void){ }
\r
81 void INT_Excep_IRQ8(void){ }
\r
84 void INT_Excep_IRQ9(void){ }
\r
87 void INT_Excep_IRQ10(void){ }
\r
90 void INT_Excep_IRQ11(void){ }
\r
93 void INT_Excep_IRQ12(void){ }
\r
96 void INT_Excep_IRQ13(void){ }
\r
99 void INT_Excep_IRQ14(void){ }
\r
102 void INT_Excep_IRQ15(void){ }
\r
105 void INT_Excep_WDT_WOVI(void){ }
\r
108 void INT_Excep_AD0_ADI0(void){ }
\r
111 void INT_Excep_AD1_ADI1(void){ }
\r
114 void INT_Excep_AD2_ADI2(void){ }
\r
117 void INT_Excep_AD3_ADI3(void){ }
\r
120 void INT_Excep_TPU0_TGI0A(void){ }
\r
123 void INT_Excep_TPU0_TGI0B(void){ }
\r
126 void INT_Excep_TPU0_TGI0C(void){ }
\r
129 void INT_Excep_TPU0_TGI0D(void){ }
\r
132 void INT_Excep_TPU0_TCI0V(void){ }
\r
135 void INT_Excep_TPU1_TGI1A(void){ }
\r
138 void INT_Excep_TPU1_TGI1B(void){ }
\r
141 void INT_Excep_TPU1_TCI1V(void){ }
\r
144 void INT_Excep_TPU1_TCI1U(void){ }
\r
147 void INT_Excep_TPU2_TGI2A(void){ }
\r
150 void INT_Excep_TPU2_TGI2B(void){ }
\r
153 void INT_Excep_TPU2_TCI2V(void){ }
\r
156 void INT_Excep_TPU2_TCI2U(void){ }
\r
159 void INT_Excep_TPU3_TGI3A(void){ }
\r
162 void INT_Excep_TPU3_TGI3B(void){ }
\r
165 void INT_Excep_TPU3_TGI3C(void){ }
\r
168 void INT_Excep_TPU3_TGI3D(void){ }
\r
171 void INT_Excep_TPU3_TCI3V(void){ }
\r
174 void INT_Excep_TPU4_TGI4A(void){ }
\r
177 void INT_Excep_TPU4_TGI4B(void){ }
\r
180 void INT_Excep_TPU4_TCI4V(void){ }
\r
183 void INT_Excep_TPU4_TCI4U(void){ }
\r
186 void INT_Excep_TPU5_TGI5A(void){ }
\r
189 void INT_Excep_TPU5_TGI5B(void){ }
\r
192 void INT_Excep_TPU5_TCI5V(void){ }
\r
195 void INT_Excep_TPU5_TCI5U(void){ }
\r
198 void INT_Excep_TPU6_TGI6A(void){ }
\r
201 void INT_Excep_TPU6_TGI6B(void){ }
\r
204 void INT_Excep_TPU6_TGI6C(void){ }
\r
207 void INT_Excep_TPU6_TGI6D(void){ }
\r
210 void INT_Excep_TPU6_TCI6V(void){ }
\r
213 void INT_Excep_TPU7_TGI7A(void){ }
\r
216 void INT_Excep_TPU7_TGI7B(void){ }
\r
219 void INT_Excep_TPU7_TCI7V(void){ }
\r
222 void INT_Excep_TPU7_TCI7U(void){ }
\r
225 void INT_Excep_TPU8_TGI8A(void){ }
\r
228 void INT_Excep_TPU8_TGI8B(void){ }
\r
231 void INT_Excep_TPU8_TCI8V(void){ }
\r
234 void INT_Excep_TPU8_TCI8U(void){ }
\r
237 void INT_Excep_TPU9_TGI9A(void){ }
\r
240 void INT_Excep_TPU9_TGI9B(void){ }
\r
243 void INT_Excep_TPU9_TGI9C(void){ }
\r
246 void INT_Excep_TPU9_TGI9D(void){ }
\r
249 void INT_Excep_TPU9_TCI9V(void){ }
\r
252 void INT_Excep_TPU10_TGI10A(void){ }
\r
255 void INT_Excep_TPU10_TGI10B(void){ }
\r
258 void INT_Excep_TPU10_TCI10V(void){ }
\r
261 void INT_Excep_TPU10_TCI10U(void){ }
\r
264 void INT_Excep_TPU11_TGI11A(void){ }
\r
267 void INT_Excep_TPU11_TGI11B(void){ }
\r
270 void INT_Excep_TPU11_TCI11V(void){ }
\r
273 void INT_Excep_TPU11_TCI11U(void){ }
\r
276 void INT_Excep_TMR0_CMI0A(void){ }
\r
279 void INT_Excep_TMR0_CMI0B(void){ }
\r
282 void INT_Excep_TMR0_OV0I(void){ }
\r
285 void INT_Excep_TMR1_CMI1A(void){ }
\r
288 void INT_Excep_TMR1_CMI1B(void){ }
\r
291 void INT_Excep_TMR1_OV1I(void){ }
\r
294 void INT_Excep_TMR2_CMI2A(void){ }
\r
297 void INT_Excep_TMR2_CMI2B(void){ }
\r
300 void INT_Excep_TMR2_OV2I(void){ }
\r
303 void INT_Excep_TMR3_CMI3A(void){ }
\r
306 void INT_Excep_TMR3_CMI3B(void){ }
\r
309 void INT_Excep_TMR3_OV3I(void){ }
\r
312 void INT_Excep_DMAC_DMTEND0(void){ }
\r
315 void INT_Excep_DMAC_DMTEND1(void){ }
\r
318 void INT_Excep_DMAC_DMTEND2(void){ }
\r
321 void INT_Excep_DMAC_DMTEND3(void){ }
\r
324 void INT_Excep_SCI0_ERI0(void){ }
\r
327 void INT_Excep_SCI0_RXI0(void){ }
\r
330 void INT_Excep_SCI0_TXI0(void){ }
\r
333 void INT_Excep_SCI0_TEI0(void){ }
\r
336 void INT_Excep_SCI1_ERI1(void){ }
\r
339 void INT_Excep_SCI1_RXI1(void){ }
\r
342 void INT_Excep_SCI1_TXI1(void){ }
\r
345 void INT_Excep_SCI1_TEI1(void){ }
\r
348 void INT_Excep_SCI2_ERI2(void){ }
\r
351 void INT_Excep_SCI2_RXI2(void){ }
\r
354 void INT_Excep_SCI2_TXI2(void){ }
\r
357 void INT_Excep_SCI2_TEI2(void){ }
\r
360 void INT_Excep_SCI3_ERI3(void){ }
\r
363 void INT_Excep_SCI3_RXI3(void){ }
\r
366 void INT_Excep_SCI3_TXI3(void){ }
\r
369 void INT_Excep_SCI3_TEI3(void){ }
\r
372 void INT_Excep_SCI4_ERI4(void){ }
\r
375 void INT_Excep_SCI4_RXI4(void){ }
\r
378 void INT_Excep_SCI4_TXI4(void){ }
\r
381 void INT_Excep_SCI4_TEI4(void){ }
\r
384 void INT_Excep_SCI5_ERI5(void){ }
\r
387 void INT_Excep_SCI5_RXI5(void){ }
\r
390 void INT_Excep_SCI5_TXI5(void){ }
\r
393 void INT_Excep_SCI5_TEI5(void){ }
\r
396 void INT_Excep_SCI6_ERI6(void){ }
\r
399 void INT_Excep_SCI6_RXI6(void){ }
\r
402 void INT_Excep_SCI6_TXI6(void){ }
\r
405 void INT_Excep_SCI6_TEI6(void){ }
\r
408 void INT_Excep_RIIC0_EEI0(void){ }
\r
411 void INT_Excep_RIIC0_RXI0(void){ }
\r
414 void INT_Excep_RIIC0_TXI0(void){ }
\r
417 void INT_Excep_RIIC0_TEI0(void){ }
\r
420 void INT_Excep_RIIC1_EEI1(void){ }
\r
423 void INT_Excep_RIIC1_RXI1(void){ }
\r
426 void INT_Excep_RIIC1_TXI1(void){ }
\r
429 void INT_Excep_RIIC1_TEI1(void){ }
\r