]> git.sur5r.net Git - freertos/blob - FreeRTOS/Source/portable/IAR/RL78/port.c
Prepare for V7.4.0 release.
[freertos] / FreeRTOS / Source / portable / IAR / RL78 / port.c
1 /*\r
2     FreeRTOS V7.4.0 - Copyright (C) 2013 Real Time Engineers Ltd.\r
3 \r
4     FEATURES AND PORTS ARE ADDED TO FREERTOS ALL THE TIME.  PLEASE VISIT\r
5     http://www.FreeRTOS.org TO ENSURE YOU ARE USING THE LATEST VERSION.\r
6 \r
7     ***************************************************************************\r
8      *                                                                       *\r
9      *    FreeRTOS tutorial books are available in pdf and paperback.        *\r
10      *    Complete, revised, and edited pdf reference manuals are also       *\r
11      *    available.                                                         *\r
12      *                                                                       *\r
13      *    Purchasing FreeRTOS documentation will not only help you, by       *\r
14      *    ensuring you get running as quickly as possible and with an        *\r
15      *    in-depth knowledge of how to use FreeRTOS, it will also help       *\r
16      *    the FreeRTOS project to continue with its mission of providing     *\r
17      *    professional grade, cross platform, de facto standard solutions    *\r
18      *    for microcontrollers - completely free of charge!                  *\r
19      *                                                                       *\r
20      *    >>> See http://www.FreeRTOS.org/Documentation for details. <<<     *\r
21      *                                                                       *\r
22      *    Thank you for using FreeRTOS, and thank you for your support!      *\r
23      *                                                                       *\r
24     ***************************************************************************\r
25 \r
26 \r
27     This file is part of the FreeRTOS distribution.\r
28 \r
29     FreeRTOS is free software; you can redistribute it and/or modify it under\r
30     the terms of the GNU General Public License (version 2) as published by the\r
31     Free Software Foundation AND MODIFIED BY the FreeRTOS exception.\r
32 \r
33     >>>>>>NOTE<<<<<< The modification to the GPL is included to allow you to\r
34     distribute a combined work that includes FreeRTOS without being obliged to\r
35     provide the source code for proprietary components outside of the FreeRTOS\r
36     kernel.\r
37 \r
38     FreeRTOS is distributed in the hope that it will be useful, but WITHOUT ANY\r
39     WARRANTY; without even the implied warranty of MERCHANTABILITY or FITNESS\r
40     FOR A PARTICULAR PURPOSE.  See the GNU General Public License for more\r
41     details. You should have received a copy of the GNU General Public License\r
42     and the FreeRTOS license exception along with FreeRTOS; if not itcan be\r
43     viewed here: http://www.freertos.org/a00114.html and also obtained by\r
44     writing to Real Time Engineers Ltd., contact details for whom are available\r
45     on the FreeRTOS WEB site.\r
46 \r
47     1 tab == 4 spaces!\r
48 \r
49     ***************************************************************************\r
50      *                                                                       *\r
51      *    Having a problem?  Start by reading the FAQ "My application does   *\r
52      *    not run, what could be wrong?"                                     *\r
53      *                                                                       *\r
54      *    http://www.FreeRTOS.org/FAQHelp.html                               *\r
55      *                                                                       *\r
56     ***************************************************************************\r
57 \r
58 \r
59     http://www.FreeRTOS.org - Documentation, books, training, latest versions, \r
60     license and Real Time Engineers Ltd. contact details.\r
61 \r
62     http://www.FreeRTOS.org/plus - A selection of FreeRTOS ecosystem products,\r
63     including FreeRTOS+Trace - an indispensable productivity tool, and our new\r
64     fully thread aware and reentrant UDP/IP stack.\r
65 \r
66     http://www.OpenRTOS.com - Real Time Engineers ltd license FreeRTOS to High \r
67     Integrity Systems, who sell the code with commercial support, \r
68     indemnification and middleware, under the OpenRTOS brand.\r
69     \r
70     http://www.SafeRTOS.com - High Integrity Systems also provide a safety \r
71     engineered and independently SIL3 certified version for use in safety and \r
72     mission critical applications that require provable dependability.\r
73 */\r
74 \r
75 /* Scheduler includes. */\r
76 #include "FreeRTOS.h"\r
77 #include "task.h"\r
78 \r
79 /* The critical nesting value is initialised to a non zero value to ensure\r
80 interrupts don't accidentally become enabled before the scheduler is started. */\r
81 #define portINITIAL_CRITICAL_NESTING  ( ( unsigned short ) 10 )\r
82 \r
83 /* Initial PSW value allocated to a newly created task.\r
84  *   1100011000000000\r
85  *   ||||||||-------------- Fill byte\r
86  *   |||||||--------------- Carry Flag cleared\r
87  *   |||||----------------- In-service priority Flags set to low level\r
88  *   ||||------------------ Register bank Select 0 Flag cleared\r
89  *   |||------------------- Auxiliary Carry Flag cleared\r
90  *   ||-------------------- Register bank Select 1 Flag cleared\r
91  *   |--------------------- Zero Flag set\r
92  *   ---------------------- Global Interrupt Flag set (enabled)\r
93  */\r
94 #define portPSW           ( 0xc6UL )\r
95 \r
96 /* The address of the pxCurrentTCB variable, but don't know or need to know its\r
97 type. */\r
98 typedef void tskTCB;\r
99 extern volatile tskTCB * volatile pxCurrentTCB;\r
100 \r
101 /* Each task maintains a count of the critical section nesting depth.  Each time\r
102 a critical section is entered the count is incremented.  Each time a critical\r
103 section is exited the count is decremented - with interrupts only being\r
104 re-enabled if the count is zero.\r
105 \r
106 usCriticalNesting will get set to zero when the scheduler starts, but must\r
107 not be initialised to zero as that could cause problems during the startup\r
108 sequence. */\r
109 volatile unsigned short usCriticalNesting = portINITIAL_CRITICAL_NESTING;\r
110 \r
111 /*-----------------------------------------------------------*/\r
112 \r
113 /*\r
114  * Sets up the periodic ISR used for the RTOS tick.\r
115  */\r
116 static void prvSetupTimerInterrupt( void );\r
117 \r
118 /*\r
119  * Defined in portasm.s87, this function starts the scheduler by loading the\r
120  * context of the first task to run.\r
121  */\r
122 extern void vPortStartFirstTask( void );\r
123 \r
124 /*-----------------------------------------------------------*/\r
125 \r
126 /*\r
127  * Initialise the stack of a task to look exactly as if a call to\r
128  * portSAVE_CONTEXT had been called.\r
129  *\r
130  * See the header file portable.h.\r
131  */\r
132 portSTACK_TYPE *pxPortInitialiseStack( portSTACK_TYPE *pxTopOfStack, pdTASK_CODE pxCode, void *pvParameters )\r
133 {\r
134 unsigned long *pulLocal;\r
135 \r
136         #if __DATA_MODEL__ == __DATA_MODEL_FAR__\r
137         {\r
138                 /* Parameters are passed in on the stack, and written using a 32bit value\r
139                 hence a space is left for the second two bytes. */\r
140                 pxTopOfStack--;\r
141 \r
142                 /* Write in the parameter value. */\r
143                 pulLocal =  ( unsigned long * ) pxTopOfStack;\r
144                 *pulLocal = ( unsigned long ) pvParameters;\r
145                 pxTopOfStack--;\r
146 \r
147                 /* These values are just spacers.  The return address of the function\r
148                 would normally be written here. */\r
149                 *pxTopOfStack = ( portSTACK_TYPE ) 0xcdcd;\r
150                 pxTopOfStack--;\r
151                 *pxTopOfStack = ( portSTACK_TYPE ) 0xcdcd;\r
152                 pxTopOfStack--;\r
153 \r
154                 /* The start address / PSW value is also written in as a 32bit value,\r
155                 so leave a space for the second two bytes. */\r
156                 pxTopOfStack--;\r
157         \r
158                 /* Task function start address combined with the PSW. */\r
159                 pulLocal = ( unsigned long * ) pxTopOfStack;\r
160                 *pulLocal = ( ( ( unsigned long ) pxCode ) | ( portPSW << 24UL ) );\r
161                 pxTopOfStack--;\r
162 \r
163                 /* An initial value for the AX register. */\r
164                 *pxTopOfStack = ( portSTACK_TYPE ) 0x1111;\r
165                 pxTopOfStack--;\r
166         }\r
167         #else\r
168         {\r
169                 /* Task function address is written to the stack first.  As it is\r
170                 written as a 32bit value a space is left on the stack for the second\r
171                 two bytes. */\r
172                 pxTopOfStack--;\r
173 \r
174                 /* Task function start address combined with the PSW. */\r
175                 pulLocal = ( unsigned long * ) pxTopOfStack;\r
176                 *pulLocal = ( ( ( unsigned long ) pxCode ) | ( portPSW << 24UL ) );\r
177                 pxTopOfStack--;\r
178 \r
179                 /* The parameter is passed in AX. */\r
180                 *pxTopOfStack = ( portSTACK_TYPE ) pvParameters;\r
181                 pxTopOfStack--;\r
182         }\r
183         #endif\r
184 \r
185         /* An initial value for the HL register. */\r
186         *pxTopOfStack = ( portSTACK_TYPE ) 0x2222;\r
187         pxTopOfStack--;\r
188 \r
189         /* CS and ES registers. */\r
190         *pxTopOfStack = ( portSTACK_TYPE ) 0x0F00;\r
191         pxTopOfStack--;\r
192 \r
193         /* Finally the remaining general purpose registers DE and BC */\r
194         *pxTopOfStack = ( portSTACK_TYPE ) 0xDEDE;\r
195         pxTopOfStack--;\r
196         *pxTopOfStack = ( portSTACK_TYPE ) 0xBCBC;\r
197         pxTopOfStack--;\r
198 \r
199         /* Finally the critical section nesting count is set to zero when the task\r
200         first starts. */\r
201         *pxTopOfStack = ( portSTACK_TYPE ) portNO_CRITICAL_SECTION_NESTING;     \r
202 \r
203         /* Return a pointer to the top of the stack that has beene generated so it\r
204         can     be stored in the task control block for the task. */\r
205         return pxTopOfStack;\r
206 }\r
207 /*-----------------------------------------------------------*/\r
208 \r
209 portBASE_TYPE xPortStartScheduler( void )\r
210 {\r
211         /* Setup the hardware to generate the tick.  Interrupts are disabled when\r
212         this function is called. */\r
213         prvSetupTimerInterrupt();\r
214 \r
215         /* Restore the context of the first task that is going to run. */\r
216         vPortStartFirstTask();\r
217 \r
218         /* Execution should not reach here as the tasks are now running! */\r
219         return pdTRUE;\r
220 }\r
221 /*-----------------------------------------------------------*/\r
222 \r
223 void vPortEndScheduler( void )\r
224 {\r
225         /* It is unlikely that the RL78/G13 port will get stopped.  If required simply\r
226         disable the tick interrupt here. */\r
227 }\r
228 /*-----------------------------------------------------------*/\r
229 \r
230 static void prvSetupTimerInterrupt( void )\r
231 {\r
232 const unsigned short usClockHz = 15000UL; /* Internal clock. */\r
233 const unsigned short usCompareMatch = ( usClockHz / configTICK_RATE_HZ ) + 1UL;\r
234 \r
235         /* Use the internal 15K clock. */\r
236         OSMC = 0x16U;\r
237 \r
238         /* Supply the RTC clock. */\r
239         RTCEN = 1U;\r
240         \r
241         /* Disable ITMC operation. */\r
242         ITMC = 0x0000;\r
243         \r
244         /* Disable INTIT interrupt. */\r
245         ITMK = 1U;\r
246         \r
247         /* Set INTIT high priority */\r
248         ITPR1 = 1U;\r
249         ITPR0 = 1U;\r
250         \r
251         /* Set interval. */\r
252         ITMC = usCompareMatch;\r
253 \r
254         /* Clear INIT interrupt. */\r
255         ITIF = 0U;\r
256         \r
257         /* Enable INTIT interrupt. */\r
258         ITMK = 0U;\r
259         \r
260         /* Enable IT operation. */\r
261         ITMC |= 0x8000;\r
262 }\r
263 /*-----------------------------------------------------------*/\r
264 \r