]> git.sur5r.net Git - freertos/blob - FreeRTOS/Source/portable/IAR/RX100/port_asm.s
Update version number ready for release.
[freertos] / FreeRTOS / Source / portable / IAR / RX100 / port_asm.s
1 /*\r
2     FreeRTOS V8.0.1 - Copyright (C) 2014 Real Time Engineers Ltd. \r
3     All rights reserved\r
4 \r
5     VISIT http://www.FreeRTOS.org TO ENSURE YOU ARE USING THE LATEST VERSION.\r
6 \r
7     ***************************************************************************\r
8      *                                                                       *\r
9      *    FreeRTOS provides completely free yet professionally developed,    *\r
10      *    robust, strictly quality controlled, supported, and cross          *\r
11      *    platform software that has become a de facto standard.             *\r
12      *                                                                       *\r
13      *    Help yourself get started quickly and support the FreeRTOS         *\r
14      *    project by purchasing a FreeRTOS tutorial book, reference          *\r
15      *    manual, or both from: http://www.FreeRTOS.org/Documentation        *\r
16      *                                                                       *\r
17      *    Thank you!                                                         *\r
18      *                                                                       *\r
19     ***************************************************************************\r
20 \r
21     This file is part of the FreeRTOS distribution.\r
22 \r
23     FreeRTOS is free software; you can redistribute it and/or modify it under\r
24     the terms of the GNU General Public License (version 2) as published by the\r
25     Free Software Foundation >>!AND MODIFIED BY!<< the FreeRTOS exception.\r
26 \r
27     >>!   NOTE: The modification to the GPL is included to allow you to     !<<\r
28     >>!   distribute a combined work that includes FreeRTOS without being   !<<\r
29     >>!   obliged to provide the source code for proprietary components     !<<\r
30     >>!   outside of the FreeRTOS kernel.                                   !<<\r
31 \r
32     FreeRTOS is distributed in the hope that it will be useful, but WITHOUT ANY\r
33     WARRANTY; without even the implied warranty of MERCHANTABILITY or FITNESS\r
34     FOR A PARTICULAR PURPOSE.  Full license text is available from the following\r
35     link: http://www.freertos.org/a00114.html\r
36 \r
37     1 tab == 4 spaces!\r
38 \r
39     ***************************************************************************\r
40      *                                                                       *\r
41      *    Having a problem?  Start by reading the FAQ "My application does   *\r
42      *    not run, what could be wrong?"                                     *\r
43      *                                                                       *\r
44      *    http://www.FreeRTOS.org/FAQHelp.html                               *\r
45      *                                                                       *\r
46     ***************************************************************************\r
47 \r
48     http://www.FreeRTOS.org - Documentation, books, training, latest versions,\r
49     license and Real Time Engineers Ltd. contact details.\r
50 \r
51     http://www.FreeRTOS.org/plus - A selection of FreeRTOS ecosystem products,\r
52     including FreeRTOS+Trace - an indispensable productivity tool, a DOS\r
53     compatible FAT file system, and our tiny thread aware UDP/IP stack.\r
54 \r
55     http://www.OpenRTOS.com - Real Time Engineers ltd license FreeRTOS to High\r
56     Integrity Systems to sell under the OpenRTOS brand.  Low cost OpenRTOS\r
57     licenses offer ticketed support, indemnification and middleware.\r
58 \r
59     http://www.SafeRTOS.com - High Integrity Systems also provide a safety\r
60     engineered and independently SIL3 certified version for use in safety and\r
61     mission critical applications that require provable dependability.\r
62 \r
63     1 tab == 4 spaces!\r
64 */\r
65 \r
66 #include "PriorityDefinitions.h"\r
67 \r
68         PUBLIC _prvStartFirstTask\r
69         PUBLIC ___interrupt_27\r
70 \r
71         EXTERN _pxCurrentTCB\r
72         EXTERN _vTaskSwitchContext\r
73 \r
74         RSEG CODE:CODE(4)\r
75 \r
76 _prvStartFirstTask:\r
77 \r
78                 /* When starting the scheduler there is nothing that needs moving to the\r
79                 interrupt stack because the function is not called from an interrupt.\r
80                 Just ensure the current stack is the user stack. */\r
81                 SETPSW          U\r
82 \r
83                 /* Obtain the location of the stack associated with which ever task\r
84                 pxCurrentTCB is currently pointing to. */\r
85                 MOV.L           #_pxCurrentTCB, R15\r
86                 MOV.L           [R15], R15\r
87                 MOV.L           [R15], R0\r
88 \r
89                 /* Restore the registers from the stack of the task pointed to by\r
90                 pxCurrentTCB. */\r
91                 POP                     R15\r
92 \r
93                 /* Accumulator low 32 bits. */\r
94                 MVTACLO         R15\r
95                 POP                     R15\r
96 \r
97                 /* Accumulator high 32 bits. */\r
98                 MVTACHI         R15\r
99 \r
100                 /* R1 to R15 - R0 is not included as it is the SP. */\r
101                 POPM            R1-R15\r
102 \r
103                 /* This pops the remaining registers. */\r
104                 RTE\r
105                 NOP\r
106                 NOP\r
107 \r
108 /*-----------------------------------------------------------*/\r
109 \r
110 /* The software interrupt - overwrite the default 'weak' definition. */\r
111 ___interrupt_27:\r
112 \r
113                 /* Re-enable interrupts. */\r
114                 SETPSW          I\r
115 \r
116                 /* Move the data that was automatically pushed onto the interrupt stack when\r
117                 the interrupt occurred from the interrupt stack to the user stack.\r
118 \r
119                 R15 is saved before it is clobbered. */\r
120                 PUSH.L          R15\r
121 \r
122                 /* Read the user stack pointer. */\r
123                 MVFC            USP, R15\r
124 \r
125                 /* Move the address down to the data being moved. */\r
126                 SUB                     #12, R15\r
127                 MVTC            R15, USP\r
128 \r
129                 /* Copy the data across, R15, then PC, then PSW. */\r
130                 MOV.L           [ R0 ], [ R15 ]\r
131                 MOV.L           4[ R0 ], 4[ R15 ]\r
132                 MOV.L           8[ R0 ], 8[ R15 ]\r
133 \r
134                 /* Move the interrupt stack pointer to its new correct position. */\r
135                 ADD             #12, R0\r
136 \r
137                 /* All the rest of the registers are saved directly to the user stack. */\r
138                 SETPSW          U\r
139 \r
140                 /* Save the rest of the general registers (R15 has been saved already). */\r
141                 PUSHM           R1-R14\r
142 \r
143                 /* Save the accumulator. */\r
144                 MVFACHI         R15\r
145                 PUSH.L          R15\r
146 \r
147                 /* Middle word. */\r
148                 MVFACMI R15\r
149 \r
150                 /* Shifted left as it is restored to the low order word. */\r
151                 SHLL            #16, R15\r
152                 PUSH.L          R15\r
153 \r
154                 /* Save the stack pointer to the TCB. */\r
155                 MOV.L           #_pxCurrentTCB, R15\r
156                 MOV.L           [ R15 ], R15\r
157                 MOV.L           R0, [ R15 ]\r
158 \r
159                 /* Ensure the interrupt mask is set to the syscall priority while the kernel\r
160                 structures are being accessed. */\r
161                 MVTIPL          #configMAX_SYSCALL_INTERRUPT_PRIORITY\r
162 \r
163                 /* Select the next task to run. */\r
164                 BSR.A           _vTaskSwitchContext\r
165 \r
166                 /* Reset the interrupt mask as no more data structure access is required. */\r
167                 MVTIPL          #configKERNEL_INTERRUPT_PRIORITY\r
168 \r
169                 /* Load the stack pointer of the task that is now selected as the Running\r
170                 state task from its TCB. */\r
171                 MOV.L           #_pxCurrentTCB,R15\r
172                 MOV.L           [ R15 ], R15\r
173                 MOV.L           [ R15 ], R0\r
174 \r
175                 /* Restore the context of the new task.  The PSW (Program Status Word) and\r
176                 PC will be popped by the RTE instruction. */\r
177                 POP                     R15\r
178                 MVTACLO         R15\r
179                 POP                     R15\r
180                 MVTACHI         R15\r
181                 POPM            R1-R15\r
182                 RTE\r
183                 NOP\r
184                 NOP\r
185 \r
186 /*-----------------------------------------------------------*/\r
187 \r
188                 END\r
189 \r