]> git.sur5r.net Git - freertos/blob - Source/portable/GCC/ARM7_LPC2000/port.c
c72ebca64c88bfc37ecb279dac876e47d0df92da
[freertos] / Source / portable / GCC / ARM7_LPC2000 / port.c
1 /*\r
2         FreeRTOS.org V4.2.1 - Copyright (C) 2003-2007 Richard Barry.\r
3 \r
4         This file is part of the FreeRTOS.org distribution.\r
5 \r
6         FreeRTOS.org is free software; you can redistribute it and/or modify\r
7         it under the terms of the GNU General Public License as published by\r
8         the Free Software Foundation; either version 2 of the License, or\r
9         (at your option) any later version.\r
10 \r
11         FreeRTOS.org is distributed in the hope that it will be useful,\r
12         but WITHOUT ANY WARRANTY; without even the implied warranty of\r
13         MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the\r
14         GNU General Public License for more details.\r
15 \r
16         You should have received a copy of the GNU General Public License\r
17         along with FreeRTOS.org; if not, write to the Free Software\r
18         Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307  USA\r
19 \r
20         A special exception to the GPL can be applied should you wish to distribute\r
21         a combined work that includes FreeRTOS.org, without being obliged to provide\r
22         the source code for any proprietary components.  See the licensing section \r
23         of http://www.FreeRTOS.org for full details of how and when the exception\r
24         can be applied.\r
25 \r
26         ***************************************************************************\r
27         See http://www.FreeRTOS.org for documentation, latest information, license \r
28         and contact details.  Please ensure to read the configuration and relevant \r
29         port sections of the online documentation.\r
30 \r
31         Also see http://www.SafeRTOS.com for an IEC 61508 compliant version along\r
32         with commercial development and support options.\r
33         ***************************************************************************\r
34 */\r
35 \r
36 \r
37 /*-----------------------------------------------------------\r
38  * Implementation of functions defined in portable.h for the ARM7 port.\r
39  *\r
40  * Components that can be compiled to either ARM or THUMB mode are\r
41  * contained in this file.  The ISR routines, which can only be compiled\r
42  * to ARM mode are contained in portISR.c.\r
43  *----------------------------------------------------------*/\r
44 \r
45 /*\r
46         Changes from V2.5.2\r
47                 \r
48         + ulCriticalNesting is now saved as part of the task context, as is \r
49           therefore added to the initial task stack during pxPortInitialiseStack.\r
50 \r
51         Changes from V3.2.2\r
52 \r
53         + Bug fix - The prescale value for the timer setup is now written to T0_PR \r
54           instead of T0_PC.  This bug would have had no effect unless a prescale \r
55           value was actually used.\r
56 */\r
57 \r
58 \r
59 /* Standard includes. */\r
60 #include <stdlib.h>\r
61 \r
62 /* Scheduler includes. */\r
63 #include "FreeRTOS.h"\r
64 #include "task.h"\r
65 \r
66 /* Constants required to setup the task context. */\r
67 #define portINITIAL_SPSR                                ( ( portSTACK_TYPE ) 0x1f ) /* System mode, ARM mode, interrupts enabled. */\r
68 #define portTHUMB_MODE_BIT                              ( ( portSTACK_TYPE ) 0x20 )\r
69 #define portINSTRUCTION_SIZE                    ( ( portSTACK_TYPE ) 4 )\r
70 #define portNO_CRITICAL_SECTION_NESTING ( ( portSTACK_TYPE ) 0 )\r
71 \r
72 /* Constants required to setup the tick ISR. */\r
73 #define portENABLE_TIMER                        ( ( unsigned portCHAR ) 0x01 )\r
74 #define portPRESCALE_VALUE                      0x00\r
75 #define portINTERRUPT_ON_MATCH          ( ( unsigned portLONG ) 0x01 )\r
76 #define portRESET_COUNT_ON_MATCH        ( ( unsigned portLONG ) 0x02 )\r
77 \r
78 /* Constants required to setup the VIC for the tick ISR. */\r
79 #define portTIMER_VIC_CHANNEL           ( ( unsigned portLONG ) 0x0004 )\r
80 #define portTIMER_VIC_CHANNEL_BIT       ( ( unsigned portLONG ) 0x0010 )\r
81 #define portTIMER_VIC_ENABLE            ( ( unsigned portLONG ) 0x0020 )\r
82 \r
83 /*-----------------------------------------------------------*/\r
84 \r
85 /* Setup the timer to generate the tick interrupts. */\r
86 static void prvSetupTimerInterrupt( void );\r
87 \r
88 /* \r
89  * The scheduler can only be started from ARM mode, so \r
90  * vPortISRStartFirstSTask() is defined in portISR.c. \r
91  */\r
92 extern void vPortISRStartFirstTask( void );\r
93 \r
94 /*-----------------------------------------------------------*/\r
95 \r
96 /* \r
97  * Initialise the stack of a task to look exactly as if a call to \r
98  * portSAVE_CONTEXT had been called.\r
99  *\r
100  * See header file for description. \r
101  */\r
102 portSTACK_TYPE *pxPortInitialiseStack( portSTACK_TYPE *pxTopOfStack, pdTASK_CODE pxCode, void *pvParameters )\r
103 {\r
104 portSTACK_TYPE *pxOriginalTOS;\r
105 \r
106         pxOriginalTOS = pxTopOfStack;\r
107 \r
108         /* Setup the initial stack of the task.  The stack is set exactly as \r
109         expected by the portRESTORE_CONTEXT() macro. */\r
110 \r
111         /* First on the stack is the return address - which in this case is the\r
112         start of the task.  The offset is added to make the return address appear\r
113         as it would within an IRQ ISR. */\r
114         *pxTopOfStack = ( portSTACK_TYPE ) pxCode + portINSTRUCTION_SIZE;               \r
115         pxTopOfStack--;\r
116 \r
117         *pxTopOfStack = ( portSTACK_TYPE ) 0xaaaaaaaa;  /* R14 */\r
118         pxTopOfStack--; \r
119         *pxTopOfStack = ( portSTACK_TYPE ) pxOriginalTOS; /* Stack used when task starts goes in R13. */\r
120         pxTopOfStack--;\r
121         *pxTopOfStack = ( portSTACK_TYPE ) 0x12121212;  /* R12 */\r
122         pxTopOfStack--; \r
123         *pxTopOfStack = ( portSTACK_TYPE ) 0x11111111;  /* R11 */\r
124         pxTopOfStack--; \r
125         *pxTopOfStack = ( portSTACK_TYPE ) 0x10101010;  /* R10 */\r
126         pxTopOfStack--; \r
127         *pxTopOfStack = ( portSTACK_TYPE ) 0x09090909;  /* R9 */\r
128         pxTopOfStack--; \r
129         *pxTopOfStack = ( portSTACK_TYPE ) 0x08080808;  /* R8 */\r
130         pxTopOfStack--; \r
131         *pxTopOfStack = ( portSTACK_TYPE ) 0x07070707;  /* R7 */\r
132         pxTopOfStack--; \r
133         *pxTopOfStack = ( portSTACK_TYPE ) 0x06060606;  /* R6 */\r
134         pxTopOfStack--; \r
135         *pxTopOfStack = ( portSTACK_TYPE ) 0x05050505;  /* R5 */\r
136         pxTopOfStack--; \r
137         *pxTopOfStack = ( portSTACK_TYPE ) 0x04040404;  /* R4 */\r
138         pxTopOfStack--; \r
139         *pxTopOfStack = ( portSTACK_TYPE ) 0x03030303;  /* R3 */\r
140         pxTopOfStack--; \r
141         *pxTopOfStack = ( portSTACK_TYPE ) 0x02020202;  /* R2 */\r
142         pxTopOfStack--; \r
143         *pxTopOfStack = ( portSTACK_TYPE ) 0x01010101;  /* R1 */\r
144         pxTopOfStack--; \r
145 \r
146         /* When the task starts is will expect to find the function parameter in\r
147         R0. */\r
148         *pxTopOfStack = ( portSTACK_TYPE ) pvParameters; /* R0 */\r
149         pxTopOfStack--;\r
150 \r
151         /* The last thing onto the stack is the status register, which is set for\r
152         system mode, with interrupts enabled. */\r
153         *pxTopOfStack = ( portSTACK_TYPE ) portINITIAL_SPSR;\r
154 \r
155         #ifdef THUMB_INTERWORK\r
156         {\r
157                 /* We want the task to start in thumb mode. */\r
158                 *pxTopOfStack |= portTHUMB_MODE_BIT;\r
159         }\r
160         #endif\r
161 \r
162         pxTopOfStack--;\r
163 \r
164         /* Some optimisation levels use the stack differently to others.  This \r
165         means the interrupt flags cannot always be stored on the stack and will\r
166         instead be stored in a variable, which is then saved as part of the\r
167         tasks context. */\r
168         *pxTopOfStack = portNO_CRITICAL_SECTION_NESTING;\r
169 \r
170         return pxTopOfStack;\r
171 }\r
172 /*-----------------------------------------------------------*/\r
173 \r
174 portBASE_TYPE xPortStartScheduler( void )\r
175 {\r
176         /* Start the timer that generates the tick ISR.  Interrupts are disabled\r
177         here already. */\r
178         prvSetupTimerInterrupt();\r
179 \r
180         /* Start the first task. */\r
181         vPortISRStartFirstTask();       \r
182 \r
183         /* Should not get here! */\r
184         return 0;\r
185 }\r
186 /*-----------------------------------------------------------*/\r
187 \r
188 void vPortEndScheduler( void )\r
189 {\r
190         /* It is unlikely that the ARM port will require this function as there\r
191         is nothing to return to.  */\r
192 }\r
193 /*-----------------------------------------------------------*/\r
194 \r
195 /*\r
196  * Setup the timer 0 to generate the tick interrupts at the required frequency.\r
197  */\r
198 static void prvSetupTimerInterrupt( void )\r
199 {\r
200 unsigned portLONG ulCompareMatch;\r
201 \r
202         /* A 1ms tick does not require the use of the timer prescale.  This is\r
203         defaulted to zero but can be used if necessary. */\r
204         T0_PR = portPRESCALE_VALUE;\r
205 \r
206         /* Calculate the match value required for our wanted tick rate. */\r
207         ulCompareMatch = configCPU_CLOCK_HZ / configTICK_RATE_HZ;\r
208 \r
209         /* Protect against divide by zero.  Using an if() statement still results\r
210         in a warning - hence the #if. */\r
211         #if portPRESCALE_VALUE != 0\r
212         {\r
213                 ulCompareMatch /= ( portPRESCALE_VALUE + 1 );\r
214         }\r
215         #endif\r
216         T0_MR0 = ulCompareMatch;\r
217 \r
218         /* Generate tick with timer 0 compare match. */\r
219         T0_MCR = portRESET_COUNT_ON_MATCH | portINTERRUPT_ON_MATCH;\r
220 \r
221         /* Setup the VIC for the timer. */\r
222         VICIntSelect &= ~( portTIMER_VIC_CHANNEL_BIT );\r
223         VICIntEnable |= portTIMER_VIC_CHANNEL_BIT;\r
224         \r
225         /* The ISR installed depends on whether the preemptive or cooperative\r
226         scheduler is being used. */\r
227         #if configUSE_PREEMPTION == 1\r
228         {\r
229                 extern void ( vPreemptiveTick )( void );\r
230                 VICVectAddr0 = ( portLONG ) vPreemptiveTick;\r
231         }\r
232         #else\r
233         {\r
234                 extern void ( vNonPreemptiveTick )( void );\r
235                 VICVectAddr0 = ( portLONG ) vNonPreemptiveTick;\r
236         }\r
237         #endif\r
238 \r
239         VICVectCntl0 = portTIMER_VIC_CHANNEL | portTIMER_VIC_ENABLE;\r
240 \r
241         /* Start the timer - interrupts are disabled when this function is called\r
242         so it is okay to do this here. */\r
243         T0_TCR = portENABLE_TIMER;\r
244 }\r
245 /*-----------------------------------------------------------*/\r
246 \r
247 \r
248 \r