]> git.sur5r.net Git - freertos/blob - Source/portable/GCC/STR75x/port.c
Ready for V5.1.1 release.
[freertos] / Source / portable / GCC / STR75x / port.c
1 /*\r
2         FreeRTOS.org V5.1.1 - Copyright (C) 2003-2008 Richard Barry.\r
3 \r
4         This file is part of the FreeRTOS.org distribution.\r
5 \r
6         FreeRTOS.org is free software; you can redistribute it and/or modify\r
7         it under the terms of the GNU General Public License as published by\r
8         the Free Software Foundation; either version 2 of the License, or\r
9         (at your option) any later version.\r
10 \r
11         FreeRTOS.org is distributed in the hope that it will be useful,\r
12         but WITHOUT ANY WARRANTY; without even the implied warranty of\r
13         MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the\r
14         GNU General Public License for more details.\r
15 \r
16         You should have received a copy of the GNU General Public License\r
17         along with FreeRTOS.org; if not, write to the Free Software\r
18         Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307  USA\r
19 \r
20         A special exception to the GPL can be applied should you wish to distribute\r
21         a combined work that includes FreeRTOS.org, without being obliged to provide\r
22         the source code for any proprietary components.  See the licensing section\r
23         of http://www.FreeRTOS.org for full details of how and when the exception\r
24         can be applied.\r
25 \r
26     ***************************************************************************\r
27     ***************************************************************************\r
28     *                                                                         *\r
29     * SAVE TIME AND MONEY!  We can port FreeRTOS.org to your own hardware,    *\r
30     * and even write all or part of your application on your behalf.          *\r
31     * See http://www.OpenRTOS.com for details of the services we provide to   *\r
32     * expedite your project.                                                  *\r
33     *                                                                         *\r
34     ***************************************************************************\r
35     ***************************************************************************\r
36 \r
37         Please ensure to read the configuration and relevant port sections of the\r
38         online documentation.\r
39 \r
40         http://www.FreeRTOS.org - Documentation, latest information, license and \r
41         contact details.\r
42 \r
43         http://www.SafeRTOS.com - A version that is certified for use in safety \r
44         critical systems.\r
45 \r
46         http://www.OpenRTOS.com - Commercial support, development, porting, \r
47         licensing and training services.\r
48 */\r
49 \r
50 /*-----------------------------------------------------------\r
51  * Implementation of functions defined in portable.h for the ST STR75x ARM7\r
52  * port.\r
53  *----------------------------------------------------------*/\r
54 \r
55 /* Library includes. */\r
56 #include "75x_tb.h"\r
57 #include "75x_eic.h"\r
58 \r
59 /* Scheduler includes. */\r
60 #include "FreeRTOS.h"\r
61 #include "task.h"\r
62 \r
63 /* Constants required to setup the initial stack. */\r
64 #define portINITIAL_SPSR                                ( ( portSTACK_TYPE ) 0x1f ) /* System mode, ARM mode, interrupts enabled. */\r
65 #define portTHUMB_MODE_BIT                              ( ( portSTACK_TYPE ) 0x20 )\r
66 #define portINSTRUCTION_SIZE                    ( ( portSTACK_TYPE ) 4 )\r
67 \r
68 /* Constants required to handle critical sections. */\r
69 #define portNO_CRITICAL_NESTING                 ( ( unsigned portLONG ) 0 )\r
70 \r
71 /* Prescale used on the timer clock when calculating the tick period. */\r
72 #define portPRESCALE 20\r
73 \r
74 \r
75 /*-----------------------------------------------------------*/\r
76 \r
77 /* Setup the TB to generate the tick interrupts. */\r
78 static void prvSetupTimerInterrupt( void );\r
79 \r
80 /*-----------------------------------------------------------*/\r
81 \r
82 /*\r
83  * Initialise the stack of a task to look exactly as if a call to\r
84  * portSAVE_CONTEXT had been called.\r
85  *\r
86  * See header file for description.\r
87  */\r
88 portSTACK_TYPE *pxPortInitialiseStack( portSTACK_TYPE *pxTopOfStack, pdTASK_CODE pxCode, void *pvParameters )\r
89 {\r
90 portSTACK_TYPE *pxOriginalTOS;\r
91 \r
92         pxOriginalTOS = pxTopOfStack;\r
93 \r
94         /* Setup the initial stack of the task.  The stack is set exactly as\r
95         expected by the portRESTORE_CONTEXT() macro. */\r
96 \r
97         /* First on the stack is the return address - which in this case is the\r
98         start of the task.  The offset is added to make the return address appear\r
99         as it would within an IRQ ISR. */\r
100         *pxTopOfStack = ( portSTACK_TYPE ) pxCode + portINSTRUCTION_SIZE;               \r
101         pxTopOfStack--;\r
102 \r
103         *pxTopOfStack = ( portSTACK_TYPE ) 0xaaaaaaaa;  /* R14 */\r
104         pxTopOfStack--; \r
105         *pxTopOfStack = ( portSTACK_TYPE ) pxOriginalTOS; /* Stack used when task starts goes in R13. */\r
106         pxTopOfStack--;\r
107         *pxTopOfStack = ( portSTACK_TYPE ) 0x12121212;  /* R12 */\r
108         pxTopOfStack--; \r
109         *pxTopOfStack = ( portSTACK_TYPE ) 0x11111111;  /* R11 */\r
110         pxTopOfStack--; \r
111         *pxTopOfStack = ( portSTACK_TYPE ) 0x10101010;  /* R10 */\r
112         pxTopOfStack--; \r
113         *pxTopOfStack = ( portSTACK_TYPE ) 0x09090909;  /* R9 */\r
114         pxTopOfStack--; \r
115         *pxTopOfStack = ( portSTACK_TYPE ) 0x08080808;  /* R8 */\r
116         pxTopOfStack--; \r
117         *pxTopOfStack = ( portSTACK_TYPE ) 0x07070707;  /* R7 */\r
118         pxTopOfStack--; \r
119         *pxTopOfStack = ( portSTACK_TYPE ) 0x06060606;  /* R6 */\r
120         pxTopOfStack--; \r
121         *pxTopOfStack = ( portSTACK_TYPE ) 0x05050505;  /* R5 */\r
122         pxTopOfStack--; \r
123         *pxTopOfStack = ( portSTACK_TYPE ) 0x04040404;  /* R4 */\r
124         pxTopOfStack--; \r
125         *pxTopOfStack = ( portSTACK_TYPE ) 0x03030303;  /* R3 */\r
126         pxTopOfStack--; \r
127         *pxTopOfStack = ( portSTACK_TYPE ) 0x02020202;  /* R2 */\r
128         pxTopOfStack--; \r
129         *pxTopOfStack = ( portSTACK_TYPE ) 0x01010101;  /* R1 */\r
130         pxTopOfStack--; \r
131 \r
132         /* When the task starts is will expect to find the function parameter in\r
133         R0. */\r
134         *pxTopOfStack = ( portSTACK_TYPE ) pvParameters; /* R0 */\r
135         pxTopOfStack--;\r
136 \r
137         /* The status register is set for system mode, with interrupts enabled. */\r
138         *pxTopOfStack = ( portSTACK_TYPE ) portINITIAL_SPSR;\r
139 \r
140         #ifdef THUMB_INTERWORK\r
141         {\r
142                 /* We want the task to start in thumb mode. */\r
143                 *pxTopOfStack |= portTHUMB_MODE_BIT;\r
144         }\r
145         #endif\r
146 \r
147         pxTopOfStack--;\r
148 \r
149         /* Interrupt flags cannot always be stored on the stack and will\r
150         instead be stored in a variable, which is then saved as part of the\r
151         tasks context. */\r
152         *pxTopOfStack = portNO_CRITICAL_NESTING;\r
153 \r
154         return pxTopOfStack;    \r
155 }\r
156 /*-----------------------------------------------------------*/\r
157 \r
158 portBASE_TYPE xPortStartScheduler( void )\r
159 {\r
160 extern void vPortISRStartFirstTask( void );\r
161 \r
162         /* Start the timer that generates the tick ISR.  Interrupts are disabled\r
163         here already. */\r
164         prvSetupTimerInterrupt();\r
165 \r
166         /* Start the first task. */\r
167         vPortISRStartFirstTask();       \r
168 \r
169         /* Should not get here! */\r
170         return 0;\r
171 }\r
172 /*-----------------------------------------------------------*/\r
173 \r
174 void vPortEndScheduler( void )\r
175 {\r
176         /* It is unlikely that the ARM port will require this function as there\r
177         is nothing to return to.  */\r
178 }\r
179 /*-----------------------------------------------------------*/\r
180 \r
181 static void prvSetupTimerInterrupt( void )\r
182 {\r
183 EIC_IRQInitTypeDef  EIC_IRQInitStructure;       \r
184 TB_InitTypeDef      TB_InitStructure;\r
185 \r
186         /* Setup the EIC for the TB. */\r
187         EIC_IRQInitStructure.EIC_IRQChannelCmd = ENABLE;\r
188         EIC_IRQInitStructure.EIC_IRQChannel = TB_IRQChannel;\r
189         EIC_IRQInitStructure.EIC_IRQChannelPriority = 1;\r
190         EIC_IRQInit(&EIC_IRQInitStructure);\r
191         \r
192         /* Setup the TB for the generation of the tick interrupt. */\r
193         TB_InitStructure.TB_Mode = TB_Mode_Timing;\r
194         TB_InitStructure.TB_CounterMode = TB_CounterMode_Down;\r
195         TB_InitStructure.TB_Prescaler = portPRESCALE - 1;\r
196         TB_InitStructure.TB_AutoReload = ( ( configCPU_CLOCK_HZ / ( portPRESCALE + 1 ) ) / configTICK_RATE_HZ ) + 1;\r
197         TB_Init(&TB_InitStructure);\r
198         \r
199         /* Enable TB Update interrupt */\r
200         TB_ITConfig(TB_IT_Update, ENABLE);\r
201 \r
202         /* Clear TB Update interrupt pending bit */\r
203         TB_ClearITPendingBit(TB_IT_Update);\r
204 \r
205         /* Enable TB */\r
206         TB_Cmd(ENABLE);\r
207 }\r
208 /*-----------------------------------------------------------*/\r
209 \r
210 \r
211 \r
212 \r
213 \r
214 \r
215 \r