]> git.sur5r.net Git - freertos/blob - Source/portable/GCC/STR75x/port.c
Update version number to V4.2.0.
[freertos] / Source / portable / GCC / STR75x / port.c
1 /*\r
2         FreeRTOS.org V4.2.0 - Copyright (C) 2003-2007 Richard Barry.\r
3 \r
4         This file is part of the FreeRTOS.org distribution.\r
5 \r
6         FreeRTOS.org is free software; you can redistribute it and/or modify\r
7         it under the terms of the GNU General Public License as published by\r
8         the Free Software Foundation; either version 2 of the License, or\r
9         (at your option) any later version.\r
10 \r
11         FreeRTOS.org is distributed in the hope that it will be useful,\r
12         but WITHOUT ANY WARRANTY; without even the implied warranty of\r
13         MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the\r
14         GNU General Public License for more details.\r
15 \r
16         You should have received a copy of the GNU General Public License\r
17         along with FreeRTOS.org; if not, write to the Free Software\r
18         Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307  USA\r
19 \r
20         A special exception to the GPL can be applied should you wish to distribute\r
21         a combined work that includes FreeRTOS.org, without being obliged to provide\r
22         the source code for any proprietary components.  See the licensing section\r
23         of http://www.FreeRTOS.org for full details of how and when the exception\r
24         can be applied.\r
25 \r
26         ***************************************************************************\r
27         See http://www.FreeRTOS.org for documentation, latest information, license\r
28         and contact details.  Please ensure to read the configuration and relevant\r
29         port sections of the online documentation.\r
30         ***************************************************************************\r
31 */\r
32 \r
33 /*-----------------------------------------------------------\r
34  * Implementation of functions defined in portable.h for the ST STR75x ARM7\r
35  * port.\r
36  *----------------------------------------------------------*/\r
37 \r
38 /* Library includes. */\r
39 #include "75x_tb.h"\r
40 #include "75x_eic.h"\r
41 \r
42 /* Scheduler includes. */\r
43 #include "FreeRTOS.h"\r
44 #include "task.h"\r
45 \r
46 /* Constants required to setup the initial stack. */\r
47 #define portINITIAL_SPSR                                ( ( portSTACK_TYPE ) 0x1f ) /* System mode, ARM mode, interrupts enabled. */\r
48 #define portTHUMB_MODE_BIT                              ( ( portSTACK_TYPE ) 0x20 )\r
49 #define portINSTRUCTION_SIZE                    ( ( portSTACK_TYPE ) 4 )\r
50 \r
51 /* Constants required to handle critical sections. */\r
52 #define portNO_CRITICAL_NESTING                 ( ( unsigned portLONG ) 0 )\r
53 \r
54 /* Prescale used on the timer clock when calculating the tick period. */\r
55 #define portPRESCALE 20\r
56 \r
57 \r
58 /*-----------------------------------------------------------*/\r
59 \r
60 /* Setup the TB to generate the tick interrupts. */\r
61 static void prvSetupTimerInterrupt( void );\r
62 \r
63 /*-----------------------------------------------------------*/\r
64 \r
65 /*\r
66  * Initialise the stack of a task to look exactly as if a call to\r
67  * portSAVE_CONTEXT had been called.\r
68  *\r
69  * See header file for description.\r
70  */\r
71 portSTACK_TYPE *pxPortInitialiseStack( portSTACK_TYPE *pxTopOfStack, pdTASK_CODE pxCode, void *pvParameters )\r
72 {\r
73 portSTACK_TYPE *pxOriginalTOS;\r
74 \r
75         pxOriginalTOS = pxTopOfStack;\r
76 \r
77         /* Setup the initial stack of the task.  The stack is set exactly as\r
78         expected by the portRESTORE_CONTEXT() macro. */\r
79 \r
80         /* First on the stack is the return address - which in this case is the\r
81         start of the task.  The offset is added to make the return address appear\r
82         as it would within an IRQ ISR. */\r
83         *pxTopOfStack = ( portSTACK_TYPE ) pxCode + portINSTRUCTION_SIZE;               \r
84         pxTopOfStack--;\r
85 \r
86         *pxTopOfStack = ( portSTACK_TYPE ) 0xaaaaaaaa;  /* R14 */\r
87         pxTopOfStack--; \r
88         *pxTopOfStack = ( portSTACK_TYPE ) pxOriginalTOS; /* Stack used when task starts goes in R13. */\r
89         pxTopOfStack--;\r
90         *pxTopOfStack = ( portSTACK_TYPE ) 0x12121212;  /* R12 */\r
91         pxTopOfStack--; \r
92         *pxTopOfStack = ( portSTACK_TYPE ) 0x11111111;  /* R11 */\r
93         pxTopOfStack--; \r
94         *pxTopOfStack = ( portSTACK_TYPE ) 0x10101010;  /* R10 */\r
95         pxTopOfStack--; \r
96         *pxTopOfStack = ( portSTACK_TYPE ) 0x09090909;  /* R9 */\r
97         pxTopOfStack--; \r
98         *pxTopOfStack = ( portSTACK_TYPE ) 0x08080808;  /* R8 */\r
99         pxTopOfStack--; \r
100         *pxTopOfStack = ( portSTACK_TYPE ) 0x07070707;  /* R7 */\r
101         pxTopOfStack--; \r
102         *pxTopOfStack = ( portSTACK_TYPE ) 0x06060606;  /* R6 */\r
103         pxTopOfStack--; \r
104         *pxTopOfStack = ( portSTACK_TYPE ) 0x05050505;  /* R5 */\r
105         pxTopOfStack--; \r
106         *pxTopOfStack = ( portSTACK_TYPE ) 0x04040404;  /* R4 */\r
107         pxTopOfStack--; \r
108         *pxTopOfStack = ( portSTACK_TYPE ) 0x03030303;  /* R3 */\r
109         pxTopOfStack--; \r
110         *pxTopOfStack = ( portSTACK_TYPE ) 0x02020202;  /* R2 */\r
111         pxTopOfStack--; \r
112         *pxTopOfStack = ( portSTACK_TYPE ) 0x01010101;  /* R1 */\r
113         pxTopOfStack--; \r
114 \r
115         /* When the task starts is will expect to find the function parameter in\r
116         R0. */\r
117         *pxTopOfStack = ( portSTACK_TYPE ) pvParameters; /* R0 */\r
118         pxTopOfStack--;\r
119 \r
120         /* The status register is set for system mode, with interrupts enabled. */\r
121         *pxTopOfStack = ( portSTACK_TYPE ) portINITIAL_SPSR;\r
122 \r
123         #ifdef THUMB_INTERWORK\r
124         {\r
125                 /* We want the task to start in thumb mode. */\r
126                 *pxTopOfStack |= portTHUMB_MODE_BIT;\r
127         }\r
128         #endif\r
129 \r
130         pxTopOfStack--;\r
131 \r
132         /* Interrupt flags cannot always be stored on the stack and will\r
133         instead be stored in a variable, which is then saved as part of the\r
134         tasks context. */\r
135         *pxTopOfStack = portNO_CRITICAL_NESTING;\r
136 \r
137         return pxTopOfStack;    \r
138 }\r
139 /*-----------------------------------------------------------*/\r
140 \r
141 portBASE_TYPE xPortStartScheduler( void )\r
142 {\r
143 extern void vPortISRStartFirstTask( void );\r
144 \r
145         /* Start the timer that generates the tick ISR.  Interrupts are disabled\r
146         here already. */\r
147         prvSetupTimerInterrupt();\r
148 \r
149         /* Start the first task. */\r
150         vPortISRStartFirstTask();       \r
151 \r
152         /* Should not get here! */\r
153         return 0;\r
154 }\r
155 /*-----------------------------------------------------------*/\r
156 \r
157 void vPortEndScheduler( void )\r
158 {\r
159         /* It is unlikely that the ARM port will require this function as there\r
160         is nothing to return to.  */\r
161 }\r
162 /*-----------------------------------------------------------*/\r
163 \r
164 static void prvSetupTimerInterrupt( void )\r
165 {\r
166 EIC_IRQInitTypeDef  EIC_IRQInitStructure;       \r
167 TB_InitTypeDef      TB_InitStructure;\r
168 \r
169         /* Setup the EIC for the TB. */\r
170         EIC_IRQInitStructure.EIC_IRQChannelCmd = ENABLE;\r
171         EIC_IRQInitStructure.EIC_IRQChannel = TB_IRQChannel;\r
172         EIC_IRQInitStructure.EIC_IRQChannelPriority = 1;\r
173         EIC_IRQInit(&EIC_IRQInitStructure);\r
174         \r
175         /* Setup the TB for the generation of the tick interrupt. */\r
176         TB_InitStructure.TB_Mode = TB_Mode_Timing;\r
177         TB_InitStructure.TB_CounterMode = TB_CounterMode_Down;\r
178         TB_InitStructure.TB_Prescaler = portPRESCALE;\r
179         TB_InitStructure.TB_AutoReload = ( ( configCPU_CLOCK_HZ / ( portPRESCALE + 1 ) ) / configTICK_RATE_HZ ) + 1;\r
180         TB_Init(&TB_InitStructure);\r
181         \r
182         /* Enable TB Update interrupt */\r
183         TB_ITConfig(TB_IT_Update, ENABLE);\r
184 \r
185         /* Clear TB Update interrupt pending bit */\r
186         TB_ClearITPendingBit(TB_IT_Update);\r
187 \r
188         /* Enable TB */\r
189         TB_Cmd(ENABLE);\r
190 }\r
191 /*-----------------------------------------------------------*/\r
192 \r
193 \r
194 \r
195 \r
196 \r
197 \r
198 \r