]> git.sur5r.net Git - u-boot/blob - board/esd/vom405/vom405.c
d67b23eae2cec49de69288db815d41418b0c34ca
[u-boot] / board / esd / vom405 / vom405.c
1 /*
2  * (C) Copyright 2001-2004
3  * Stefan Roese, esd gmbh germany, stefan.roese@esd-electronics.com
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 #include <common.h>
25 #include <asm/processor.h>
26 #include <asm/io.h>
27 #include <command.h>
28 #include <malloc.h>
29
30 DECLARE_GLOBAL_DATA_PTR;
31
32 extern void lxt971_no_sleep(void);
33
34 /* fpga configuration data - not compressed, generated by bin2c */
35 const unsigned char fpgadata[] =
36 {
37 #include "fpgadata.c"
38 };
39 int filesize = sizeof(fpgadata);
40
41 int board_early_init_f (void)
42 {
43         /*
44          * IRQ 0-15  405GP internally generated; active high; level sensitive
45          * IRQ 16    405GP internally generated; active low; level sensitive
46          * IRQ 17-24 RESERVED
47          * IRQ 25 (EXT IRQ 0) CAN0; active low; level sensitive
48          * IRQ 26 (EXT IRQ 1) SER0 ; active low; level sensitive
49          * IRQ 27 (EXT IRQ 2) SER1; active low; level sensitive
50          * IRQ 28 (EXT IRQ 3) FPGA 0; active low; level sensitive
51          * IRQ 29 (EXT IRQ 4) FPGA 1; active low; level sensitive
52          * IRQ 30 (EXT IRQ 5) PCI INTA; active low; level sensitive
53          * IRQ 31 (EXT IRQ 6) COMPACT FLASH; active high; level sensitive
54          */
55         mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
56         mtdcr(uicer, 0x00000000);       /* disable all ints */
57         mtdcr(uiccr, 0x00000000);       /* set all to be non-critical*/
58         mtdcr(uicpr, 0xFFFFFF80);       /* set int polarities */
59         mtdcr(uictr, 0x10000000);       /* set int trigger levels */
60         mtdcr(uicvcr, 0x00000001);      /* set vect base=0,INT0 highest priority*/
61         mtdcr(uicsr, 0xFFFFFFFF);       /* clear all ints */
62
63         /*
64          * EBC Configuration Register: set ready timeout to 512 ebc-clks -> ca. 15 us
65          */
66         mtebc (epcr, 0xa8400000); /* ebc always driven */
67
68         /*
69          * Reset CPLD via GPIO12 (CS3) pin
70          */
71         out_be32((void *)GPIO0_OR,
72                  in_be32((void *)GPIO0_OR) & ~(0x80000000 >> 12));
73         udelay(1000); /* wait 1ms */
74         out_be32((void *)GPIO0_OR,
75                  in_be32((void *)GPIO0_OR) | (0x80000000 >> 12));
76         udelay(1000); /* wait 1ms */
77
78         return 0;
79 }
80
81 int misc_init_r (void)
82 {
83         /* adjust flash start and offset */
84         gd->bd->bi_flashstart = 0 - gd->bd->bi_flashsize;
85         gd->bd->bi_flashoffset = 0;
86
87         return (0);
88 }
89
90 /*
91  * Check Board Identity:
92  */
93 int checkboard (void)
94 {
95         char str[64];
96         int i = getenv_r ("serial#", str, sizeof(str));
97         int flashcnt;
98         int delay;
99         u8 *led_reg = (u8 *)(CAN_BA + 0x1000);
100
101         puts ("Board: ");
102
103         if (i == -1) {
104                 puts ("### No HW ID - assuming VOM405");
105         } else {
106                 puts(str);
107         }
108
109         printf(" (PLD-Version=%02d)\n", in_8(led_reg));
110
111         /*
112          * Flash LEDs
113          */
114         for (flashcnt = 0; flashcnt < 3; flashcnt++) {
115                 out_8(led_reg, 0x40);        /* LED_B..D off */
116                 for (delay = 0; delay < 100; delay++)
117                         udelay(1000);
118                 out_8(led_reg, 0x47);        /* LED_B..D on */
119                 for (delay = 0; delay < 50; delay++)
120                         udelay(1000);
121         }
122         out_8(led_reg, 0x40);
123
124         return 0;
125 }
126
127 void reset_phy(void)
128 {
129 #ifdef CONFIG_LXT971_NO_SLEEP
130
131         /*
132          * Disable sleep mode in LXT971
133          */
134         lxt971_no_sleep();
135 #endif
136 }