]> git.sur5r.net Git - u-boot/blob - board/mpc8560ads/mpc8560ads.c
4a30bce2a79d37e71b2623ad01455b580f43b997
[u-boot] / board / mpc8560ads / mpc8560ads.c
1 /*
2  * Copyright 2004 Freescale Semiconductor.
3  * (C) Copyright 2003,Motorola Inc.
4  * Xianghua Xiao, (X.Xiao@motorola.com)
5  *
6  * (C) Copyright 2002 Scott McNutt <smcnutt@artesyncp.com>
7  *
8  * See file CREDITS for list of people who contributed to this
9  * project.
10  *
11  * This program is free software; you can redistribute it and/or
12  * modify it under the terms of the GNU General Public License as
13  * published by the Free Software Foundation; either version 2 of
14  * the License, or (at your option) any later version.
15  *
16  * This program is distributed in the hope that it will be useful,
17  * but WITHOUT ANY WARRANTY; without even the implied warranty of
18  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19  * GNU General Public License for more details.
20  *
21  * You should have received a copy of the GNU General Public License
22  * along with this program; if not, write to the Free Software
23  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
24  * MA 02111-1307 USA
25  */
26
27
28 #include <common.h>
29 #include <pci.h>
30 #include <asm/processor.h>
31 #include <asm/immap_85xx.h>
32 #include <ioports.h>
33 #include <spd.h>
34 #include <miiphy.h>
35
36 #if defined(CONFIG_OF_FLAT_TREE)
37 #include <ft_build.h>
38 #endif
39
40 #if defined(CONFIG_DDR_ECC) && !defined(CONFIG_ECC_INIT_VIA_DDRCONTROLLER)
41 extern void ddr_enable_ecc(unsigned int dram_size);
42 #endif
43
44 extern long int spd_sdram(void);
45
46 void local_bus_init(void);
47 void sdram_init(void);
48 long int fixed_sdram(void);
49
50
51 /*
52  * I/O Port configuration table
53  *
54  * if conf is 1, then that port pin will be configured at boot time
55  * according to the five values podr/pdir/ppar/psor/pdat for that entry
56  */
57
58 const iop_conf_t iop_conf_tab[4][32] = {
59
60     /* Port A configuration */
61     {   /*            conf ppar psor pdir podr pdat */
62         /* PA31 */ {   0,   1,   0,   1,   0,   0   }, /* FCC1 TxENB */
63         /* PA30 */ {   0,   1,   0,   0,   0,   0   }, /* FCC1 TxClav   */
64         /* PA29 */ {   0,   1,   0,   1,   0,   0   }, /* FCC1 TxSOC  */
65         /* PA28 */ {   0,   1,   0,   1,   0,   0   }, /* FCC1 RxENB */
66         /* PA27 */ {   0,   1,   0,   0,   0,   0   }, /* FCC1 RxSOC */
67         /* PA26 */ {   0,   1,   0,   0,   0,   0   }, /* FCC1 RxClav */
68         /* PA25 */ {   0,   1,   0,   1,   0,   0   }, /* FCC1 ATMTXD[0] */
69         /* PA24 */ {   0,   1,   0,   1,   0,   0   }, /* FCC1 ATMTXD[1] */
70         /* PA23 */ {   0,   1,   0,   1,   0,   0   }, /* FCC1 ATMTXD[2] */
71         /* PA22 */ {   0,   1,   0,   1,   0,   0   }, /* FCC1 ATMTXD[3] */
72         /* PA21 */ {   0,   1,   0,   1,   0,   0   }, /* FCC1 ATMTXD[4] */
73         /* PA20 */ {   0,   1,   0,   1,   0,   0   }, /* FCC1 ATMTXD[5] */
74         /* PA19 */ {   0,   1,   0,   1,   0,   0   }, /* FCC1 ATMTXD[6] */
75         /* PA18 */ {   0,   1,   0,   1,   0,   0   }, /* FCC1 ATMTXD[7] */
76         /* PA17 */ {   0,   1,   0,   0,   0,   0   }, /* FCC1 ATMRXD[7] */
77         /* PA16 */ {   0,   1,   0,   0,   0,   0   }, /* FCC1 ATMRXD[6] */
78         /* PA15 */ {   0,   1,   0,   0,   0,   0   }, /* FCC1 ATMRXD[5] */
79         /* PA14 */ {   0,   1,   0,   0,   0,   0   }, /* FCC1 ATMRXD[4] */
80         /* PA13 */ {   0,   1,   0,   0,   0,   0   }, /* FCC1 ATMRXD[3] */
81         /* PA12 */ {   0,   1,   0,   0,   0,   0   }, /* FCC1 ATMRXD[2] */
82         /* PA11 */ {   0,   1,   0,   0,   0,   0   }, /* FCC1 ATMRXD[1] */
83         /* PA10 */ {   0,   1,   0,   0,   0,   0   }, /* FCC1 ATMRXD[0] */
84         /* PA9  */ {   0,   1,   1,   1,   0,   0   }, /* FCC1 L1TXD */
85         /* PA8  */ {   0,   1,   1,   0,   0,   0   }, /* FCC1 L1RXD */
86         /* PA7  */ {   0,   0,   0,   1,   0,   0   }, /* PA7 */
87         /* PA6  */ {   0,   1,   1,   1,   0,   0   }, /* TDM A1 L1RSYNC */
88         /* PA5  */ {   0,   0,   0,   1,   0,   0   }, /* PA5 */
89         /* PA4  */ {   0,   0,   0,   1,   0,   0   }, /* PA4 */
90         /* PA3  */ {   0,   0,   0,   1,   0,   0   }, /* PA3 */
91         /* PA2  */ {   0,   0,   0,   1,   0,   0   }, /* PA2 */
92         /* PA1  */ {   1,   0,   0,   0,   0,   0   }, /* FREERUN */
93         /* PA0  */ {   0,   0,   0,   1,   0,   0   }  /* PA0 */
94     },
95
96     /* Port B configuration */
97     {   /*            conf ppar psor pdir podr pdat */
98         /* PB31 */ {   1,   1,   0,   1,   0,   0   }, /* FCC2 MII TX_ER */
99         /* PB30 */ {   1,   1,   0,   0,   0,   0   }, /* FCC2 MII RX_DV */
100         /* PB29 */ {   1,   1,   1,   1,   0,   0   }, /* FCC2 MII TX_EN */
101         /* PB28 */ {   1,   1,   0,   0,   0,   0   }, /* FCC2 MII RX_ER */
102         /* PB27 */ {   1,   1,   0,   0,   0,   0   }, /* FCC2 MII COL */
103         /* PB26 */ {   1,   1,   0,   0,   0,   0   }, /* FCC2 MII CRS */
104         /* PB25 */ {   1,   1,   0,   1,   0,   0   }, /* FCC2 MII TxD[3] */
105         /* PB24 */ {   1,   1,   0,   1,   0,   0   }, /* FCC2 MII TxD[2] */
106         /* PB23 */ {   1,   1,   0,   1,   0,   0   }, /* FCC2 MII TxD[1] */
107         /* PB22 */ {   1,   1,   0,   1,   0,   0   }, /* FCC2 MII TxD[0] */
108         /* PB21 */ {   1,   1,   0,   0,   0,   0   }, /* FCC2 MII RxD[0] */
109         /* PB20 */ {   1,   1,   0,   0,   0,   0   }, /* FCC2 MII RxD[1] */
110         /* PB19 */ {   1,   1,   0,   0,   0,   0   }, /* FCC2 MII RxD[2] */
111         /* PB18 */ {   1,   1,   0,   0,   0,   0   }, /* FCC2 MII RxD[3] */
112         /* PB17 */ {   0,   1,   0,   0,   0,   0   }, /* FCC3:RX_DIV */
113         /* PB16 */ {   0,   1,   0,   0,   0,   0   }, /* FCC3:RX_ERR */
114         /* PB15 */ {   0,   1,   0,   1,   0,   0   }, /* FCC3:TX_ERR */
115         /* PB14 */ {   0,   1,   0,   1,   0,   0   }, /* FCC3:TX_EN */
116         /* PB13 */ {   0,   1,   0,   0,   0,   0   }, /* FCC3:COL */
117         /* PB12 */ {   0,   1,   0,   0,   0,   0   }, /* FCC3:CRS */
118         /* PB11 */ {   0,   1,   0,   0,   0,   0   }, /* FCC3:RXD */
119         /* PB10 */ {   0,   1,   0,   0,   0,   0   }, /* FCC3:RXD */
120         /* PB9  */ {   0,   1,   0,   0,   0,   0   }, /* FCC3:RXD */
121         /* PB8  */ {   0,   1,   0,   0,   0,   0   }, /* FCC3:RXD */
122         /* PB7  */ {   0,   1,   0,   1,   0,   0   }, /* FCC3:TXD */
123         /* PB6  */ {   0,   1,   0,   1,   0,   0   }, /* FCC3:TXD */
124         /* PB5  */ {   0,   1,   0,   1,   0,   0   }, /* FCC3:TXD */
125         /* PB4  */ {   0,   1,   0,   1,   0,   0   }, /* FCC3:TXD */
126         /* PB3  */ {   0,   0,   0,   0,   0,   0   }, /* pin doesn't exist */
127         /* PB2  */ {   0,   0,   0,   0,   0,   0   }, /* pin doesn't exist */
128         /* PB1  */ {   0,   0,   0,   0,   0,   0   }, /* pin doesn't exist */
129         /* PB0  */ {   0,   0,   0,   0,   0,   0   }  /* pin doesn't exist */
130     },
131
132     /* Port C */
133     {   /*            conf ppar psor pdir podr pdat */
134         /* PC31 */ {   0,   0,   0,   1,   0,   0   }, /* PC31 */
135         /* PC30 */ {   0,   0,   0,   1,   0,   0   }, /* PC30 */
136         /* PC29 */ {   0,   1,   1,   0,   0,   0   }, /* SCC1 EN *CLSN */
137         /* PC28 */ {   0,   0,   0,   1,   0,   0   }, /* PC28 */
138         /* PC27 */ {   0,   0,   0,   1,   0,   0   }, /* UART Clock in */
139         /* PC26 */ {   0,   0,   0,   1,   0,   0   }, /* PC26 */
140         /* PC25 */ {   0,   0,   0,   1,   0,   0   }, /* PC25 */
141         /* PC24 */ {   0,   0,   0,   1,   0,   0   }, /* PC24 */
142         /* PC23 */ {   0,   1,   0,   1,   0,   0   }, /* ATMTFCLK */
143         /* PC22 */ {   0,   1,   0,   0,   0,   0   }, /* ATMRFCLK */
144         /* PC21 */ {   0,   1,   0,   0,   0,   0   }, /* SCC1 EN RXCLK */
145         /* PC20 */ {   0,   1,   0,   0,   0,   0   }, /* SCC1 EN TXCLK */
146         /* PC19 */ {   1,   1,   0,   0,   0,   0   }, /* FCC2 MII RX_CLK CLK13 */
147         /* PC18 */ {   1,   1,   0,   0,   0,   0   }, /* FCC Tx Clock (CLK14) */
148         /* PC17 */ {   0,   0,   0,   1,   0,   0   }, /* PC17 */
149         /* PC16 */ {   0,   1,   0,   0,   0,   0   }, /* FCC Tx Clock (CLK16) */
150         /* PC15 */ {   1,   1,   0,   0,   0,   0   }, /* PC15 */
151         /* PC14 */ {   0,   1,   0,   0,   0,   0   }, /* SCC1 EN *CD */
152         /* PC13 */ {   0,   0,   0,   1,   0,   0   }, /* PC13 */
153         /* PC12 */ {   0,   1,   0,   1,   0,   0   }, /* PC12 */
154         /* PC11 */ {   0,   0,   0,   1,   0,   0   }, /* LXT971 transmit control */
155         /* PC10 */ {   1,   0,   0,   1,   0,   0   }, /* FETHMDC */
156         /* PC9  */ {   1,   0,   0,   0,   0,   0   }, /* FETHMDIO */
157         /* PC8  */ {   0,   0,   0,   1,   0,   0   }, /* PC8 */
158         /* PC7  */ {   0,   0,   0,   1,   0,   0   }, /* PC7 */
159         /* PC6  */ {   0,   0,   0,   1,   0,   0   }, /* PC6 */
160         /* PC5  */ {   0,   0,   0,   1,   0,   0   }, /* PC5 */
161         /* PC4  */ {   0,   0,   0,   1,   0,   0   }, /* PC4 */
162         /* PC3  */ {   0,   0,   0,   1,   0,   0   }, /* PC3 */
163         /* PC2  */ {   0,   0,   0,   1,   0,   1   }, /* ENET FDE */
164         /* PC1  */ {   0,   0,   0,   1,   0,   0   }, /* ENET DSQE */
165         /* PC0  */ {   0,   0,   0,   1,   0,   0   }, /* ENET LBK */
166     },
167
168     /* Port D */
169     {   /*            conf ppar psor pdir podr pdat */
170         /* PD31 */ {   1,   1,   0,   0,   0,   0   }, /* SCC1 EN RxD */
171         /* PD30 */ {   1,   1,   1,   1,   0,   0   }, /* SCC1 EN TxD */
172         /* PD29 */ {   1,   1,   0,   1,   0,   0   }, /* SCC1 EN TENA */
173         /* PD28 */ {   0,   1,   0,   0,   0,   0   }, /* PD28 */
174         /* PD27 */ {   0,   1,   1,   1,   0,   0   }, /* PD27 */
175         /* PD26 */ {   0,   0,   0,   1,   0,   0   }, /* PD26 */
176         /* PD25 */ {   0,   0,   0,   1,   0,   0   }, /* PD25 */
177         /* PD24 */ {   0,   0,   0,   1,   0,   0   }, /* PD24 */
178         /* PD23 */ {   0,   0,   0,   1,   0,   0   }, /* PD23 */
179         /* PD22 */ {   0,   0,   0,   1,   0,   0   }, /* PD22 */
180         /* PD21 */ {   0,   0,   0,   1,   0,   0   }, /* PD21 */
181         /* PD20 */ {   0,   0,   0,   1,   0,   0   }, /* PD20 */
182         /* PD19 */ {   0,   0,   0,   1,   0,   0   }, /* PD19 */
183         /* PD18 */ {   0,   0,   0,   1,   0,   0   }, /* PD18 */
184         /* PD17 */ {   0,   1,   0,   0,   0,   0   }, /* FCC1 ATMRXPRTY */
185         /* PD16 */ {   0,   1,   0,   1,   0,   0   }, /* FCC1 ATMTXPRTY */
186         /* PD15 */ {   0,   1,   1,   0,   1,   0   }, /* I2C SDA */
187         /* PD14 */ {   0,   0,   0,   1,   0,   0   }, /* LED */
188         /* PD13 */ {   0,   0,   0,   0,   0,   0   }, /* PD13 */
189         /* PD12 */ {   0,   0,   0,   0,   0,   0   }, /* PD12 */
190         /* PD11 */ {   0,   0,   0,   0,   0,   0   }, /* PD11 */
191         /* PD10 */ {   0,   0,   0,   0,   0,   0   }, /* PD10 */
192         /* PD9  */ {   0,   1,   0,   1,   0,   0   }, /* SMC1 TXD */
193         /* PD8  */ {   0,   1,   0,   0,   0,   0   }, /* SMC1 RXD */
194         /* PD7  */ {   0,   0,   0,   1,   0,   1   }, /* PD7 */
195         /* PD6  */ {   0,   0,   0,   1,   0,   1   }, /* PD6 */
196         /* PD5  */ {   0,   0,   0,   1,   0,   1   }, /* PD5 */
197         /* PD4  */ {   0,   0,   0,   1,   0,   1   }, /* PD4 */
198         /* PD3  */ {   0,   0,   0,   0,   0,   0   }, /* pin doesn't exist */
199         /* PD2  */ {   0,   0,   0,   0,   0,   0   }, /* pin doesn't exist */
200         /* PD1  */ {   0,   0,   0,   0,   0,   0   }, /* pin doesn't exist */
201         /* PD0  */ {   0,   0,   0,   0,   0,   0   }  /* pin doesn't exist */
202     }
203 };
204
205
206 /*
207  * MPC8560ADS Board Status & Control Registers
208  */
209 typedef struct bcsr_ {
210         volatile unsigned char bcsr0;
211         volatile unsigned char bcsr1;
212         volatile unsigned char bcsr2;
213         volatile unsigned char bcsr3;
214         volatile unsigned char bcsr4;
215         volatile unsigned char bcsr5;
216 } bcsr_t;
217
218
219 int board_early_init_f (void)
220 {
221     return 0;
222 }
223
224 void reset_phy (void)
225 {
226 #if defined(CONFIG_ETHER_ON_FCC) /* avoid compile warnings for now */
227         volatile bcsr_t *bcsr = (bcsr_t *) CFG_BCSR;
228 #endif
229         /* reset Giga bit Ethernet port if needed here */
230
231         /* reset the CPM FEC port */
232 #if (CONFIG_ETHER_INDEX == 2)
233         bcsr->bcsr2 &= ~FETH2_RST;
234         udelay(2);
235         bcsr->bcsr2 |=  FETH2_RST;
236         udelay(1000);
237 #elif (CONFIG_ETHER_INDEX == 3)
238         bcsr->bcsr3 &= ~FETH3_RST;
239         udelay(2);
240         bcsr->bcsr3 |=  FETH3_RST;
241         udelay(1000);
242 #endif
243 #if defined(CONFIG_MII) && defined(CONFIG_ETHER_ON_FCC)
244         /* reset PHY */
245         miiphy_reset("FCC1 ETHERNET", 0x0);
246
247         /* change PHY address to 0x02 */
248         bb_miiphy_write(NULL, 0, PHY_MIPSCR, 0xf028);
249
250         bb_miiphy_write(NULL, 0x02, PHY_BMCR,
251                         PHY_BMCR_AUTON | PHY_BMCR_RST_NEG);
252 #endif /* CONFIG_MII */
253 }
254
255
256 int checkboard (void)
257 {
258         puts("Board: ADS\n");
259
260 #ifdef CONFIG_PCI
261         printf("    PCI1: 32 bit, %d MHz (compiled)\n",
262                CONFIG_SYS_CLK_FREQ / 1000000);
263 #else
264         printf("    PCI1: disabled\n");
265 #endif
266
267         /*
268          * Initialize local bus.
269          */
270         local_bus_init();
271
272         return 0;
273 }
274
275
276 long int
277 initdram(int board_type)
278 {
279         long dram_size = 0;
280         extern long spd_sdram (void);
281
282         puts("Initializing\n");
283
284 #if defined(CONFIG_DDR_DLL)
285         {
286             volatile ccsr_gur_t *gur = (void *)(CFG_MPC85xx_GUTS_ADDR);
287             uint temp_ddrdll = 0;
288
289             /*
290              * Work around to stabilize DDR DLL
291              */
292             temp_ddrdll = gur->ddrdllcr;
293             gur->ddrdllcr = ((temp_ddrdll & 0xff) << 16) | 0x80000000;
294             asm("sync;isync;msync");
295         }
296 #endif
297
298 #if defined(CONFIG_SPD_EEPROM)
299         dram_size = spd_sdram ();
300 #else
301         dram_size = fixed_sdram ();
302 #endif
303
304 #if defined(CONFIG_DDR_ECC) && !defined(CONFIG_ECC_INIT_VIA_DDRCONTROLLER)
305         /*
306          * Initialize and enable DDR ECC.
307          */
308         ddr_enable_ecc(dram_size);
309 #endif
310
311         /*
312          * Initialize SDRAM.
313          */
314         sdram_init();
315
316         puts("    DDR: ");
317         return dram_size;
318 }
319
320
321 /*
322  * Initialize Local Bus
323  */
324
325 void
326 local_bus_init(void)
327 {
328         volatile immap_t *immap = (immap_t *)CFG_IMMR;
329         volatile ccsr_gur_t *gur = (void *)(CFG_MPC85xx_GUTS_ADDR);
330         volatile ccsr_lbc_t *lbc = &immap->im_lbc;
331
332         uint clkdiv;
333         uint lbc_hz;
334         sys_info_t sysinfo;
335
336         /*
337          * Errata LBC11.
338          * Fix Local Bus clock glitch when DLL is enabled.
339          *
340          * If localbus freq is < 66Mhz, DLL bypass mode must be used.
341          * If localbus freq is > 133Mhz, DLL can be safely enabled.
342          * Between 66 and 133, the DLL is enabled with an override workaround.
343          */
344
345         get_sys_info(&sysinfo);
346         clkdiv = lbc->lcrr & 0x0f;
347         lbc_hz = sysinfo.freqSystemBus / 1000000 / clkdiv;
348
349         if (lbc_hz < 66) {
350                 lbc->lcrr = CFG_LBC_LCRR | 0x80000000;  /* DLL Bypass */
351
352         } else if (lbc_hz >= 133) {
353                 lbc->lcrr = CFG_LBC_LCRR & (~0x80000000); /* DLL Enabled */
354
355         } else {
356                 /*
357                  * On REV1 boards, need to change CLKDIV before enable DLL.
358                  * Default CLKDIV is 8, change it to 4 temporarily.
359                  */
360                 uint pvr = get_pvr();
361                 uint temp_lbcdll = 0;
362
363                 if (pvr == PVR_85xx_REV1) {
364                         /* FIXME: Justify the high bit here. */
365                         lbc->lcrr = 0x10000004;
366                 }
367
368                 lbc->lcrr = CFG_LBC_LCRR & (~0x80000000);/* DLL Enabled */
369                 udelay(200);
370
371                 /*
372                  * Sample LBC DLL ctrl reg, upshift it to set the
373                  * override bits.
374                  */
375                 temp_lbcdll = gur->lbcdllcr;
376                 gur->lbcdllcr = (((temp_lbcdll & 0xff) << 16) | 0x80000000);
377                 asm("sync;isync;msync");
378         }
379 }
380
381
382 /*
383  * Initialize SDRAM memory on the Local Bus.
384  */
385
386 void
387 sdram_init(void)
388 {
389         volatile immap_t *immap = (immap_t *)CFG_IMMR;
390         volatile ccsr_lbc_t *lbc= &immap->im_lbc;
391         uint *sdram_addr = (uint *)CFG_LBC_SDRAM_BASE;
392
393         puts("    SDRAM: ");
394         print_size (CFG_LBC_SDRAM_SIZE * 1024 * 1024, "\n");
395
396         /*
397          * Setup SDRAM Base and Option Registers
398          */
399         lbc->or2 = CFG_OR2_PRELIM;
400         lbc->br2 = CFG_BR2_PRELIM;
401         lbc->lbcr = CFG_LBC_LBCR;
402         asm("msync");
403
404         lbc->lsrt = CFG_LBC_LSRT;
405         lbc->mrtpr = CFG_LBC_MRTPR;
406         asm("sync");
407
408         /*
409          * Configure the SDRAM controller.
410          */
411         lbc->lsdmr = CFG_LBC_LSDMR_1;
412         asm("sync");
413         *sdram_addr = 0xff;
414         ppcDcbf((unsigned long) sdram_addr);
415         udelay(100);
416
417         lbc->lsdmr = CFG_LBC_LSDMR_2;
418         asm("sync");
419         *sdram_addr = 0xff;
420         ppcDcbf((unsigned long) sdram_addr);
421         udelay(100);
422
423         lbc->lsdmr = CFG_LBC_LSDMR_3;
424         asm("sync");
425         *sdram_addr = 0xff;
426         ppcDcbf((unsigned long) sdram_addr);
427         udelay(100);
428
429         lbc->lsdmr = CFG_LBC_LSDMR_4;
430         asm("sync");
431         *sdram_addr = 0xff;
432         ppcDcbf((unsigned long) sdram_addr);
433         udelay(100);
434
435         lbc->lsdmr = CFG_LBC_LSDMR_5;
436         asm("sync");
437         *sdram_addr = 0xff;
438         ppcDcbf((unsigned long) sdram_addr);
439         udelay(100);
440 }
441
442
443 #if defined(CFG_DRAM_TEST)
444 int testdram (void)
445 {
446         uint *pstart = (uint *) CFG_MEMTEST_START;
447         uint *pend = (uint *) CFG_MEMTEST_END;
448         uint *p;
449
450         printf("SDRAM test phase 1:\n");
451         for (p = pstart; p < pend; p++)
452                 *p = 0xaaaaaaaa;
453
454         for (p = pstart; p < pend; p++) {
455                 if (*p != 0xaaaaaaaa) {
456                         printf ("SDRAM test fails at: %08x\n", (uint) p);
457                         return 1;
458                 }
459         }
460
461         printf("SDRAM test phase 2:\n");
462         for (p = pstart; p < pend; p++)
463                 *p = 0x55555555;
464
465         for (p = pstart; p < pend; p++) {
466                 if (*p != 0x55555555) {
467                         printf ("SDRAM test fails at: %08x\n", (uint) p);
468                         return 1;
469                 }
470         }
471
472         printf("SDRAM test passed.\n");
473         return 0;
474 }
475 #endif
476
477
478 #if !defined(CONFIG_SPD_EEPROM)
479 /*************************************************************************
480  *  fixed sdram init -- doesn't use serial presence detect.
481  ************************************************************************/
482 long int fixed_sdram (void)
483 {
484   #ifndef CFG_RAMBOOT
485         volatile immap_t *immap = (immap_t *)CFG_IMMR;
486         volatile ccsr_ddr_t *ddr= &immap->im_ddr;
487
488         ddr->cs0_bnds = CFG_DDR_CS0_BNDS;
489         ddr->cs0_config = CFG_DDR_CS0_CONFIG;
490         ddr->timing_cfg_1 = CFG_DDR_TIMING_1;
491         ddr->timing_cfg_2 = CFG_DDR_TIMING_2;
492         ddr->sdram_mode = CFG_DDR_MODE;
493         ddr->sdram_interval = CFG_DDR_INTERVAL;
494     #if defined (CONFIG_DDR_ECC)
495         ddr->err_disable = 0x0000000D;
496         ddr->err_sbe = 0x00ff0000;
497     #endif
498         asm("sync;isync;msync");
499         udelay(500);
500     #if defined (CONFIG_DDR_ECC)
501         /* Enable ECC checking */
502         ddr->sdram_cfg = (CFG_DDR_CONTROL | 0x20000000);
503     #else
504         ddr->sdram_cfg = CFG_DDR_CONTROL;
505     #endif
506         asm("sync; isync; msync");
507         udelay(500);
508   #endif
509         return CFG_SDRAM_SIZE * 1024 * 1024;
510 }
511 #endif  /* !defined(CONFIG_SPD_EEPROM) */
512
513
514 #if defined(CONFIG_PCI)
515 /*
516  * Initialize PCI Devices, report devices found.
517  */
518
519 #ifndef CONFIG_PCI_PNP
520 static struct pci_config_table pci_mpc85xxads_config_table[] = {
521     { PCI_ANY_ID, PCI_ANY_ID, PCI_ANY_ID, PCI_ANY_ID,
522       PCI_IDSEL_NUMBER, PCI_ANY_ID,
523       pci_cfgfunc_config_device, { PCI_ENET0_IOADDR,
524                                    PCI_ENET0_MEMADDR,
525                                    PCI_COMMAND_MEMORY | PCI_COMMAND_MASTER
526       } },
527     { }
528 };
529 #endif
530
531
532 static struct pci_controller hose = {
533 #ifndef CONFIG_PCI_PNP
534         config_table: pci_mpc85xxads_config_table,
535 #endif
536 };
537
538 #endif  /* CONFIG_PCI */
539
540
541 void
542 pci_init_board(void)
543 {
544 #ifdef CONFIG_PCI
545         pci_mpc85xx_init(&hose);
546 #endif /* CONFIG_PCI */
547 }
548
549
550 #if defined(CONFIG_OF_FLAT_TREE) && defined(CONFIG_OF_BOARD_SETUP)
551 void
552 ft_soc_setup(void *blob, bd_t *bd)
553 {
554         u32 *p;
555         int len;
556
557         p = ft_get_prop(blob, "/" OF_SOC "/cpm@e0000000/brg-frequency", &len);
558
559         if (p != NULL)
560                 *p = cpu_to_be32(bd->bi_brgfreq);
561
562         p = ft_get_prop(blob,
563                         "/" OF_SOC "/cpm@e0000000/scc@91a00/current-speed",
564                         &len);
565         if (p != NULL)
566                 *p = cpu_to_be32(bd->bi_baudrate);
567
568         p = ft_get_prop(blob,
569                         "/" OF_SOC "/cpm@e0000000/scc@91a20/current-speed",
570                         &len);
571         if (p != NULL)
572                 *p = cpu_to_be32(bd->bi_baudrate);
573 }
574
575 void
576 ft_board_setup(void *blob, bd_t *bd)
577 {
578         ft_cpu_setup(blob, bd);
579         ft_soc_setup(blob, bd);
580 }
581 #endif