]> git.sur5r.net Git - u-boot/blob - board/r2dplus/r2dplus.c
8fb8ff667a328a026895507fa708fd6162c7616f
[u-boot] / board / r2dplus / r2dplus.c
1 /*
2  * Copyright (C) 2007,2008
3  * Nobuhiro Iwamatsu <iwamatsu@nigauri.org>
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 #include <common.h>
25 #include <ide.h>
26 #include <asm/processor.h>
27 #include <asm/io.h>
28 #include <asm/pci.h>
29
30 int checkboard(void)
31 {
32         puts("BOARD: Renesas Solutions R2D Plus\n");
33         return 0;
34 }
35
36 int board_init(void)
37 {
38         return 0;
39 }
40
41 int dram_init(void)
42 {
43         DECLARE_GLOBAL_DATA_PTR;
44
45         gd->bd->bi_memstart = CFG_SDRAM_BASE;
46         gd->bd->bi_memsize = CFG_SDRAM_SIZE;
47         printf("DRAM:  %dMB\n", CFG_SDRAM_SIZE / (1024 * 1024));
48         return 0;
49 }
50
51 int board_late_init(void)
52 {
53         return 0;
54 }
55
56 #define FPGA_BASE               0xA4000000
57 #define FPGA_CFCTL              (FPGA_BASE + 0x04)
58 #define CFCTL_EN                (0x432)
59 #define FPGA_CFPOW              (FPGA_BASE + 0x06)
60 #define CFPOW_ON                (0x02)
61 #define FPGA_CFCDINTCLR (FPGA_BASE + 0x2A)
62 #define CFCDINTCLR_EN   (0x01)
63
64 void ide_set_reset(int idereset)
65 {
66         /* if reset = 1 IDE reset will be asserted */
67         if (idereset) {
68                 outw(CFCTL_EN, FPGA_CFCTL);     /* CF enable */
69                 outw(inw(FPGA_CFPOW)|CFPOW_ON, FPGA_CFPOW); /* Power OM */
70                 outw(CFCDINTCLR_EN, FPGA_CFCDINTCLR); /* Int clear */
71         }
72 }
73
74 static struct pci_controller hose;
75 void pci_init_board(void)
76 {
77         pci_sh7751_init(&hose);
78 }