]> git.sur5r.net Git - u-boot/blob - drivers/usb/host/ehci-fsl.c
b2d294ee88f4d8ff3c448d967c71b9aeb50cb15e
[u-boot] / drivers / usb / host / ehci-fsl.c
1 /*
2  * (C) Copyright 2009, 2011 Freescale Semiconductor, Inc.
3  *
4  * (C) Copyright 2008, Excito Elektronik i Sk=E5ne AB
5  *
6  * Author: Tor Krill tor@excito.com
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 #include <common.h>
25 #include <pci.h>
26 #include <usb.h>
27 #include <asm/io.h>
28 #include <usb/ehci-fsl.h>
29 #include <hwconfig.h>
30
31 #include "ehci.h"
32 #include "ehci-core.h"
33
34 /*
35  * Create the appropriate control structures to manage
36  * a new EHCI host controller.
37  *
38  * Excerpts from linux ehci fsl driver.
39  */
40 int ehci_hcd_init(void)
41 {
42         struct usb_ehci *ehci;
43         const char *phy_type = NULL;
44         size_t len;
45 #ifdef CONFIG_SYS_FSL_USB_INTERNAL_UTMI_PHY
46         char usb_phy[5];
47
48         usb_phy[0] = '\0';
49 #endif
50
51         ehci = (struct usb_ehci *)CONFIG_SYS_FSL_USB_ADDR;
52         hccr = (struct ehci_hccr *)((uint32_t)&ehci->caplength);
53         hcor = (struct ehci_hcor *)((uint32_t) hccr +
54                         HC_LENGTH(ehci_readl(&hccr->cr_capbase)));
55
56         /* Set to Host mode */
57         setbits_le32(&ehci->usbmode, CM_HOST);
58
59         out_be32(&ehci->snoop1, SNOOP_SIZE_2GB);
60         out_be32(&ehci->snoop2, 0x80000000 | SNOOP_SIZE_2GB);
61
62         /* Init phy */
63         if (hwconfig_sub("usb1", "phy_type"))
64                 phy_type = hwconfig_subarg("usb1", "phy_type", &len);
65         else
66                 phy_type = getenv("usb_phy_type");
67
68         if (!phy_type) {
69 #ifdef CONFIG_SYS_FSL_USB_INTERNAL_UTMI_PHY
70                 /* if none specified assume internal UTMI */
71                 strcpy(usb_phy, "utmi");
72                 phy_type = usb_phy;
73 #else
74                 printf("WARNING: USB phy type not defined !!\n");
75                 return -1;
76 #endif
77         }
78
79         if (!strcmp(phy_type, "utmi")) {
80 #if defined(CONFIG_SYS_FSL_USB_INTERNAL_UTMI_PHY)
81                 setbits_be32(&ehci->control, PHY_CLK_SEL_UTMI);
82                 setbits_be32(&ehci->control, UTMI_PHY_EN);
83                 udelay(1000); /* delay required for PHY Clk to appear */
84 #endif
85                 out_le32(&(hcor->or_portsc[0]), PORT_PTS_UTMI);
86         } else {
87 #if defined(CONFIG_SYS_FSL_USB_INTERNAL_UTMI_PHY)
88                 clrbits_be32(&ehci->control, UTMI_PHY_EN);
89                 setbits_be32(&ehci->control, PHY_CLK_SEL_ULPI);
90                 udelay(1000); /* delay required for PHY Clk to appear */
91 #endif
92                 out_le32(&(hcor->or_portsc[0]), PORT_PTS_ULPI);
93         }
94
95         /* Enable interface. */
96         setbits_be32(&ehci->control, USB_EN);
97
98         out_be32(&ehci->prictrl, 0x0000000c);
99         out_be32(&ehci->age_cnt_limit, 0x00000040);
100         out_be32(&ehci->sictrl, 0x00000001);
101
102         in_le32(&ehci->usbmode);
103
104         return 0;
105 }
106
107 /*
108  * Destroy the appropriate control structures corresponding
109  * the the EHCI host controller.
110  */
111 int ehci_hcd_stop(void)
112 {
113         return 0;
114 }