]> git.sur5r.net Git - openocd/blob - src/target/arm11.h
6e3b1d1536e304f4156fdadf1ab194cad0cc033f
[openocd] / src / target / arm11.h
1 /***************************************************************************
2  *   Copyright (C) 2008 digenius technology GmbH.                          *
3  *                                                                         *
4  *   This program is free software; you can redistribute it and/or modify  *
5  *   it under the terms of the GNU General Public License as published by  *
6  *   the Free Software Foundation; either version 2 of the License, or     *
7  *   (at your option) any later version.                                   *
8  *                                                                         *
9  *   This program is distributed in the hope that it will be useful,       *
10  *   but WITHOUT ANY WARRANTY; without even the implied warranty of        *
11  *   MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the         *
12  *   GNU General Public License for more details.                          *
13  *                                                                         *
14  *   You should have received a copy of the GNU General Public License     *
15  *   along with this program; if not, write to the                         *
16  *   Free Software Foundation, Inc.,                                       *
17  *   59 Temple Place - Suite 330, Boston, MA  02111-1307, USA.             *
18  ***************************************************************************/
19
20 #ifndef ARM11_H
21 #define ARM11_H
22
23 #include "target.h"
24 #include "register.h"
25 #include "embeddedice.h"
26 #include "arm_jtag.h"
27
28
29 #define bool    int
30 #define true    1
31 #define false   0
32
33 #define asizeof(x)      (sizeof(x) / sizeof((x)[0]))
34
35 #define NEW(type, variable, items) \
36     type * variable = malloc(sizeof(type) * items)
37
38
39 #define ARM11_REGCACHE_MODEREGS         0
40 #define ARM11_REGCACHE_FREGS            0
41
42 #define ARM11_REGCACHE_COUNT            (20 +                                   \
43                                          23 * ARM11_REGCACHE_MODEREGS +         \
44                                           9 * ARM11_REGCACHE_FREGS)
45
46
47 typedef struct arm11_register_history_s
48 {
49     u32     value;
50     u8      valid;
51 }arm11_register_history_t;
52
53 enum arm11_debug_version
54 {
55     ARM11_DEBUG_V6      = 0x01,
56     ARM11_DEBUG_V61     = 0x02,
57     ARM11_DEBUG_V7      = 0x03,
58     ARM11_DEBUG_V7_CP14 = 0x04,
59 };
60
61 typedef struct arm11_common_s
62 {
63     target_t *  target;
64
65     arm_jtag_t  jtag_info;
66
67     /** \name Processor type detection */
68     /*@{*/
69
70     u32         device_id;          /**< IDCODE readout                         */
71     u32         didr;               /**< DIDR readout (debug capabilities)      */
72     u8          implementor;        /**< DIDR Implementor readout               */
73
74     size_t      brp;                /**< Number of Breakpoint Register Pairs from DIDR  */
75     size_t      wrp;                /**< Number of Watchpoint Register Pairs from DIDR  */
76
77     enum arm11_debug_version
78                 debug_version;      /**< ARM debug architecture from DIDR       */
79     /*@}*/
80
81
82     u32         last_dscr;          /**< Last retrieved DSCR value;
83                                      *   Can be used to detect changes          */
84
85     u8          trst_active;
86     u8          halt_requested;
87
88     /** \name Shadow registers to save processor state */
89     /*@{*/
90
91     reg_t *     reg_list;                               /**< target register list */
92     u32         reg_values[ARM11_REGCACHE_COUNT];       /**< data for registers */
93
94     /*@}*/
95
96     arm11_register_history_t
97                 reg_history[ARM11_REGCACHE_COUNT];      /**< register state before last resume */
98
99
100     size_t      free_brps;                              /**< keep track of breakpoints allocated by arm11_add_breakpoint() */
101     size_t      free_wrps;                              /**< keep track of breakpoints allocated by arm11_add_watchpoint() */
102
103 } arm11_common_t;
104
105
106 /**
107  * ARM11 DBGTAP instructions 
108  * 
109  * http://infocenter.arm.com/help/topic/com.arm.doc.ddi0301f/I1006229.html
110  */
111 enum arm11_instructions
112 {
113     ARM11_EXTEST    = 0x00,
114     ARM11_SCAN_N    = 0x02,
115     ARM11_RESTART   = 0x04,
116     ARM11_HALT      = 0x08,
117     ARM11_INTEST    = 0x0C,
118     ARM11_ITRSEL    = 0x1D,
119     ARM11_IDCODE    = 0x1E,
120     ARM11_BYPASS    = 0x1F,
121 };
122
123 enum arm11_dscr
124 {
125     ARM11_DSCR_CORE_HALTED                              = 1 << 0,
126     ARM11_DSCR_CORE_RESTARTED                           = 1 << 1,
127
128     ARM11_DSCR_METHOD_OF_DEBUG_ENTRY_MASK               = 0x0F << 2,
129     ARM11_DSCR_METHOD_OF_DEBUG_ENTRY_HALT               = 0x00 << 2,
130     ARM11_DSCR_METHOD_OF_DEBUG_ENTRY_BREAKPOINT         = 0x01 << 2,
131     ARM11_DSCR_METHOD_OF_DEBUG_ENTRY_WATCHPOINT         = 0x02 << 2,
132     ARM11_DSCR_METHOD_OF_DEBUG_ENTRY_BKPT_INSTRUCTION   = 0x03 << 2,
133     ARM11_DSCR_METHOD_OF_DEBUG_ENTRY_EDBGRQ             = 0x04 << 2,
134     ARM11_DSCR_METHOD_OF_DEBUG_ENTRY_VECTOR_CATCH       = 0x05 << 2,
135
136     ARM11_DSCR_STICKY_PRECISE_DATA_ABORT                = 1 << 6,
137     ARM11_DSCR_STICKY_IMPRECISE_DATA_ABORT              = 1 << 7,
138     ARM11_DSCR_EXECUTE_ARM_INSTRUCTION_ENABLE           = 1 << 13,
139     ARM11_DSCR_MODE_SELECT                              = 1 << 14,
140     ARM11_DSCR_WDTR_FULL                                = 1 << 29,
141     ARM11_DSCR_RDTR_FULL                                = 1 << 30,
142 };
143
144 enum arm11_cpsr
145 {
146     ARM11_CPSR_T                                = 1 << 5,
147     ARM11_CPSR_J                                = 1 << 24,
148 };
149
150 enum arm11_sc7
151 {
152     ARM11_SC7_NULL                              = 0,
153     ARM11_SC7_VCR                               = 7,
154     ARM11_SC7_PC                                = 8,
155     ARM11_SC7_BVR0                              = 64,
156     ARM11_SC7_BCR0                              = 80,
157     ARM11_SC7_WVR0                              = 96,
158     ARM11_SC7_WCR0                              = 112,
159 };
160
161
162
163 typedef struct arm11_reg_state_s
164 {
165     u32                         def_index;
166     target_t *                  target;
167 } arm11_reg_state_t;
168
169
170
171
172 /* poll current target status */
173 int arm11_poll(struct target_s *target);
174 /* architecture specific status reply */
175 int arm11_arch_state(struct target_s *target);
176
177 /* target request support */
178 int arm11_target_request_data(struct target_s *target, u32 size, u8 *buffer);
179
180 /* target execution control */
181 int arm11_halt(struct target_s *target);
182 int arm11_resume(struct target_s *target, int current, u32 address, int handle_breakpoints, int debug_execution);
183 int arm11_step(struct target_s *target, int current, u32 address, int handle_breakpoints);
184
185 /* target reset control */
186 int arm11_assert_reset(struct target_s *target);
187 int arm11_deassert_reset(struct target_s *target);
188 int arm11_soft_reset_halt(struct target_s *target);
189 int arm11_prepare_reset_halt(struct target_s *target);
190
191 /* target register access for gdb */
192 int arm11_get_gdb_reg_list(struct target_s *target, struct reg_s **reg_list[], int *reg_list_size);
193
194 /* target memory access 
195 * size: 1 = byte (8bit), 2 = half-word (16bit), 4 = word (32bit)
196 * count: number of items of <size>
197 */
198 int arm11_read_memory(struct target_s *target, u32 address, u32 size, u32 count, u8 *buffer);
199 int arm11_write_memory(struct target_s *target, u32 address, u32 size, u32 count, u8 *buffer);
200
201 /* write target memory in multiples of 4 byte, optimized for writing large quantities of data */
202 int arm11_bulk_write_memory(struct target_s *target, u32 address, u32 count, u8 *buffer);
203
204 int arm11_checksum_memory(struct target_s *target, u32 address, u32 count, u32* checksum);
205
206 /* target break-/watchpoint control 
207 * rw: 0 = write, 1 = read, 2 = access
208 */
209 int arm11_add_breakpoint(struct target_s *target, breakpoint_t *breakpoint);
210 int arm11_remove_breakpoint(struct target_s *target, breakpoint_t *breakpoint);
211 int arm11_add_watchpoint(struct target_s *target, watchpoint_t *watchpoint);
212 int arm11_remove_watchpoint(struct target_s *target, watchpoint_t *watchpoint);
213
214 /* target algorithm support */
215 int arm11_run_algorithm(struct target_s *target, int num_mem_params, mem_param_t *mem_params, int num_reg_params, reg_param_t *reg_param, u32 entry_point, u32 exit_point, int timeout_ms, void *arch_info);
216
217 int arm11_register_commands(struct command_context_s *cmd_ctx);
218 int arm11_target_command(struct command_context_s *cmd_ctx, char *cmd, char **args, int argc, struct target_s *target);
219 int arm11_init_target(struct command_context_s *cmd_ctx, struct target_s *target);
220 int arm11_quit(void);
221
222
223 /* helpers */
224 void arm11_build_reg_cache(target_t *target);
225
226 void arm11_record_register_history(arm11_common_t * arm11);
227 void arm11_dump_reg_changes(arm11_common_t * arm11);
228
229
230 /* internals */
231
232 void arm11_setup_field          (arm11_common_t * arm11, int num_bits, void * in_data, void * out_data, scan_field_t * field);
233 void arm11_add_IR               (arm11_common_t * arm11, u8 instr, enum tap_state state);
234 void arm11_add_debug_SCAN_N     (arm11_common_t * arm11, u8 chain, enum tap_state state);
235 void arm11_add_debug_INST       (arm11_common_t * arm11, u32 inst, u8 * flag, enum tap_state state);
236 u32  arm11_read_DSCR            (arm11_common_t * arm11);
237 void arm11_write_DSCR           (arm11_common_t * arm11, u32 dscr);
238
239 enum target_debug_reason arm11_get_DSCR_debug_reason(u32 dscr);
240
241 void arm11_run_instr_data_prepare               (arm11_common_t * arm11);
242 void arm11_run_instr_data_finish                (arm11_common_t * arm11);
243 void arm11_run_instr_no_data                    (arm11_common_t * arm11, u32 * opcode, size_t count);
244 void arm11_run_instr_no_data1                   (arm11_common_t * arm11, u32 opcode);
245 void arm11_run_instr_data_to_core               (arm11_common_t * arm11, u32 opcode, u32 * data, size_t count);
246 void arm11_run_instr_data_to_core_noack         (arm11_common_t * arm11, u32 opcode, u32 * data, size_t count);
247 void arm11_run_instr_data_to_core1              (arm11_common_t * arm11, u32 opcode, u32 data);
248 void arm11_run_instr_data_from_core             (arm11_common_t * arm11, u32 opcode, u32 * data, size_t count);
249 void arm11_run_instr_data_from_core_via_r0      (arm11_common_t * arm11, u32 opcode, u32 * data);
250 void arm11_run_instr_data_to_core_via_r0        (arm11_common_t * arm11, u32 opcode, u32 data);
251
252 int arm11_add_dr_scan_vc(int num_fields, scan_field_t *fields, enum tap_state state);
253 int arm11_add_ir_scan_vc(int num_fields, scan_field_t *fields, enum tap_state state);
254
255
256 /** Used to make a list of read/write commands for scan chain 7
257  *
258  *  Use with arm11_sc7_run()
259  */
260 typedef struct arm11_sc7_action_s
261 {
262     bool    write;                              /**< Access mode: true for write, false for read.       */
263     u8      address;                            /**< Register address mode. Use enum #arm11_sc7         */
264     u32     value;                              /**< If write then set this to value to be written.
265                                                      In read mode this receives the read value when the
266                                                      function returns.                                  */
267 } arm11_sc7_action_t;
268
269 void arm11_sc7_run(arm11_common_t * arm11, arm11_sc7_action_t * actions, size_t count);
270
271 /* Mid-level helper functions */
272 void arm11_sc7_clear_vbw(arm11_common_t * arm11);
273 void arm11_sc7_set_vcr(arm11_common_t * arm11, u32 value);
274
275 void arm11_read_memory_word(arm11_common_t * arm11, u32 address, u32 * result);
276
277
278
279 #endif /* ARM11_H */