]> git.sur5r.net Git - freertos/blob
4d7facfa0d667f4db591156bb5471c0dcb19b0c1
[freertos] /
1 /**************************************************************************//**\r
2  * @file     core_cm0plus.h\r
3  * @brief    CMSIS Cortex-M0+ Core Peripheral Access Layer Header File\r
4  * @version  V4.00\r
5  * @date     22. August 2014\r
6  *\r
7  * @note\r
8  *\r
9  ******************************************************************************/\r
10 /* Copyright (c) 2009 - 2014 ARM LIMITED\r
11 \r
12    All rights reserved.\r
13    Redistribution and use in source and binary forms, with or without\r
14    modification, are permitted provided that the following conditions are met:\r
15    - Redistributions of source code must retain the above copyright\r
16      notice, this list of conditions and the following disclaimer.\r
17    - Redistributions in binary form must reproduce the above copyright\r
18      notice, this list of conditions and the following disclaimer in the\r
19      documentation and/or other materials provided with the distribution.\r
20    - Neither the name of ARM nor the names of its contributors may be used\r
21      to endorse or promote products derived from this software without\r
22      specific prior written permission.\r
23    *\r
24    THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"\r
25    AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE\r
26    IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE\r
27    ARE DISCLAIMED. IN NO EVENT SHALL COPYRIGHT HOLDERS AND CONTRIBUTORS BE\r
28    LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR\r
29    CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF\r
30    SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS\r
31    INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN\r
32    CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)\r
33    ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE\r
34    POSSIBILITY OF SUCH DAMAGE.\r
35    ---------------------------------------------------------------------------*/\r
36 \r
37 \r
38 #if defined ( __ICCARM__ )\r
39  #pragma system_include  /* treat file as system include file for MISRA check */\r
40 #endif\r
41 \r
42 #ifndef __CORE_CM0PLUS_H_GENERIC\r
43 #define __CORE_CM0PLUS_H_GENERIC\r
44 \r
45 #ifdef __cplusplus\r
46  extern "C" {\r
47 #endif\r
48 \r
49 /** \page CMSIS_MISRA_Exceptions  MISRA-C:2004 Compliance Exceptions\r
50   CMSIS violates the following MISRA-C:2004 rules:\r
51 \r
52    \li Required Rule 8.5, object/function definition in header file.<br>\r
53      Function definitions in header files are used to allow 'inlining'.\r
54 \r
55    \li Required Rule 18.4, declaration of union type or object of union type: '{...}'.<br>\r
56      Unions are used for effective representation of core registers.\r
57 \r
58    \li Advisory Rule 19.7, Function-like macro defined.<br>\r
59      Function-like macros are used to allow more efficient code.\r
60  */\r
61 \r
62 \r
63 /*******************************************************************************\r
64  *                 CMSIS definitions\r
65  ******************************************************************************/\r
66 /** \ingroup Cortex-M0+\r
67   @{\r
68  */\r
69 \r
70 /*  CMSIS CM0P definitions */\r
71 #define __CM0PLUS_CMSIS_VERSION_MAIN (0x04)                                /*!< [31:16] CMSIS HAL main version   */\r
72 #define __CM0PLUS_CMSIS_VERSION_SUB  (0x00)                                /*!< [15:0]  CMSIS HAL sub version    */\r
73 #define __CM0PLUS_CMSIS_VERSION      ((__CM0PLUS_CMSIS_VERSION_MAIN << 16) | \\r
74                                        __CM0PLUS_CMSIS_VERSION_SUB)        /*!< CMSIS HAL version number         */\r
75 \r
76 #define __CORTEX_M                (0x00)                                   /*!< Cortex-M Core                    */\r
77 \r
78 \r
79 #if   defined ( __CC_ARM )\r
80   #define __ASM            __asm                                      /*!< asm keyword for ARM Compiler          */\r
81   #define __INLINE         __inline                                   /*!< inline keyword for ARM Compiler       */\r
82   #define __STATIC_INLINE  static __inline\r
83 \r
84 #elif defined ( __GNUC__ )\r
85   #define __ASM            __asm                                      /*!< asm keyword for GNU Compiler          */\r
86   #define __INLINE         inline                                     /*!< inline keyword for GNU Compiler       */\r
87   #define __STATIC_INLINE  static inline\r
88 \r
89 #elif defined ( __ICCARM__ )\r
90   #define __ASM            __asm                                      /*!< asm keyword for IAR Compiler          */\r
91   #define __INLINE         inline                                     /*!< inline keyword for IAR Compiler. Only available in High optimization mode! */\r
92   #define __STATIC_INLINE  static inline\r
93 \r
94 #elif defined ( __TMS470__ )\r
95   #define __ASM            __asm                                      /*!< asm keyword for TI CCS Compiler       */\r
96   #define __STATIC_INLINE  static inline\r
97 \r
98 #elif defined ( __TASKING__ )\r
99   #define __ASM            __asm                                      /*!< asm keyword for TASKING Compiler      */\r
100   #define __INLINE         inline                                     /*!< inline keyword for TASKING Compiler   */\r
101   #define __STATIC_INLINE  static inline\r
102 \r
103 #elif defined ( __CSMC__ )\r
104   #define __packed\r
105   #define __ASM            _asm                                      /*!< asm keyword for COSMIC Compiler      */\r
106   #define __INLINE         inline                                    /*use -pc99 on compile line !< inline keyword for COSMIC Compiler   */\r
107   #define __STATIC_INLINE  static inline\r
108 \r
109 #endif\r
110 \r
111 /** __FPU_USED indicates whether an FPU is used or not.\r
112     This core does not support an FPU at all\r
113 */\r
114 #define __FPU_USED       0\r
115 \r
116 #if defined ( __CC_ARM )\r
117   #if defined __TARGET_FPU_VFP\r
118     #warning "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"\r
119   #endif\r
120 \r
121 #elif defined ( __GNUC__ )\r
122   #if defined (__VFP_FP__) && !defined(__SOFTFP__)\r
123     #warning "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"\r
124   #endif\r
125 \r
126 #elif defined ( __ICCARM__ )\r
127   #if defined __ARMVFP__\r
128     #warning "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"\r
129   #endif\r
130 \r
131 #elif defined ( __TMS470__ )\r
132   #if defined __TI__VFP_SUPPORT____\r
133     #warning "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"\r
134   #endif\r
135 \r
136 #elif defined ( __TASKING__ )\r
137   #if defined __FPU_VFP__\r
138     #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"\r
139   #endif\r
140 \r
141 #elif defined ( __CSMC__ )              /* Cosmic */\r
142   #if ( __CSMC__ & 0x400)               // FPU present for parser\r
143     #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"\r
144   #endif\r
145 #endif\r
146 \r
147 #include <stdint.h>                      /* standard types definitions                      */\r
148 #include <core_cmInstr.h>                /* Core Instruction Access                         */\r
149 #include <core_cmFunc.h>                 /* Core Function Access                            */\r
150 \r
151 #ifdef __cplusplus\r
152 }\r
153 #endif\r
154 \r
155 #endif /* __CORE_CM0PLUS_H_GENERIC */\r
156 \r
157 #ifndef __CMSIS_GENERIC\r
158 \r
159 #ifndef __CORE_CM0PLUS_H_DEPENDANT\r
160 #define __CORE_CM0PLUS_H_DEPENDANT\r
161 \r
162 #ifdef __cplusplus\r
163  extern "C" {\r
164 #endif\r
165 \r
166 /* check device defines and use defaults */\r
167 #if defined __CHECK_DEVICE_DEFINES\r
168   #ifndef __CM0PLUS_REV\r
169     #define __CM0PLUS_REV             0x0000\r
170     #warning "__CM0PLUS_REV not defined in device header file; using default!"\r
171   #endif\r
172 \r
173   #ifndef __MPU_PRESENT\r
174     #define __MPU_PRESENT             0\r
175     #warning "__MPU_PRESENT not defined in device header file; using default!"\r
176   #endif\r
177 \r
178   #ifndef __VTOR_PRESENT\r
179     #define __VTOR_PRESENT            0\r
180     #warning "__VTOR_PRESENT not defined in device header file; using default!"\r
181   #endif\r
182 \r
183   #ifndef __NVIC_PRIO_BITS\r
184     #define __NVIC_PRIO_BITS          2\r
185     #warning "__NVIC_PRIO_BITS not defined in device header file; using default!"\r
186   #endif\r
187 \r
188   #ifndef __Vendor_SysTickConfig\r
189     #define __Vendor_SysTickConfig    0\r
190     #warning "__Vendor_SysTickConfig not defined in device header file; using default!"\r
191   #endif\r
192 #endif\r
193 \r
194 /* IO definitions (access restrictions to peripheral registers) */\r
195 /**\r
196     \defgroup CMSIS_glob_defs CMSIS Global Defines\r
197 \r
198     <strong>IO Type Qualifiers</strong> are used\r
199     \li to specify the access to peripheral variables.\r
200     \li for automatic generation of peripheral register debug information.\r
201 */\r
202 #ifdef __cplusplus\r
203   #define   __I     volatile             /*!< Defines 'read only' permissions                 */\r
204 #else\r
205   #define   __I     volatile const       /*!< Defines 'read only' permissions                 */\r
206 #endif\r
207 #define     __O     volatile             /*!< Defines 'write only' permissions                */\r
208 #define     __IO    volatile             /*!< Defines 'read / write' permissions              */\r
209 \r
210 /*@} end of group Cortex-M0+ */\r
211 \r
212 \r
213 \r
214 /*******************************************************************************\r
215  *                 Register Abstraction\r
216   Core Register contain:\r
217   - Core Register\r
218   - Core NVIC Register\r
219   - Core SCB Register\r
220   - Core SysTick Register\r
221   - Core MPU Register\r
222  ******************************************************************************/\r
223 /** \defgroup CMSIS_core_register Defines and Type Definitions\r
224     \brief Type definitions and defines for Cortex-M processor based devices.\r
225 */\r
226 \r
227 /** \ingroup    CMSIS_core_register\r
228     \defgroup   CMSIS_CORE  Status and Control Registers\r
229     \brief  Core Register type definitions.\r
230   @{\r
231  */\r
232 \r
233 /** \brief  Union type to access the Application Program Status Register (APSR).\r
234  */\r
235 typedef union\r
236 {\r
237   struct\r
238   {\r
239 #if (__CORTEX_M != 0x04)\r
240     uint32_t _reserved0:27;              /*!< bit:  0..26  Reserved                           */\r
241 #else\r
242     uint32_t _reserved0:16;              /*!< bit:  0..15  Reserved                           */\r
243     uint32_t GE:4;                       /*!< bit: 16..19  Greater than or Equal flags        */\r
244     uint32_t _reserved1:7;               /*!< bit: 20..26  Reserved                           */\r
245 #endif\r
246     uint32_t Q:1;                        /*!< bit:     27  Saturation condition flag          */\r
247     uint32_t V:1;                        /*!< bit:     28  Overflow condition code flag       */\r
248     uint32_t C:1;                        /*!< bit:     29  Carry condition code flag          */\r
249     uint32_t Z:1;                        /*!< bit:     30  Zero condition code flag           */\r
250     uint32_t N:1;                        /*!< bit:     31  Negative condition code flag       */\r
251   } b;                                   /*!< Structure used for bit  access                  */\r
252   uint32_t w;                            /*!< Type      used for word access                  */\r
253 } APSR_Type;\r
254 \r
255 \r
256 /** \brief  Union type to access the Interrupt Program Status Register (IPSR).\r
257  */\r
258 typedef union\r
259 {\r
260   struct\r
261   {\r
262     uint32_t ISR:9;                      /*!< bit:  0.. 8  Exception number                   */\r
263     uint32_t _reserved0:23;              /*!< bit:  9..31  Reserved                           */\r
264   } b;                                   /*!< Structure used for bit  access                  */\r
265   uint32_t w;                            /*!< Type      used for word access                  */\r
266 } IPSR_Type;\r
267 \r
268 \r
269 /** \brief  Union type to access the Special-Purpose Program Status Registers (xPSR).\r
270  */\r
271 typedef union\r
272 {\r
273   struct\r
274   {\r
275     uint32_t ISR:9;                      /*!< bit:  0.. 8  Exception number                   */\r
276 #if (__CORTEX_M != 0x04)\r
277     uint32_t _reserved0:15;              /*!< bit:  9..23  Reserved                           */\r
278 #else\r
279     uint32_t _reserved0:7;               /*!< bit:  9..15  Reserved                           */\r
280     uint32_t GE:4;                       /*!< bit: 16..19  Greater than or Equal flags        */\r
281     uint32_t _reserved1:4;               /*!< bit: 20..23  Reserved                           */\r
282 #endif\r
283     uint32_t T:1;                        /*!< bit:     24  Thumb bit        (read 0)          */\r
284     uint32_t IT:2;                       /*!< bit: 25..26  saved IT state   (read 0)          */\r
285     uint32_t Q:1;                        /*!< bit:     27  Saturation condition flag          */\r
286     uint32_t V:1;                        /*!< bit:     28  Overflow condition code flag       */\r
287     uint32_t C:1;                        /*!< bit:     29  Carry condition code flag          */\r
288     uint32_t Z:1;                        /*!< bit:     30  Zero condition code flag           */\r
289     uint32_t N:1;                        /*!< bit:     31  Negative condition code flag       */\r
290   } b;                                   /*!< Structure used for bit  access                  */\r
291   uint32_t w;                            /*!< Type      used for word access                  */\r
292 } xPSR_Type;\r
293 \r
294 \r
295 /** \brief  Union type to access the Control Registers (CONTROL).\r
296  */\r
297 typedef union\r
298 {\r
299   struct\r
300   {\r
301     uint32_t nPRIV:1;                    /*!< bit:      0  Execution privilege in Thread mode */\r
302     uint32_t SPSEL:1;                    /*!< bit:      1  Stack to be used                   */\r
303     uint32_t FPCA:1;                     /*!< bit:      2  FP extension active flag           */\r
304     uint32_t _reserved0:29;              /*!< bit:  3..31  Reserved                           */\r
305   } b;                                   /*!< Structure used for bit  access                  */\r
306   uint32_t w;                            /*!< Type      used for word access                  */\r
307 } CONTROL_Type;\r
308 \r
309 /*@} end of group CMSIS_CORE */\r
310 \r
311 \r
312 /** \ingroup    CMSIS_core_register\r
313     \defgroup   CMSIS_NVIC  Nested Vectored Interrupt Controller (NVIC)\r
314     \brief      Type definitions for the NVIC Registers\r
315   @{\r
316  */\r
317 \r
318 /** \brief  Structure type to access the Nested Vectored Interrupt Controller (NVIC).\r
319  */\r
320 typedef struct\r
321 {\r
322   __IO uint32_t ISER[1];                 /*!< Offset: 0x000 (R/W)  Interrupt Set Enable Register           */\r
323        uint32_t RESERVED0[31];\r
324   __IO uint32_t ICER[1];                 /*!< Offset: 0x080 (R/W)  Interrupt Clear Enable Register          */\r
325        uint32_t RSERVED1[31];\r
326   __IO uint32_t ISPR[1];                 /*!< Offset: 0x100 (R/W)  Interrupt Set Pending Register           */\r
327        uint32_t RESERVED2[31];\r
328   __IO uint32_t ICPR[1];                 /*!< Offset: 0x180 (R/W)  Interrupt Clear Pending Register         */\r
329        uint32_t RESERVED3[31];\r
330        uint32_t RESERVED4[64];\r
331   __IO uint32_t IP[8];                   /*!< Offset: 0x300 (R/W)  Interrupt Priority Register              */\r
332 }  NVIC_Type;\r
333 \r
334 /*@} end of group CMSIS_NVIC */\r
335 \r
336 \r
337 /** \ingroup  CMSIS_core_register\r
338     \defgroup CMSIS_SCB     System Control Block (SCB)\r
339     \brief      Type definitions for the System Control Block Registers\r
340   @{\r
341  */\r
342 \r
343 /** \brief  Structure type to access the System Control Block (SCB).\r
344  */\r
345 typedef struct\r
346 {\r
347   __I  uint32_t CPUID;                   /*!< Offset: 0x000 (R/ )  CPUID Base Register                                   */\r
348   __IO uint32_t ICSR;                    /*!< Offset: 0x004 (R/W)  Interrupt Control and State Register                  */\r
349 #if (__VTOR_PRESENT == 1)\r
350   __IO uint32_t VTOR;                    /*!< Offset: 0x008 (R/W)  Vector Table Offset Register                          */\r
351 #else\r
352        uint32_t RESERVED0;\r
353 #endif\r
354   __IO uint32_t AIRCR;                   /*!< Offset: 0x00C (R/W)  Application Interrupt and Reset Control Register      */\r
355   __IO uint32_t SCR;                     /*!< Offset: 0x010 (R/W)  System Control Register                               */\r
356   __IO uint32_t CCR;                     /*!< Offset: 0x014 (R/W)  Configuration Control Register                        */\r
357        uint32_t RESERVED1;\r
358   __IO uint32_t SHP[2];                  /*!< Offset: 0x01C (R/W)  System Handlers Priority Registers. [0] is RESERVED   */\r
359   __IO uint32_t SHCSR;                   /*!< Offset: 0x024 (R/W)  System Handler Control and State Register             */\r
360 } SCB_Type;\r
361 \r
362 /* SCB CPUID Register Definitions */\r
363 #define SCB_CPUID_IMPLEMENTER_Pos          24                                             /*!< SCB CPUID: IMPLEMENTER Position */\r
364 #define SCB_CPUID_IMPLEMENTER_Msk          (0xFFUL << SCB_CPUID_IMPLEMENTER_Pos)          /*!< SCB CPUID: IMPLEMENTER Mask */\r
365 \r
366 #define SCB_CPUID_VARIANT_Pos              20                                             /*!< SCB CPUID: VARIANT Position */\r
367 #define SCB_CPUID_VARIANT_Msk              (0xFUL << SCB_CPUID_VARIANT_Pos)               /*!< SCB CPUID: VARIANT Mask */\r
368 \r
369 #define SCB_CPUID_ARCHITECTURE_Pos         16                                             /*!< SCB CPUID: ARCHITECTURE Position */\r
370 #define SCB_CPUID_ARCHITECTURE_Msk         (0xFUL << SCB_CPUID_ARCHITECTURE_Pos)          /*!< SCB CPUID: ARCHITECTURE Mask */\r
371 \r
372 #define SCB_CPUID_PARTNO_Pos                4                                             /*!< SCB CPUID: PARTNO Position */\r
373 #define SCB_CPUID_PARTNO_Msk               (0xFFFUL << SCB_CPUID_PARTNO_Pos)              /*!< SCB CPUID: PARTNO Mask */\r
374 \r
375 #define SCB_CPUID_REVISION_Pos              0                                             /*!< SCB CPUID: REVISION Position */\r
376 #define SCB_CPUID_REVISION_Msk             (0xFUL << SCB_CPUID_REVISION_Pos)              /*!< SCB CPUID: REVISION Mask */\r
377 \r
378 /* SCB Interrupt Control State Register Definitions */\r
379 #define SCB_ICSR_NMIPENDSET_Pos            31                                             /*!< SCB ICSR: NMIPENDSET Position */\r
380 #define SCB_ICSR_NMIPENDSET_Msk            (1UL << SCB_ICSR_NMIPENDSET_Pos)               /*!< SCB ICSR: NMIPENDSET Mask */\r
381 \r
382 #define SCB_ICSR_PENDSVSET_Pos             28                                             /*!< SCB ICSR: PENDSVSET Position */\r
383 #define SCB_ICSR_PENDSVSET_Msk             (1UL << SCB_ICSR_PENDSVSET_Pos)                /*!< SCB ICSR: PENDSVSET Mask */\r
384 \r
385 #define SCB_ICSR_PENDSVCLR_Pos             27                                             /*!< SCB ICSR: PENDSVCLR Position */\r
386 #define SCB_ICSR_PENDSVCLR_Msk             (1UL << SCB_ICSR_PENDSVCLR_Pos)                /*!< SCB ICSR: PENDSVCLR Mask */\r
387 \r
388 #define SCB_ICSR_PENDSTSET_Pos             26                                             /*!< SCB ICSR: PENDSTSET Position */\r
389 #define SCB_ICSR_PENDSTSET_Msk             (1UL << SCB_ICSR_PENDSTSET_Pos)                /*!< SCB ICSR: PENDSTSET Mask */\r
390 \r
391 #define SCB_ICSR_PENDSTCLR_Pos             25                                             /*!< SCB ICSR: PENDSTCLR Position */\r
392 #define SCB_ICSR_PENDSTCLR_Msk             (1UL << SCB_ICSR_PENDSTCLR_Pos)                /*!< SCB ICSR: PENDSTCLR Mask */\r
393 \r
394 #define SCB_ICSR_ISRPREEMPT_Pos            23                                             /*!< SCB ICSR: ISRPREEMPT Position */\r
395 #define SCB_ICSR_ISRPREEMPT_Msk            (1UL << SCB_ICSR_ISRPREEMPT_Pos)               /*!< SCB ICSR: ISRPREEMPT Mask */\r
396 \r
397 #define SCB_ICSR_ISRPENDING_Pos            22                                             /*!< SCB ICSR: ISRPENDING Position */\r
398 #define SCB_ICSR_ISRPENDING_Msk            (1UL << SCB_ICSR_ISRPENDING_Pos)               /*!< SCB ICSR: ISRPENDING Mask */\r
399 \r
400 #define SCB_ICSR_VECTPENDING_Pos           12                                             /*!< SCB ICSR: VECTPENDING Position */\r
401 #define SCB_ICSR_VECTPENDING_Msk           (0x1FFUL << SCB_ICSR_VECTPENDING_Pos)          /*!< SCB ICSR: VECTPENDING Mask */\r
402 \r
403 #define SCB_ICSR_VECTACTIVE_Pos             0                                             /*!< SCB ICSR: VECTACTIVE Position */\r
404 #define SCB_ICSR_VECTACTIVE_Msk            (0x1FFUL << SCB_ICSR_VECTACTIVE_Pos)           /*!< SCB ICSR: VECTACTIVE Mask */\r
405 \r
406 #if (__VTOR_PRESENT == 1)\r
407 /* SCB Interrupt Control State Register Definitions */\r
408 #define SCB_VTOR_TBLOFF_Pos                 8                                             /*!< SCB VTOR: TBLOFF Position */\r
409 #define SCB_VTOR_TBLOFF_Msk                (0xFFFFFFUL << SCB_VTOR_TBLOFF_Pos)            /*!< SCB VTOR: TBLOFF Mask */\r
410 #endif\r
411 \r
412 /* SCB Application Interrupt and Reset Control Register Definitions */\r
413 #define SCB_AIRCR_VECTKEY_Pos              16                                             /*!< SCB AIRCR: VECTKEY Position */\r
414 #define SCB_AIRCR_VECTKEY_Msk              (0xFFFFUL << SCB_AIRCR_VECTKEY_Pos)            /*!< SCB AIRCR: VECTKEY Mask */\r
415 \r
416 #define SCB_AIRCR_VECTKEYSTAT_Pos          16                                             /*!< SCB AIRCR: VECTKEYSTAT Position */\r
417 #define SCB_AIRCR_VECTKEYSTAT_Msk          (0xFFFFUL << SCB_AIRCR_VECTKEYSTAT_Pos)        /*!< SCB AIRCR: VECTKEYSTAT Mask */\r
418 \r
419 #define SCB_AIRCR_ENDIANESS_Pos            15                                             /*!< SCB AIRCR: ENDIANESS Position */\r
420 #define SCB_AIRCR_ENDIANESS_Msk            (1UL << SCB_AIRCR_ENDIANESS_Pos)               /*!< SCB AIRCR: ENDIANESS Mask */\r
421 \r
422 #define SCB_AIRCR_SYSRESETREQ_Pos           2                                             /*!< SCB AIRCR: SYSRESETREQ Position */\r
423 #define SCB_AIRCR_SYSRESETREQ_Msk          (1UL << SCB_AIRCR_SYSRESETREQ_Pos)             /*!< SCB AIRCR: SYSRESETREQ Mask */\r
424 \r
425 #define SCB_AIRCR_VECTCLRACTIVE_Pos         1                                             /*!< SCB AIRCR: VECTCLRACTIVE Position */\r
426 #define SCB_AIRCR_VECTCLRACTIVE_Msk        (1UL << SCB_AIRCR_VECTCLRACTIVE_Pos)           /*!< SCB AIRCR: VECTCLRACTIVE Mask */\r
427 \r
428 /* SCB System Control Register Definitions */\r
429 #define SCB_SCR_SEVONPEND_Pos               4                                             /*!< SCB SCR: SEVONPEND Position */\r
430 #define SCB_SCR_SEVONPEND_Msk              (1UL << SCB_SCR_SEVONPEND_Pos)                 /*!< SCB SCR: SEVONPEND Mask */\r
431 \r
432 #define SCB_SCR_SLEEPDEEP_Pos               2                                             /*!< SCB SCR: SLEEPDEEP Position */\r
433 #define SCB_SCR_SLEEPDEEP_Msk              (1UL << SCB_SCR_SLEEPDEEP_Pos)                 /*!< SCB SCR: SLEEPDEEP Mask */\r
434 \r
435 #define SCB_SCR_SLEEPONEXIT_Pos             1                                             /*!< SCB SCR: SLEEPONEXIT Position */\r
436 #define SCB_SCR_SLEEPONEXIT_Msk            (1UL << SCB_SCR_SLEEPONEXIT_Pos)               /*!< SCB SCR: SLEEPONEXIT Mask */\r
437 \r
438 /* SCB Configuration Control Register Definitions */\r
439 #define SCB_CCR_STKALIGN_Pos                9                                             /*!< SCB CCR: STKALIGN Position */\r
440 #define SCB_CCR_STKALIGN_Msk               (1UL << SCB_CCR_STKALIGN_Pos)                  /*!< SCB CCR: STKALIGN Mask */\r
441 \r
442 #define SCB_CCR_UNALIGN_TRP_Pos             3                                             /*!< SCB CCR: UNALIGN_TRP Position */\r
443 #define SCB_CCR_UNALIGN_TRP_Msk            (1UL << SCB_CCR_UNALIGN_TRP_Pos)               /*!< SCB CCR: UNALIGN_TRP Mask */\r
444 \r
445 /* SCB System Handler Control and State Register Definitions */\r
446 #define SCB_SHCSR_SVCALLPENDED_Pos         15                                             /*!< SCB SHCSR: SVCALLPENDED Position */\r
447 #define SCB_SHCSR_SVCALLPENDED_Msk         (1UL << SCB_SHCSR_SVCALLPENDED_Pos)            /*!< SCB SHCSR: SVCALLPENDED Mask */\r
448 \r
449 /*@} end of group CMSIS_SCB */\r
450 \r
451 \r
452 /** \ingroup  CMSIS_core_register\r
453     \defgroup CMSIS_SysTick     System Tick Timer (SysTick)\r
454     \brief      Type definitions for the System Timer Registers.\r
455   @{\r
456  */\r
457 \r
458 /** \brief  Structure type to access the System Timer (SysTick).\r
459  */\r
460 typedef struct\r
461 {\r
462   __IO uint32_t CTRL;                    /*!< Offset: 0x000 (R/W)  SysTick Control and Status Register */\r
463   __IO uint32_t LOAD;                    /*!< Offset: 0x004 (R/W)  SysTick Reload Value Register       */\r
464   __IO uint32_t VAL;                     /*!< Offset: 0x008 (R/W)  SysTick Current Value Register      */\r
465   __I  uint32_t CALIB;                   /*!< Offset: 0x00C (R/ )  SysTick Calibration Register        */\r
466 } SysTick_Type;\r
467 \r
468 /* SysTick Control / Status Register Definitions */\r
469 #define SysTick_CTRL_COUNTFLAG_Pos         16                                             /*!< SysTick CTRL: COUNTFLAG Position */\r
470 #define SysTick_CTRL_COUNTFLAG_Msk         (1UL << SysTick_CTRL_COUNTFLAG_Pos)            /*!< SysTick CTRL: COUNTFLAG Mask */\r
471 \r
472 #define SysTick_CTRL_CLKSOURCE_Pos          2                                             /*!< SysTick CTRL: CLKSOURCE Position */\r
473 #define SysTick_CTRL_CLKSOURCE_Msk         (1UL << SysTick_CTRL_CLKSOURCE_Pos)            /*!< SysTick CTRL: CLKSOURCE Mask */\r
474 \r
475 #define SysTick_CTRL_TICKINT_Pos            1                                             /*!< SysTick CTRL: TICKINT Position */\r
476 #define SysTick_CTRL_TICKINT_Msk           (1UL << SysTick_CTRL_TICKINT_Pos)              /*!< SysTick CTRL: TICKINT Mask */\r
477 \r
478 #define SysTick_CTRL_ENABLE_Pos             0                                             /*!< SysTick CTRL: ENABLE Position */\r
479 #define SysTick_CTRL_ENABLE_Msk            (1UL << SysTick_CTRL_ENABLE_Pos)               /*!< SysTick CTRL: ENABLE Mask */\r
480 \r
481 /* SysTick Reload Register Definitions */\r
482 #define SysTick_LOAD_RELOAD_Pos             0                                             /*!< SysTick LOAD: RELOAD Position */\r
483 #define SysTick_LOAD_RELOAD_Msk            (0xFFFFFFUL << SysTick_LOAD_RELOAD_Pos)        /*!< SysTick LOAD: RELOAD Mask */\r
484 \r
485 /* SysTick Current Register Definitions */\r
486 #define SysTick_VAL_CURRENT_Pos             0                                             /*!< SysTick VAL: CURRENT Position */\r
487 #define SysTick_VAL_CURRENT_Msk            (0xFFFFFFUL << SysTick_VAL_CURRENT_Pos)        /*!< SysTick VAL: CURRENT Mask */\r
488 \r
489 /* SysTick Calibration Register Definitions */\r
490 #define SysTick_CALIB_NOREF_Pos            31                                             /*!< SysTick CALIB: NOREF Position */\r
491 #define SysTick_CALIB_NOREF_Msk            (1UL << SysTick_CALIB_NOREF_Pos)               /*!< SysTick CALIB: NOREF Mask */\r
492 \r
493 #define SysTick_CALIB_SKEW_Pos             30                                             /*!< SysTick CALIB: SKEW Position */\r
494 #define SysTick_CALIB_SKEW_Msk             (1UL << SysTick_CALIB_SKEW_Pos)                /*!< SysTick CALIB: SKEW Mask */\r
495 \r
496 #define SysTick_CALIB_TENMS_Pos             0                                             /*!< SysTick CALIB: TENMS Position */\r
497 #define SysTick_CALIB_TENMS_Msk            (0xFFFFFFUL << SysTick_CALIB_TENMS_Pos)        /*!< SysTick CALIB: TENMS Mask */\r
498 \r
499 /*@} end of group CMSIS_SysTick */\r
500 \r
501 #if (__MPU_PRESENT == 1)\r
502 /** \ingroup  CMSIS_core_register\r
503     \defgroup CMSIS_MPU     Memory Protection Unit (MPU)\r
504     \brief      Type definitions for the Memory Protection Unit (MPU)\r
505   @{\r
506  */\r
507 \r
508 /** \brief  Structure type to access the Memory Protection Unit (MPU).\r
509  */\r
510 typedef struct\r
511 {\r
512   __I  uint32_t TYPE;                    /*!< Offset: 0x000 (R/ )  MPU Type Register                              */\r
513   __IO uint32_t CTRL;                    /*!< Offset: 0x004 (R/W)  MPU Control Register                           */\r
514   __IO uint32_t RNR;                     /*!< Offset: 0x008 (R/W)  MPU Region RNRber Register                     */\r
515   __IO uint32_t RBAR;                    /*!< Offset: 0x00C (R/W)  MPU Region Base Address Register               */\r
516   __IO uint32_t RASR;                    /*!< Offset: 0x010 (R/W)  MPU Region Attribute and Size Register         */\r
517 } MPU_Type;\r
518 \r
519 /* MPU Type Register */\r
520 #define MPU_TYPE_IREGION_Pos               16                                             /*!< MPU TYPE: IREGION Position */\r
521 #define MPU_TYPE_IREGION_Msk               (0xFFUL << MPU_TYPE_IREGION_Pos)               /*!< MPU TYPE: IREGION Mask */\r
522 \r
523 #define MPU_TYPE_DREGION_Pos                8                                             /*!< MPU TYPE: DREGION Position */\r
524 #define MPU_TYPE_DREGION_Msk               (0xFFUL << MPU_TYPE_DREGION_Pos)               /*!< MPU TYPE: DREGION Mask */\r
525 \r
526 #define MPU_TYPE_SEPARATE_Pos               0                                             /*!< MPU TYPE: SEPARATE Position */\r
527 #define MPU_TYPE_SEPARATE_Msk              (1UL << MPU_TYPE_SEPARATE_Pos)                 /*!< MPU TYPE: SEPARATE Mask */\r
528 \r
529 /* MPU Control Register */\r
530 #define MPU_CTRL_PRIVDEFENA_Pos             2                                             /*!< MPU CTRL: PRIVDEFENA Position */\r
531 #define MPU_CTRL_PRIVDEFENA_Msk            (1UL << MPU_CTRL_PRIVDEFENA_Pos)               /*!< MPU CTRL: PRIVDEFENA Mask */\r
532 \r
533 #define MPU_CTRL_HFNMIENA_Pos               1                                             /*!< MPU CTRL: HFNMIENA Position */\r
534 #define MPU_CTRL_HFNMIENA_Msk              (1UL << MPU_CTRL_HFNMIENA_Pos)                 /*!< MPU CTRL: HFNMIENA Mask */\r
535 \r
536 #define MPU_CTRL_ENABLE_Pos                 0                                             /*!< MPU CTRL: ENABLE Position */\r
537 #define MPU_CTRL_ENABLE_Msk                (1UL << MPU_CTRL_ENABLE_Pos)                   /*!< MPU CTRL: ENABLE Mask */\r
538 \r
539 /* MPU Region Number Register */\r
540 #define MPU_RNR_REGION_Pos                  0                                             /*!< MPU RNR: REGION Position */\r
541 #define MPU_RNR_REGION_Msk                 (0xFFUL << MPU_RNR_REGION_Pos)                 /*!< MPU RNR: REGION Mask */\r
542 \r
543 /* MPU Region Base Address Register */\r
544 #define MPU_RBAR_ADDR_Pos                   8                                             /*!< MPU RBAR: ADDR Position */\r
545 #define MPU_RBAR_ADDR_Msk                  (0xFFFFFFUL << MPU_RBAR_ADDR_Pos)              /*!< MPU RBAR: ADDR Mask */\r
546 \r
547 #define MPU_RBAR_VALID_Pos                  4                                             /*!< MPU RBAR: VALID Position */\r
548 #define MPU_RBAR_VALID_Msk                 (1UL << MPU_RBAR_VALID_Pos)                    /*!< MPU RBAR: VALID Mask */\r
549 \r
550 #define MPU_RBAR_REGION_Pos                 0                                             /*!< MPU RBAR: REGION Position */\r
551 #define MPU_RBAR_REGION_Msk                (0xFUL << MPU_RBAR_REGION_Pos)                 /*!< MPU RBAR: REGION Mask */\r
552 \r
553 /* MPU Region Attribute and Size Register */\r
554 #define MPU_RASR_ATTRS_Pos                 16                                             /*!< MPU RASR: MPU Region Attribute field Position */\r
555 #define MPU_RASR_ATTRS_Msk                 (0xFFFFUL << MPU_RASR_ATTRS_Pos)               /*!< MPU RASR: MPU Region Attribute field Mask */\r
556 \r
557 #define MPU_RASR_XN_Pos                    28                                             /*!< MPU RASR: ATTRS.XN Position */\r
558 #define MPU_RASR_XN_Msk                    (1UL << MPU_RASR_XN_Pos)                       /*!< MPU RASR: ATTRS.XN Mask */\r
559 \r
560 #define MPU_RASR_AP_Pos                    24                                             /*!< MPU RASR: ATTRS.AP Position */\r
561 #define MPU_RASR_AP_Msk                    (0x7UL << MPU_RASR_AP_Pos)                     /*!< MPU RASR: ATTRS.AP Mask */\r
562 \r
563 #define MPU_RASR_TEX_Pos                   19                                             /*!< MPU RASR: ATTRS.TEX Position */\r
564 #define MPU_RASR_TEX_Msk                   (0x7UL << MPU_RASR_TEX_Pos)                    /*!< MPU RASR: ATTRS.TEX Mask */\r
565 \r
566 #define MPU_RASR_S_Pos                     18                                             /*!< MPU RASR: ATTRS.S Position */\r
567 #define MPU_RASR_S_Msk                     (1UL << MPU_RASR_S_Pos)                        /*!< MPU RASR: ATTRS.S Mask */\r
568 \r
569 #define MPU_RASR_C_Pos                     17                                             /*!< MPU RASR: ATTRS.C Position */\r
570 #define MPU_RASR_C_Msk                     (1UL << MPU_RASR_C_Pos)                        /*!< MPU RASR: ATTRS.C Mask */\r
571 \r
572 #define MPU_RASR_B_Pos                     16                                             /*!< MPU RASR: ATTRS.B Position */\r
573 #define MPU_RASR_B_Msk                     (1UL << MPU_RASR_B_Pos)                        /*!< MPU RASR: ATTRS.B Mask */\r
574 \r
575 #define MPU_RASR_SRD_Pos                    8                                             /*!< MPU RASR: Sub-Region Disable Position */\r
576 #define MPU_RASR_SRD_Msk                   (0xFFUL << MPU_RASR_SRD_Pos)                   /*!< MPU RASR: Sub-Region Disable Mask */\r
577 \r
578 #define MPU_RASR_SIZE_Pos                   1                                             /*!< MPU RASR: Region Size Field Position */\r
579 #define MPU_RASR_SIZE_Msk                  (0x1FUL << MPU_RASR_SIZE_Pos)                  /*!< MPU RASR: Region Size Field Mask */\r
580 \r
581 #define MPU_RASR_ENABLE_Pos                 0                                             /*!< MPU RASR: Region enable bit Position */\r
582 #define MPU_RASR_ENABLE_Msk                (1UL << MPU_RASR_ENABLE_Pos)                   /*!< MPU RASR: Region enable bit Disable Mask */\r
583 \r
584 /*@} end of group CMSIS_MPU */\r
585 #endif\r
586 \r
587 \r
588 /** \ingroup  CMSIS_core_register\r
589     \defgroup CMSIS_CoreDebug       Core Debug Registers (CoreDebug)\r
590     \brief      Cortex-M0+ Core Debug Registers (DCB registers, SHCSR, and DFSR)\r
591                 are only accessible over DAP and not via processor. Therefore\r
592                 they are not covered by the Cortex-M0 header file.\r
593   @{\r
594  */\r
595 /*@} end of group CMSIS_CoreDebug */\r
596 \r
597 \r
598 /** \ingroup    CMSIS_core_register\r
599     \defgroup   CMSIS_core_base     Core Definitions\r
600     \brief      Definitions for base addresses, unions, and structures.\r
601   @{\r
602  */\r
603 \r
604 /* Memory mapping of Cortex-M0+ Hardware */\r
605 #define SCS_BASE            (0xE000E000UL)                            /*!< System Control Space Base Address */\r
606 #define SysTick_BASE        (SCS_BASE +  0x0010UL)                    /*!< SysTick Base Address              */\r
607 #define NVIC_BASE           (SCS_BASE +  0x0100UL)                    /*!< NVIC Base Address                 */\r
608 #define SCB_BASE            (SCS_BASE +  0x0D00UL)                    /*!< System Control Block Base Address */\r
609 \r
610 #define SCB                 ((SCB_Type       *)     SCB_BASE      )   /*!< SCB configuration struct           */\r
611 #define SysTick             ((SysTick_Type   *)     SysTick_BASE  )   /*!< SysTick configuration struct       */\r
612 #define NVIC                ((NVIC_Type      *)     NVIC_BASE     )   /*!< NVIC configuration struct          */\r
613 \r
614 #if (__MPU_PRESENT == 1)\r
615   #define MPU_BASE          (SCS_BASE +  0x0D90UL)                    /*!< Memory Protection Unit             */\r
616   #define MPU               ((MPU_Type       *)     MPU_BASE      )   /*!< Memory Protection Unit             */\r
617 #endif\r
618 \r
619 /*@} */\r
620 \r
621 \r
622 \r
623 /*******************************************************************************\r
624  *                Hardware Abstraction Layer\r
625   Core Function Interface contains:\r
626   - Core NVIC Functions\r
627   - Core SysTick Functions\r
628   - Core Register Access Functions\r
629  ******************************************************************************/\r
630 /** \defgroup CMSIS_Core_FunctionInterface Functions and Instructions Reference\r
631 */\r
632 \r
633 \r
634 \r
635 /* ##########################   NVIC functions  #################################### */\r
636 /** \ingroup  CMSIS_Core_FunctionInterface\r
637     \defgroup CMSIS_Core_NVICFunctions NVIC Functions\r
638     \brief      Functions that manage interrupts and exceptions via the NVIC.\r
639     @{\r
640  */\r
641 \r
642 /* Interrupt Priorities are WORD accessible only under ARMv6M                   */\r
643 /* The following MACROS handle generation of the register offset and byte masks */\r
644 #define _BIT_SHIFT(IRQn)         (  (((uint32_t)(IRQn)       )    &  0x03) * 8 )\r
645 #define _SHP_IDX(IRQn)           ( ((((uint32_t)(IRQn) & 0x0F)-8) >>    2)     )\r
646 #define _IP_IDX(IRQn)            (   ((uint32_t)(IRQn)            >>    2)     )\r
647 \r
648 \r
649 /** \brief  Enable External Interrupt\r
650 \r
651     The function enables a device-specific interrupt in the NVIC interrupt controller.\r
652 \r
653     \param [in]      IRQn  External interrupt number. Value cannot be negative.\r
654  */\r
655 __STATIC_INLINE void NVIC_EnableIRQ(IRQn_Type IRQn)\r
656 {\r
657   NVIC->ISER[0] = (1 << ((uint32_t)(IRQn) & 0x1F));\r
658 }\r
659 \r
660 \r
661 /** \brief  Disable External Interrupt\r
662 \r
663     The function disables a device-specific interrupt in the NVIC interrupt controller.\r
664 \r
665     \param [in]      IRQn  External interrupt number. Value cannot be negative.\r
666  */\r
667 __STATIC_INLINE void NVIC_DisableIRQ(IRQn_Type IRQn)\r
668 {\r
669   NVIC->ICER[0] = (1 << ((uint32_t)(IRQn) & 0x1F));\r
670 }\r
671 \r
672 \r
673 /** \brief  Get Pending Interrupt\r
674 \r
675     The function reads the pending register in the NVIC and returns the pending bit\r
676     for the specified interrupt.\r
677 \r
678     \param [in]      IRQn  Interrupt number.\r
679 \r
680     \return             0  Interrupt status is not pending.\r
681     \return             1  Interrupt status is pending.\r
682  */\r
683 __STATIC_INLINE uint32_t NVIC_GetPendingIRQ(IRQn_Type IRQn)\r
684 {\r
685   return((uint32_t) ((NVIC->ISPR[0] & (1 << ((uint32_t)(IRQn) & 0x1F)))?1:0));\r
686 }\r
687 \r
688 \r
689 /** \brief  Set Pending Interrupt\r
690 \r
691     The function sets the pending bit of an external interrupt.\r
692 \r
693     \param [in]      IRQn  Interrupt number. Value cannot be negative.\r
694  */\r
695 __STATIC_INLINE void NVIC_SetPendingIRQ(IRQn_Type IRQn)\r
696 {\r
697   NVIC->ISPR[0] = (1 << ((uint32_t)(IRQn) & 0x1F));\r
698 }\r
699 \r
700 \r
701 /** \brief  Clear Pending Interrupt\r
702 \r
703     The function clears the pending bit of an external interrupt.\r
704 \r
705     \param [in]      IRQn  External interrupt number. Value cannot be negative.\r
706  */\r
707 __STATIC_INLINE void NVIC_ClearPendingIRQ(IRQn_Type IRQn)\r
708 {\r
709   NVIC->ICPR[0] = (1 << ((uint32_t)(IRQn) & 0x1F)); /* Clear pending interrupt */\r
710 }\r
711 \r
712 \r
713 /** \brief  Set Interrupt Priority\r
714 \r
715     The function sets the priority of an interrupt.\r
716 \r
717     \note The priority cannot be set for every core interrupt.\r
718 \r
719     \param [in]      IRQn  Interrupt number.\r
720     \param [in]  priority  Priority to set.\r
721  */\r
722 __STATIC_INLINE void NVIC_SetPriority(IRQn_Type IRQn, uint32_t priority)\r
723 {\r
724   if(IRQn < 0) {\r
725     SCB->SHP[_SHP_IDX(IRQn)] = (SCB->SHP[_SHP_IDX(IRQn)] & ~(0xFF << _BIT_SHIFT(IRQn))) |\r
726         (((priority << (8 - __NVIC_PRIO_BITS)) & 0xFF) << _BIT_SHIFT(IRQn)); }\r
727   else {\r
728     NVIC->IP[_IP_IDX(IRQn)] = (NVIC->IP[_IP_IDX(IRQn)] & ~(0xFF << _BIT_SHIFT(IRQn))) |\r
729         (((priority << (8 - __NVIC_PRIO_BITS)) & 0xFF) << _BIT_SHIFT(IRQn)); }\r
730 }\r
731 \r
732 \r
733 /** \brief  Get Interrupt Priority\r
734 \r
735     The function reads the priority of an interrupt. The interrupt\r
736     number can be positive to specify an external (device specific)\r
737     interrupt, or negative to specify an internal (core) interrupt.\r
738 \r
739 \r
740     \param [in]   IRQn  Interrupt number.\r
741     \return             Interrupt Priority. Value is aligned automatically to the implemented\r
742                         priority bits of the microcontroller.\r
743  */\r
744 __STATIC_INLINE uint32_t NVIC_GetPriority(IRQn_Type IRQn)\r
745 {\r
746 \r
747   if(IRQn < 0) {\r
748     return((uint32_t)(((SCB->SHP[_SHP_IDX(IRQn)] >> _BIT_SHIFT(IRQn) ) & 0xFF) >> (8 - __NVIC_PRIO_BITS)));  } /* get priority for Cortex-M0 system interrupts */\r
749   else {\r
750     return((uint32_t)(((NVIC->IP[ _IP_IDX(IRQn)] >> _BIT_SHIFT(IRQn) ) & 0xFF) >> (8 - __NVIC_PRIO_BITS)));  } /* get priority for device specific interrupts  */\r
751 }\r
752 \r
753 \r
754 /** \brief  System Reset\r
755 \r
756     The function initiates a system reset request to reset the MCU.\r
757  */\r
758 __STATIC_INLINE void NVIC_SystemReset(void)\r
759 {\r
760   __DSB();                                                     /* Ensure all outstanding memory accesses included\r
761                                                                   buffered write are completed before reset */\r
762   SCB->AIRCR  = ((0x5FA << SCB_AIRCR_VECTKEY_Pos)      |\r
763                  SCB_AIRCR_SYSRESETREQ_Msk);\r
764   __DSB();                                                     /* Ensure completion of memory access */\r
765   while(1);                                                    /* wait until reset */\r
766 }\r
767 \r
768 /*@} end of CMSIS_Core_NVICFunctions */\r
769 \r
770 \r
771 \r
772 /* ##################################    SysTick function  ############################################ */\r
773 /** \ingroup  CMSIS_Core_FunctionInterface\r
774     \defgroup CMSIS_Core_SysTickFunctions SysTick Functions\r
775     \brief      Functions that configure the System.\r
776   @{\r
777  */\r
778 \r
779 #if (__Vendor_SysTickConfig == 0)\r
780 \r
781 /** \brief  System Tick Configuration\r
782 \r
783     The function initializes the System Timer and its interrupt, and starts the System Tick Timer.\r
784     Counter is in free running mode to generate periodic interrupts.\r
785 \r
786     \param [in]  ticks  Number of ticks between two interrupts.\r
787 \r
788     \return          0  Function succeeded.\r
789     \return          1  Function failed.\r
790 \r
791     \note     When the variable <b>__Vendor_SysTickConfig</b> is set to 1, then the\r
792     function <b>SysTick_Config</b> is not included. In this case, the file <b><i>device</i>.h</b>\r
793     must contain a vendor-specific implementation of this function.\r
794 \r
795  */\r
796 __STATIC_INLINE uint32_t SysTick_Config(uint32_t ticks)\r
797 {\r
798   if ((ticks - 1) > SysTick_LOAD_RELOAD_Msk)  return (1);      /* Reload value impossible */\r
799 \r
800   SysTick->LOAD  = ticks - 1;                                  /* set reload register */\r
801   NVIC_SetPriority (SysTick_IRQn, (1<<__NVIC_PRIO_BITS) - 1);  /* set Priority for Systick Interrupt */\r
802   SysTick->VAL   = 0;                                          /* Load the SysTick Counter Value */\r
803   SysTick->CTRL  = SysTick_CTRL_CLKSOURCE_Msk |\r
804                    SysTick_CTRL_TICKINT_Msk   |\r
805                    SysTick_CTRL_ENABLE_Msk;                    /* Enable SysTick IRQ and SysTick Timer */\r
806   return (0);                                                  /* Function successful */\r
807 }\r
808 \r
809 #endif\r
810 \r
811 /*@} end of CMSIS_Core_SysTickFunctions */\r
812 \r
813 \r
814 \r
815 \r
816 #ifdef __cplusplus\r
817 }\r
818 #endif\r
819 \r
820 #endif /* __CORE_CM0PLUS_H_DEPENDANT */\r
821 \r
822 #endif /* __CMSIS_GENERIC */\r