]> git.sur5r.net Git - freertos/blob
63a699a03d359c9db96bb52a20e014f7526d3ea8
[freertos] /
1 /**************************************************************************//**\r
2  * @file     core_sc300.h\r
3  * @brief    CMSIS SC300 Core Peripheral Access Layer Header File\r
4  * @version  V5.0.2\r
5  * @date     19. April 2017\r
6  ******************************************************************************/\r
7 /*\r
8  * Copyright (c) 2009-2017 ARM Limited. All rights reserved.\r
9  *\r
10  * SPDX-License-Identifier: Apache-2.0\r
11  *\r
12  * Licensed under the Apache License, Version 2.0 (the License); you may\r
13  * not use this file except in compliance with the License.\r
14  * You may obtain a copy of the License at\r
15  *\r
16  * www.apache.org/licenses/LICENSE-2.0\r
17  *\r
18  * Unless required by applicable law or agreed to in writing, software\r
19  * distributed under the License is distributed on an AS IS BASIS, WITHOUT\r
20  * WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.\r
21  * See the License for the specific language governing permissions and\r
22  * limitations under the License.\r
23  */\r
24 \r
25 #if   defined ( __ICCARM__ )\r
26  #pragma system_include         /* treat file as system include file for MISRA check */\r
27 #elif defined (__ARMCC_VERSION) && (__ARMCC_VERSION >= 6010050)\r
28   #pragma clang system_header   /* treat file as system include file */\r
29 #endif\r
30 \r
31 #ifndef __CORE_SC300_H_GENERIC\r
32 #define __CORE_SC300_H_GENERIC\r
33 \r
34 #include <stdint.h>\r
35 \r
36 #ifdef __cplusplus\r
37  extern "C" {\r
38 #endif\r
39 \r
40 /**\r
41   \page CMSIS_MISRA_Exceptions  MISRA-C:2004 Compliance Exceptions\r
42   CMSIS violates the following MISRA-C:2004 rules:\r
43 \r
44    \li Required Rule 8.5, object/function definition in header file.<br>\r
45      Function definitions in header files are used to allow 'inlining'.\r
46 \r
47    \li Required Rule 18.4, declaration of union type or object of union type: '{...}'.<br>\r
48      Unions are used for effective representation of core registers.\r
49 \r
50    \li Advisory Rule 19.7, Function-like macro defined.<br>\r
51      Function-like macros are used to allow more efficient code.\r
52  */\r
53 \r
54 \r
55 /*******************************************************************************\r
56  *                 CMSIS definitions\r
57  ******************************************************************************/\r
58 /**\r
59   \ingroup SC3000\r
60   @{\r
61  */\r
62 \r
63 #include "cmsis_version.h"\r
64 \r
65 /*  CMSIS SC300 definitions */\r
66 #define __SC300_CMSIS_VERSION_MAIN  (__CM_CMSIS_VERSION_MAIN)                /*!< \deprecated [31:16] CMSIS HAL main version */\r
67 #define __SC300_CMSIS_VERSION_SUB   (__CM_CMSIS_VERSION_SUB)                 /*!< \deprecated [15:0]  CMSIS HAL sub version */\r
68 #define __SC300_CMSIS_VERSION       ((__SC300_CMSIS_VERSION_MAIN << 16U) | \\r
69                                       __SC300_CMSIS_VERSION_SUB           )  /*!< \deprecated CMSIS HAL version number */\r
70 \r
71 #define __CORTEX_SC                 (300U)                                   /*!< Cortex secure core */\r
72 \r
73 /** __FPU_USED indicates whether an FPU is used or not.\r
74     This core does not support an FPU at all\r
75 */\r
76 #define __FPU_USED       0U\r
77 \r
78 #if defined ( __CC_ARM )\r
79   #if defined __TARGET_FPU_VFP\r
80     #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"\r
81   #endif\r
82 \r
83 #elif defined (__ARMCC_VERSION) && (__ARMCC_VERSION >= 6010050)\r
84   #if defined __ARM_PCS_VFP\r
85     #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"\r
86   #endif\r
87 \r
88 #elif defined ( __GNUC__ )\r
89   #if defined (__VFP_FP__) && !defined(__SOFTFP__)\r
90     #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"\r
91   #endif\r
92 \r
93 #elif defined ( __ICCARM__ )\r
94   #if defined __ARMVFP__\r
95     #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"\r
96   #endif\r
97 \r
98 #elif defined ( __TI_ARM__ )\r
99   #if defined __TI_VFP_SUPPORT__\r
100     #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"\r
101   #endif\r
102 \r
103 #elif defined ( __TASKING__ )\r
104   #if defined __FPU_VFP__\r
105     #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"\r
106   #endif\r
107 \r
108 #elif defined ( __CSMC__ )\r
109   #if ( __CSMC__ & 0x400U)\r
110     #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"\r
111   #endif\r
112 \r
113 #endif\r
114 \r
115 #include "cmsis_compiler.h"               /* CMSIS compiler specific defines */\r
116 \r
117 \r
118 #ifdef __cplusplus\r
119 }\r
120 #endif\r
121 \r
122 #endif /* __CORE_SC300_H_GENERIC */\r
123 \r
124 #ifndef __CMSIS_GENERIC\r
125 \r
126 #ifndef __CORE_SC300_H_DEPENDANT\r
127 #define __CORE_SC300_H_DEPENDANT\r
128 \r
129 #ifdef __cplusplus\r
130  extern "C" {\r
131 #endif\r
132 \r
133 /* check device defines and use defaults */\r
134 #if defined __CHECK_DEVICE_DEFINES\r
135   #ifndef __SC300_REV\r
136     #define __SC300_REV               0x0000U\r
137     #warning "__SC300_REV not defined in device header file; using default!"\r
138   #endif\r
139 \r
140   #ifndef __MPU_PRESENT\r
141     #define __MPU_PRESENT             0U\r
142     #warning "__MPU_PRESENT not defined in device header file; using default!"\r
143   #endif\r
144 \r
145   #ifndef __NVIC_PRIO_BITS\r
146     #define __NVIC_PRIO_BITS          3U\r
147     #warning "__NVIC_PRIO_BITS not defined in device header file; using default!"\r
148   #endif\r
149 \r
150   #ifndef __Vendor_SysTickConfig\r
151     #define __Vendor_SysTickConfig    0U\r
152     #warning "__Vendor_SysTickConfig not defined in device header file; using default!"\r
153   #endif\r
154 #endif\r
155 \r
156 /* IO definitions (access restrictions to peripheral registers) */\r
157 /**\r
158     \defgroup CMSIS_glob_defs CMSIS Global Defines\r
159 \r
160     <strong>IO Type Qualifiers</strong> are used\r
161     \li to specify the access to peripheral variables.\r
162     \li for automatic generation of peripheral register debug information.\r
163 */\r
164 #ifdef __cplusplus\r
165   #define   __I     volatile             /*!< Defines 'read only' permissions */\r
166 #else\r
167   #define   __I     volatile const       /*!< Defines 'read only' permissions */\r
168 #endif\r
169 #define     __O     volatile             /*!< Defines 'write only' permissions */\r
170 #define     __IO    volatile             /*!< Defines 'read / write' permissions */\r
171 \r
172 /* following defines should be used for structure members */\r
173 #define     __IM     volatile const      /*! Defines 'read only' structure member permissions */\r
174 #define     __OM     volatile            /*! Defines 'write only' structure member permissions */\r
175 #define     __IOM    volatile            /*! Defines 'read / write' structure member permissions */\r
176 \r
177 /*@} end of group SC300 */\r
178 \r
179 \r
180 \r
181 /*******************************************************************************\r
182  *                 Register Abstraction\r
183   Core Register contain:\r
184   - Core Register\r
185   - Core NVIC Register\r
186   - Core SCB Register\r
187   - Core SysTick Register\r
188   - Core Debug Register\r
189   - Core MPU Register\r
190  ******************************************************************************/\r
191 /**\r
192   \defgroup CMSIS_core_register Defines and Type Definitions\r
193   \brief Type definitions and defines for Cortex-M processor based devices.\r
194 */\r
195 \r
196 /**\r
197   \ingroup    CMSIS_core_register\r
198   \defgroup   CMSIS_CORE  Status and Control Registers\r
199   \brief      Core Register type definitions.\r
200   @{\r
201  */\r
202 \r
203 /**\r
204   \brief  Union type to access the Application Program Status Register (APSR).\r
205  */\r
206 typedef union\r
207 {\r
208   struct\r
209   {\r
210     uint32_t _reserved0:27;              /*!< bit:  0..26  Reserved */\r
211     uint32_t Q:1;                        /*!< bit:     27  Saturation condition flag */\r
212     uint32_t V:1;                        /*!< bit:     28  Overflow condition code flag */\r
213     uint32_t C:1;                        /*!< bit:     29  Carry condition code flag */\r
214     uint32_t Z:1;                        /*!< bit:     30  Zero condition code flag */\r
215     uint32_t N:1;                        /*!< bit:     31  Negative condition code flag */\r
216   } b;                                   /*!< Structure used for bit  access */\r
217   uint32_t w;                            /*!< Type      used for word access */\r
218 } APSR_Type;\r
219 \r
220 /* APSR Register Definitions */\r
221 #define APSR_N_Pos                         31U                                            /*!< APSR: N Position */\r
222 #define APSR_N_Msk                         (1UL << APSR_N_Pos)                            /*!< APSR: N Mask */\r
223 \r
224 #define APSR_Z_Pos                         30U                                            /*!< APSR: Z Position */\r
225 #define APSR_Z_Msk                         (1UL << APSR_Z_Pos)                            /*!< APSR: Z Mask */\r
226 \r
227 #define APSR_C_Pos                         29U                                            /*!< APSR: C Position */\r
228 #define APSR_C_Msk                         (1UL << APSR_C_Pos)                            /*!< APSR: C Mask */\r
229 \r
230 #define APSR_V_Pos                         28U                                            /*!< APSR: V Position */\r
231 #define APSR_V_Msk                         (1UL << APSR_V_Pos)                            /*!< APSR: V Mask */\r
232 \r
233 #define APSR_Q_Pos                         27U                                            /*!< APSR: Q Position */\r
234 #define APSR_Q_Msk                         (1UL << APSR_Q_Pos)                            /*!< APSR: Q Mask */\r
235 \r
236 \r
237 /**\r
238   \brief  Union type to access the Interrupt Program Status Register (IPSR).\r
239  */\r
240 typedef union\r
241 {\r
242   struct\r
243   {\r
244     uint32_t ISR:9;                      /*!< bit:  0.. 8  Exception number */\r
245     uint32_t _reserved0:23;              /*!< bit:  9..31  Reserved */\r
246   } b;                                   /*!< Structure used for bit  access */\r
247   uint32_t w;                            /*!< Type      used for word access */\r
248 } IPSR_Type;\r
249 \r
250 /* IPSR Register Definitions */\r
251 #define IPSR_ISR_Pos                        0U                                            /*!< IPSR: ISR Position */\r
252 #define IPSR_ISR_Msk                       (0x1FFUL /*<< IPSR_ISR_Pos*/)                  /*!< IPSR: ISR Mask */\r
253 \r
254 \r
255 /**\r
256   \brief  Union type to access the Special-Purpose Program Status Registers (xPSR).\r
257  */\r
258 typedef union\r
259 {\r
260   struct\r
261   {\r
262     uint32_t ISR:9;                      /*!< bit:  0.. 8  Exception number */\r
263     uint32_t _reserved0:1;               /*!< bit:      9  Reserved */\r
264     uint32_t ICI_IT_1:6;                 /*!< bit: 10..15  ICI/IT part 1 */\r
265     uint32_t _reserved1:8;               /*!< bit: 16..23  Reserved */\r
266     uint32_t T:1;                        /*!< bit:     24  Thumb bit */\r
267     uint32_t ICI_IT_2:2;                 /*!< bit: 25..26  ICI/IT part 2 */\r
268     uint32_t Q:1;                        /*!< bit:     27  Saturation condition flag */\r
269     uint32_t V:1;                        /*!< bit:     28  Overflow condition code flag */\r
270     uint32_t C:1;                        /*!< bit:     29  Carry condition code flag */\r
271     uint32_t Z:1;                        /*!< bit:     30  Zero condition code flag */\r
272     uint32_t N:1;                        /*!< bit:     31  Negative condition code flag */\r
273   } b;                                   /*!< Structure used for bit  access */\r
274   uint32_t w;                            /*!< Type      used for word access */\r
275 } xPSR_Type;\r
276 \r
277 /* xPSR Register Definitions */\r
278 #define xPSR_N_Pos                         31U                                            /*!< xPSR: N Position */\r
279 #define xPSR_N_Msk                         (1UL << xPSR_N_Pos)                            /*!< xPSR: N Mask */\r
280 \r
281 #define xPSR_Z_Pos                         30U                                            /*!< xPSR: Z Position */\r
282 #define xPSR_Z_Msk                         (1UL << xPSR_Z_Pos)                            /*!< xPSR: Z Mask */\r
283 \r
284 #define xPSR_C_Pos                         29U                                            /*!< xPSR: C Position */\r
285 #define xPSR_C_Msk                         (1UL << xPSR_C_Pos)                            /*!< xPSR: C Mask */\r
286 \r
287 #define xPSR_V_Pos                         28U                                            /*!< xPSR: V Position */\r
288 #define xPSR_V_Msk                         (1UL << xPSR_V_Pos)                            /*!< xPSR: V Mask */\r
289 \r
290 #define xPSR_Q_Pos                         27U                                            /*!< xPSR: Q Position */\r
291 #define xPSR_Q_Msk                         (1UL << xPSR_Q_Pos)                            /*!< xPSR: Q Mask */\r
292 \r
293 #define xPSR_ICI_IT_2_Pos                  25U                                            /*!< xPSR: ICI/IT part 2 Position */\r
294 #define xPSR_ICI_IT_2_Msk                  (3UL << xPSR_ICI_IT_2_Pos)                     /*!< xPSR: ICI/IT part 2 Mask */\r
295 \r
296 #define xPSR_T_Pos                         24U                                            /*!< xPSR: T Position */\r
297 #define xPSR_T_Msk                         (1UL << xPSR_T_Pos)                            /*!< xPSR: T Mask */\r
298 \r
299 #define xPSR_ICI_IT_1_Pos                  10U                                            /*!< xPSR: ICI/IT part 1 Position */\r
300 #define xPSR_ICI_IT_1_Msk                  (0x3FUL << xPSR_ICI_IT_1_Pos)                  /*!< xPSR: ICI/IT part 1 Mask */\r
301 \r
302 #define xPSR_ISR_Pos                        0U                                            /*!< xPSR: ISR Position */\r
303 #define xPSR_ISR_Msk                       (0x1FFUL /*<< xPSR_ISR_Pos*/)                  /*!< xPSR: ISR Mask */\r
304 \r
305 \r
306 /**\r
307   \brief  Union type to access the Control Registers (CONTROL).\r
308  */\r
309 typedef union\r
310 {\r
311   struct\r
312   {\r
313     uint32_t nPRIV:1;                    /*!< bit:      0  Execution privilege in Thread mode */\r
314     uint32_t SPSEL:1;                    /*!< bit:      1  Stack to be used */\r
315     uint32_t _reserved1:30;              /*!< bit:  2..31  Reserved */\r
316   } b;                                   /*!< Structure used for bit  access */\r
317   uint32_t w;                            /*!< Type      used for word access */\r
318 } CONTROL_Type;\r
319 \r
320 /* CONTROL Register Definitions */\r
321 #define CONTROL_SPSEL_Pos                   1U                                            /*!< CONTROL: SPSEL Position */\r
322 #define CONTROL_SPSEL_Msk                  (1UL << CONTROL_SPSEL_Pos)                     /*!< CONTROL: SPSEL Mask */\r
323 \r
324 #define CONTROL_nPRIV_Pos                   0U                                            /*!< CONTROL: nPRIV Position */\r
325 #define CONTROL_nPRIV_Msk                  (1UL /*<< CONTROL_nPRIV_Pos*/)                 /*!< CONTROL: nPRIV Mask */\r
326 \r
327 /*@} end of group CMSIS_CORE */\r
328 \r
329 \r
330 /**\r
331   \ingroup    CMSIS_core_register\r
332   \defgroup   CMSIS_NVIC  Nested Vectored Interrupt Controller (NVIC)\r
333   \brief      Type definitions for the NVIC Registers\r
334   @{\r
335  */\r
336 \r
337 /**\r
338   \brief  Structure type to access the Nested Vectored Interrupt Controller (NVIC).\r
339  */\r
340 typedef struct\r
341 {\r
342   __IOM uint32_t ISER[8U];               /*!< Offset: 0x000 (R/W)  Interrupt Set Enable Register */\r
343         uint32_t RESERVED0[24U];\r
344   __IOM uint32_t ICER[8U];               /*!< Offset: 0x080 (R/W)  Interrupt Clear Enable Register */\r
345         uint32_t RSERVED1[24U];\r
346   __IOM uint32_t ISPR[8U];               /*!< Offset: 0x100 (R/W)  Interrupt Set Pending Register */\r
347         uint32_t RESERVED2[24U];\r
348   __IOM uint32_t ICPR[8U];               /*!< Offset: 0x180 (R/W)  Interrupt Clear Pending Register */\r
349         uint32_t RESERVED3[24U];\r
350   __IOM uint32_t IABR[8U];               /*!< Offset: 0x200 (R/W)  Interrupt Active bit Register */\r
351         uint32_t RESERVED4[56U];\r
352   __IOM uint8_t  IP[240U];               /*!< Offset: 0x300 (R/W)  Interrupt Priority Register (8Bit wide) */\r
353         uint32_t RESERVED5[644U];\r
354   __OM  uint32_t STIR;                   /*!< Offset: 0xE00 ( /W)  Software Trigger Interrupt Register */\r
355 }  NVIC_Type;\r
356 \r
357 /* Software Triggered Interrupt Register Definitions */\r
358 #define NVIC_STIR_INTID_Pos                 0U                                         /*!< STIR: INTLINESNUM Position */\r
359 #define NVIC_STIR_INTID_Msk                (0x1FFUL /*<< NVIC_STIR_INTID_Pos*/)        /*!< STIR: INTLINESNUM Mask */\r
360 \r
361 /*@} end of group CMSIS_NVIC */\r
362 \r
363 \r
364 /**\r
365   \ingroup  CMSIS_core_register\r
366   \defgroup CMSIS_SCB     System Control Block (SCB)\r
367   \brief    Type definitions for the System Control Block Registers\r
368   @{\r
369  */\r
370 \r
371 /**\r
372   \brief  Structure type to access the System Control Block (SCB).\r
373  */\r
374 typedef struct\r
375 {\r
376   __IM  uint32_t CPUID;                  /*!< Offset: 0x000 (R/ )  CPUID Base Register */\r
377   __IOM uint32_t ICSR;                   /*!< Offset: 0x004 (R/W)  Interrupt Control and State Register */\r
378   __IOM uint32_t VTOR;                   /*!< Offset: 0x008 (R/W)  Vector Table Offset Register */\r
379   __IOM uint32_t AIRCR;                  /*!< Offset: 0x00C (R/W)  Application Interrupt and Reset Control Register */\r
380   __IOM uint32_t SCR;                    /*!< Offset: 0x010 (R/W)  System Control Register */\r
381   __IOM uint32_t CCR;                    /*!< Offset: 0x014 (R/W)  Configuration Control Register */\r
382   __IOM uint8_t  SHP[12U];               /*!< Offset: 0x018 (R/W)  System Handlers Priority Registers (4-7, 8-11, 12-15) */\r
383   __IOM uint32_t SHCSR;                  /*!< Offset: 0x024 (R/W)  System Handler Control and State Register */\r
384   __IOM uint32_t CFSR;                   /*!< Offset: 0x028 (R/W)  Configurable Fault Status Register */\r
385   __IOM uint32_t HFSR;                   /*!< Offset: 0x02C (R/W)  HardFault Status Register */\r
386   __IOM uint32_t DFSR;                   /*!< Offset: 0x030 (R/W)  Debug Fault Status Register */\r
387   __IOM uint32_t MMFAR;                  /*!< Offset: 0x034 (R/W)  MemManage Fault Address Register */\r
388   __IOM uint32_t BFAR;                   /*!< Offset: 0x038 (R/W)  BusFault Address Register */\r
389   __IOM uint32_t AFSR;                   /*!< Offset: 0x03C (R/W)  Auxiliary Fault Status Register */\r
390   __IM  uint32_t PFR[2U];                /*!< Offset: 0x040 (R/ )  Processor Feature Register */\r
391   __IM  uint32_t DFR;                    /*!< Offset: 0x048 (R/ )  Debug Feature Register */\r
392   __IM  uint32_t ADR;                    /*!< Offset: 0x04C (R/ )  Auxiliary Feature Register */\r
393   __IM  uint32_t MMFR[4U];               /*!< Offset: 0x050 (R/ )  Memory Model Feature Register */\r
394   __IM  uint32_t ISAR[5U];               /*!< Offset: 0x060 (R/ )  Instruction Set Attributes Register */\r
395         uint32_t RESERVED0[5U];\r
396   __IOM uint32_t CPACR;                  /*!< Offset: 0x088 (R/W)  Coprocessor Access Control Register */\r
397         uint32_t RESERVED1[129U];\r
398   __IOM uint32_t SFCR;                   /*!< Offset: 0x290 (R/W)  Security Features Control Register */\r
399 } SCB_Type;\r
400 \r
401 /* SCB CPUID Register Definitions */\r
402 #define SCB_CPUID_IMPLEMENTER_Pos          24U                                            /*!< SCB CPUID: IMPLEMENTER Position */\r
403 #define SCB_CPUID_IMPLEMENTER_Msk          (0xFFUL << SCB_CPUID_IMPLEMENTER_Pos)          /*!< SCB CPUID: IMPLEMENTER Mask */\r
404 \r
405 #define SCB_CPUID_VARIANT_Pos              20U                                            /*!< SCB CPUID: VARIANT Position */\r
406 #define SCB_CPUID_VARIANT_Msk              (0xFUL << SCB_CPUID_VARIANT_Pos)               /*!< SCB CPUID: VARIANT Mask */\r
407 \r
408 #define SCB_CPUID_ARCHITECTURE_Pos         16U                                            /*!< SCB CPUID: ARCHITECTURE Position */\r
409 #define SCB_CPUID_ARCHITECTURE_Msk         (0xFUL << SCB_CPUID_ARCHITECTURE_Pos)          /*!< SCB CPUID: ARCHITECTURE Mask */\r
410 \r
411 #define SCB_CPUID_PARTNO_Pos                4U                                            /*!< SCB CPUID: PARTNO Position */\r
412 #define SCB_CPUID_PARTNO_Msk               (0xFFFUL << SCB_CPUID_PARTNO_Pos)              /*!< SCB CPUID: PARTNO Mask */\r
413 \r
414 #define SCB_CPUID_REVISION_Pos              0U                                            /*!< SCB CPUID: REVISION Position */\r
415 #define SCB_CPUID_REVISION_Msk             (0xFUL /*<< SCB_CPUID_REVISION_Pos*/)          /*!< SCB CPUID: REVISION Mask */\r
416 \r
417 /* SCB Interrupt Control State Register Definitions */\r
418 #define SCB_ICSR_NMIPENDSET_Pos            31U                                            /*!< SCB ICSR: NMIPENDSET Position */\r
419 #define SCB_ICSR_NMIPENDSET_Msk            (1UL << SCB_ICSR_NMIPENDSET_Pos)               /*!< SCB ICSR: NMIPENDSET Mask */\r
420 \r
421 #define SCB_ICSR_PENDSVSET_Pos             28U                                            /*!< SCB ICSR: PENDSVSET Position */\r
422 #define SCB_ICSR_PENDSVSET_Msk             (1UL << SCB_ICSR_PENDSVSET_Pos)                /*!< SCB ICSR: PENDSVSET Mask */\r
423 \r
424 #define SCB_ICSR_PENDSVCLR_Pos             27U                                            /*!< SCB ICSR: PENDSVCLR Position */\r
425 #define SCB_ICSR_PENDSVCLR_Msk             (1UL << SCB_ICSR_PENDSVCLR_Pos)                /*!< SCB ICSR: PENDSVCLR Mask */\r
426 \r
427 #define SCB_ICSR_PENDSTSET_Pos             26U                                            /*!< SCB ICSR: PENDSTSET Position */\r
428 #define SCB_ICSR_PENDSTSET_Msk             (1UL << SCB_ICSR_PENDSTSET_Pos)                /*!< SCB ICSR: PENDSTSET Mask */\r
429 \r
430 #define SCB_ICSR_PENDSTCLR_Pos             25U                                            /*!< SCB ICSR: PENDSTCLR Position */\r
431 #define SCB_ICSR_PENDSTCLR_Msk             (1UL << SCB_ICSR_PENDSTCLR_Pos)                /*!< SCB ICSR: PENDSTCLR Mask */\r
432 \r
433 #define SCB_ICSR_ISRPREEMPT_Pos            23U                                            /*!< SCB ICSR: ISRPREEMPT Position */\r
434 #define SCB_ICSR_ISRPREEMPT_Msk            (1UL << SCB_ICSR_ISRPREEMPT_Pos)               /*!< SCB ICSR: ISRPREEMPT Mask */\r
435 \r
436 #define SCB_ICSR_ISRPENDING_Pos            22U                                            /*!< SCB ICSR: ISRPENDING Position */\r
437 #define SCB_ICSR_ISRPENDING_Msk            (1UL << SCB_ICSR_ISRPENDING_Pos)               /*!< SCB ICSR: ISRPENDING Mask */\r
438 \r
439 #define SCB_ICSR_VECTPENDING_Pos           12U                                            /*!< SCB ICSR: VECTPENDING Position */\r
440 #define SCB_ICSR_VECTPENDING_Msk           (0x1FFUL << SCB_ICSR_VECTPENDING_Pos)          /*!< SCB ICSR: VECTPENDING Mask */\r
441 \r
442 #define SCB_ICSR_RETTOBASE_Pos             11U                                            /*!< SCB ICSR: RETTOBASE Position */\r
443 #define SCB_ICSR_RETTOBASE_Msk             (1UL << SCB_ICSR_RETTOBASE_Pos)                /*!< SCB ICSR: RETTOBASE Mask */\r
444 \r
445 #define SCB_ICSR_VECTACTIVE_Pos             0U                                            /*!< SCB ICSR: VECTACTIVE Position */\r
446 #define SCB_ICSR_VECTACTIVE_Msk            (0x1FFUL /*<< SCB_ICSR_VECTACTIVE_Pos*/)       /*!< SCB ICSR: VECTACTIVE Mask */\r
447 \r
448 /* SCB Vector Table Offset Register Definitions */\r
449 #define SCB_VTOR_TBLBASE_Pos               29U                                            /*!< SCB VTOR: TBLBASE Position */\r
450 #define SCB_VTOR_TBLBASE_Msk               (1UL << SCB_VTOR_TBLBASE_Pos)                  /*!< SCB VTOR: TBLBASE Mask */\r
451 \r
452 #define SCB_VTOR_TBLOFF_Pos                 7U                                            /*!< SCB VTOR: TBLOFF Position */\r
453 #define SCB_VTOR_TBLOFF_Msk                (0x3FFFFFUL << SCB_VTOR_TBLOFF_Pos)            /*!< SCB VTOR: TBLOFF Mask */\r
454 \r
455 /* SCB Application Interrupt and Reset Control Register Definitions */\r
456 #define SCB_AIRCR_VECTKEY_Pos              16U                                            /*!< SCB AIRCR: VECTKEY Position */\r
457 #define SCB_AIRCR_VECTKEY_Msk              (0xFFFFUL << SCB_AIRCR_VECTKEY_Pos)            /*!< SCB AIRCR: VECTKEY Mask */\r
458 \r
459 #define SCB_AIRCR_VECTKEYSTAT_Pos          16U                                            /*!< SCB AIRCR: VECTKEYSTAT Position */\r
460 #define SCB_AIRCR_VECTKEYSTAT_Msk          (0xFFFFUL << SCB_AIRCR_VECTKEYSTAT_Pos)        /*!< SCB AIRCR: VECTKEYSTAT Mask */\r
461 \r
462 #define SCB_AIRCR_ENDIANESS_Pos            15U                                            /*!< SCB AIRCR: ENDIANESS Position */\r
463 #define SCB_AIRCR_ENDIANESS_Msk            (1UL << SCB_AIRCR_ENDIANESS_Pos)               /*!< SCB AIRCR: ENDIANESS Mask */\r
464 \r
465 #define SCB_AIRCR_PRIGROUP_Pos              8U                                            /*!< SCB AIRCR: PRIGROUP Position */\r
466 #define SCB_AIRCR_PRIGROUP_Msk             (7UL << SCB_AIRCR_PRIGROUP_Pos)                /*!< SCB AIRCR: PRIGROUP Mask */\r
467 \r
468 #define SCB_AIRCR_SYSRESETREQ_Pos           2U                                            /*!< SCB AIRCR: SYSRESETREQ Position */\r
469 #define SCB_AIRCR_SYSRESETREQ_Msk          (1UL << SCB_AIRCR_SYSRESETREQ_Pos)             /*!< SCB AIRCR: SYSRESETREQ Mask */\r
470 \r
471 #define SCB_AIRCR_VECTCLRACTIVE_Pos         1U                                            /*!< SCB AIRCR: VECTCLRACTIVE Position */\r
472 #define SCB_AIRCR_VECTCLRACTIVE_Msk        (1UL << SCB_AIRCR_VECTCLRACTIVE_Pos)           /*!< SCB AIRCR: VECTCLRACTIVE Mask */\r
473 \r
474 #define SCB_AIRCR_VECTRESET_Pos             0U                                            /*!< SCB AIRCR: VECTRESET Position */\r
475 #define SCB_AIRCR_VECTRESET_Msk            (1UL /*<< SCB_AIRCR_VECTRESET_Pos*/)           /*!< SCB AIRCR: VECTRESET Mask */\r
476 \r
477 /* SCB System Control Register Definitions */\r
478 #define SCB_SCR_SEVONPEND_Pos               4U                                            /*!< SCB SCR: SEVONPEND Position */\r
479 #define SCB_SCR_SEVONPEND_Msk              (1UL << SCB_SCR_SEVONPEND_Pos)                 /*!< SCB SCR: SEVONPEND Mask */\r
480 \r
481 #define SCB_SCR_SLEEPDEEP_Pos               2U                                            /*!< SCB SCR: SLEEPDEEP Position */\r
482 #define SCB_SCR_SLEEPDEEP_Msk              (1UL << SCB_SCR_SLEEPDEEP_Pos)                 /*!< SCB SCR: SLEEPDEEP Mask */\r
483 \r
484 #define SCB_SCR_SLEEPONEXIT_Pos             1U                                            /*!< SCB SCR: SLEEPONEXIT Position */\r
485 #define SCB_SCR_SLEEPONEXIT_Msk            (1UL << SCB_SCR_SLEEPONEXIT_Pos)               /*!< SCB SCR: SLEEPONEXIT Mask */\r
486 \r
487 /* SCB Configuration Control Register Definitions */\r
488 #define SCB_CCR_STKALIGN_Pos                9U                                            /*!< SCB CCR: STKALIGN Position */\r
489 #define SCB_CCR_STKALIGN_Msk               (1UL << SCB_CCR_STKALIGN_Pos)                  /*!< SCB CCR: STKALIGN Mask */\r
490 \r
491 #define SCB_CCR_BFHFNMIGN_Pos               8U                                            /*!< SCB CCR: BFHFNMIGN Position */\r
492 #define SCB_CCR_BFHFNMIGN_Msk              (1UL << SCB_CCR_BFHFNMIGN_Pos)                 /*!< SCB CCR: BFHFNMIGN Mask */\r
493 \r
494 #define SCB_CCR_DIV_0_TRP_Pos               4U                                            /*!< SCB CCR: DIV_0_TRP Position */\r
495 #define SCB_CCR_DIV_0_TRP_Msk              (1UL << SCB_CCR_DIV_0_TRP_Pos)                 /*!< SCB CCR: DIV_0_TRP Mask */\r
496 \r
497 #define SCB_CCR_UNALIGN_TRP_Pos             3U                                            /*!< SCB CCR: UNALIGN_TRP Position */\r
498 #define SCB_CCR_UNALIGN_TRP_Msk            (1UL << SCB_CCR_UNALIGN_TRP_Pos)               /*!< SCB CCR: UNALIGN_TRP Mask */\r
499 \r
500 #define SCB_CCR_USERSETMPEND_Pos            1U                                            /*!< SCB CCR: USERSETMPEND Position */\r
501 #define SCB_CCR_USERSETMPEND_Msk           (1UL << SCB_CCR_USERSETMPEND_Pos)              /*!< SCB CCR: USERSETMPEND Mask */\r
502 \r
503 #define SCB_CCR_NONBASETHRDENA_Pos          0U                                            /*!< SCB CCR: NONBASETHRDENA Position */\r
504 #define SCB_CCR_NONBASETHRDENA_Msk         (1UL /*<< SCB_CCR_NONBASETHRDENA_Pos*/)        /*!< SCB CCR: NONBASETHRDENA Mask */\r
505 \r
506 /* SCB System Handler Control and State Register Definitions */\r
507 #define SCB_SHCSR_USGFAULTENA_Pos          18U                                            /*!< SCB SHCSR: USGFAULTENA Position */\r
508 #define SCB_SHCSR_USGFAULTENA_Msk          (1UL << SCB_SHCSR_USGFAULTENA_Pos)             /*!< SCB SHCSR: USGFAULTENA Mask */\r
509 \r
510 #define SCB_SHCSR_BUSFAULTENA_Pos          17U                                            /*!< SCB SHCSR: BUSFAULTENA Position */\r
511 #define SCB_SHCSR_BUSFAULTENA_Msk          (1UL << SCB_SHCSR_BUSFAULTENA_Pos)             /*!< SCB SHCSR: BUSFAULTENA Mask */\r
512 \r
513 #define SCB_SHCSR_MEMFAULTENA_Pos          16U                                            /*!< SCB SHCSR: MEMFAULTENA Position */\r
514 #define SCB_SHCSR_MEMFAULTENA_Msk          (1UL << SCB_SHCSR_MEMFAULTENA_Pos)             /*!< SCB SHCSR: MEMFAULTENA Mask */\r
515 \r
516 #define SCB_SHCSR_SVCALLPENDED_Pos         15U                                            /*!< SCB SHCSR: SVCALLPENDED Position */\r
517 #define SCB_SHCSR_SVCALLPENDED_Msk         (1UL << SCB_SHCSR_SVCALLPENDED_Pos)            /*!< SCB SHCSR: SVCALLPENDED Mask */\r
518 \r
519 #define SCB_SHCSR_BUSFAULTPENDED_Pos       14U                                            /*!< SCB SHCSR: BUSFAULTPENDED Position */\r
520 #define SCB_SHCSR_BUSFAULTPENDED_Msk       (1UL << SCB_SHCSR_BUSFAULTPENDED_Pos)          /*!< SCB SHCSR: BUSFAULTPENDED Mask */\r
521 \r
522 #define SCB_SHCSR_MEMFAULTPENDED_Pos       13U                                            /*!< SCB SHCSR: MEMFAULTPENDED Position */\r
523 #define SCB_SHCSR_MEMFAULTPENDED_Msk       (1UL << SCB_SHCSR_MEMFAULTPENDED_Pos)          /*!< SCB SHCSR: MEMFAULTPENDED Mask */\r
524 \r
525 #define SCB_SHCSR_USGFAULTPENDED_Pos       12U                                            /*!< SCB SHCSR: USGFAULTPENDED Position */\r
526 #define SCB_SHCSR_USGFAULTPENDED_Msk       (1UL << SCB_SHCSR_USGFAULTPENDED_Pos)          /*!< SCB SHCSR: USGFAULTPENDED Mask */\r
527 \r
528 #define SCB_SHCSR_SYSTICKACT_Pos           11U                                            /*!< SCB SHCSR: SYSTICKACT Position */\r
529 #define SCB_SHCSR_SYSTICKACT_Msk           (1UL << SCB_SHCSR_SYSTICKACT_Pos)              /*!< SCB SHCSR: SYSTICKACT Mask */\r
530 \r
531 #define SCB_SHCSR_PENDSVACT_Pos            10U                                            /*!< SCB SHCSR: PENDSVACT Position */\r
532 #define SCB_SHCSR_PENDSVACT_Msk            (1UL << SCB_SHCSR_PENDSVACT_Pos)               /*!< SCB SHCSR: PENDSVACT Mask */\r
533 \r
534 #define SCB_SHCSR_MONITORACT_Pos            8U                                            /*!< SCB SHCSR: MONITORACT Position */\r
535 #define SCB_SHCSR_MONITORACT_Msk           (1UL << SCB_SHCSR_MONITORACT_Pos)              /*!< SCB SHCSR: MONITORACT Mask */\r
536 \r
537 #define SCB_SHCSR_SVCALLACT_Pos             7U                                            /*!< SCB SHCSR: SVCALLACT Position */\r
538 #define SCB_SHCSR_SVCALLACT_Msk            (1UL << SCB_SHCSR_SVCALLACT_Pos)               /*!< SCB SHCSR: SVCALLACT Mask */\r
539 \r
540 #define SCB_SHCSR_USGFAULTACT_Pos           3U                                            /*!< SCB SHCSR: USGFAULTACT Position */\r
541 #define SCB_SHCSR_USGFAULTACT_Msk          (1UL << SCB_SHCSR_USGFAULTACT_Pos)             /*!< SCB SHCSR: USGFAULTACT Mask */\r
542 \r
543 #define SCB_SHCSR_BUSFAULTACT_Pos           1U                                            /*!< SCB SHCSR: BUSFAULTACT Position */\r
544 #define SCB_SHCSR_BUSFAULTACT_Msk          (1UL << SCB_SHCSR_BUSFAULTACT_Pos)             /*!< SCB SHCSR: BUSFAULTACT Mask */\r
545 \r
546 #define SCB_SHCSR_MEMFAULTACT_Pos           0U                                            /*!< SCB SHCSR: MEMFAULTACT Position */\r
547 #define SCB_SHCSR_MEMFAULTACT_Msk          (1UL /*<< SCB_SHCSR_MEMFAULTACT_Pos*/)         /*!< SCB SHCSR: MEMFAULTACT Mask */\r
548 \r
549 /* SCB Configurable Fault Status Register Definitions */\r
550 #define SCB_CFSR_USGFAULTSR_Pos            16U                                            /*!< SCB CFSR: Usage Fault Status Register Position */\r
551 #define SCB_CFSR_USGFAULTSR_Msk            (0xFFFFUL << SCB_CFSR_USGFAULTSR_Pos)          /*!< SCB CFSR: Usage Fault Status Register Mask */\r
552 \r
553 #define SCB_CFSR_BUSFAULTSR_Pos             8U                                            /*!< SCB CFSR: Bus Fault Status Register Position */\r
554 #define SCB_CFSR_BUSFAULTSR_Msk            (0xFFUL << SCB_CFSR_BUSFAULTSR_Pos)            /*!< SCB CFSR: Bus Fault Status Register Mask */\r
555 \r
556 #define SCB_CFSR_MEMFAULTSR_Pos             0U                                            /*!< SCB CFSR: Memory Manage Fault Status Register Position */\r
557 #define SCB_CFSR_MEMFAULTSR_Msk            (0xFFUL /*<< SCB_CFSR_MEMFAULTSR_Pos*/)        /*!< SCB CFSR: Memory Manage Fault Status Register Mask */\r
558 \r
559 /* MemManage Fault Status Register (part of SCB Configurable Fault Status Register) */\r
560 #define SCB_CFSR_MMARVALID_Pos             (SCB_SHCSR_MEMFAULTACT_Pos + 7U)               /*!< SCB CFSR (MMFSR): MMARVALID Position */\r
561 #define SCB_CFSR_MMARVALID_Msk             (1UL << SCB_CFSR_MMARVALID_Pos)                /*!< SCB CFSR (MMFSR): MMARVALID Mask */\r
562 \r
563 #define SCB_CFSR_MSTKERR_Pos               (SCB_SHCSR_MEMFAULTACT_Pos + 4U)               /*!< SCB CFSR (MMFSR): MSTKERR Position */\r
564 #define SCB_CFSR_MSTKERR_Msk               (1UL << SCB_CFSR_MSTKERR_Pos)                  /*!< SCB CFSR (MMFSR): MSTKERR Mask */\r
565 \r
566 #define SCB_CFSR_MUNSTKERR_Pos             (SCB_SHCSR_MEMFAULTACT_Pos + 3U)               /*!< SCB CFSR (MMFSR): MUNSTKERR Position */\r
567 #define SCB_CFSR_MUNSTKERR_Msk             (1UL << SCB_CFSR_MUNSTKERR_Pos)                /*!< SCB CFSR (MMFSR): MUNSTKERR Mask */\r
568 \r
569 #define SCB_CFSR_DACCVIOL_Pos              (SCB_SHCSR_MEMFAULTACT_Pos + 1U)               /*!< SCB CFSR (MMFSR): DACCVIOL Position */\r
570 #define SCB_CFSR_DACCVIOL_Msk              (1UL << SCB_CFSR_DACCVIOL_Pos)                 /*!< SCB CFSR (MMFSR): DACCVIOL Mask */\r
571 \r
572 #define SCB_CFSR_IACCVIOL_Pos              (SCB_SHCSR_MEMFAULTACT_Pos + 0U)               /*!< SCB CFSR (MMFSR): IACCVIOL Position */\r
573 #define SCB_CFSR_IACCVIOL_Msk              (1UL /*<< SCB_CFSR_IACCVIOL_Pos*/)             /*!< SCB CFSR (MMFSR): IACCVIOL Mask */\r
574 \r
575 /* BusFault Status Register (part of SCB Configurable Fault Status Register) */\r
576 #define SCB_CFSR_BFARVALID_Pos            (SCB_CFSR_BUSFAULTSR_Pos + 7U)                  /*!< SCB CFSR (BFSR): BFARVALID Position */\r
577 #define SCB_CFSR_BFARVALID_Msk            (1UL << SCB_CFSR_BFARVALID_Pos)                 /*!< SCB CFSR (BFSR): BFARVALID Mask */\r
578 \r
579 #define SCB_CFSR_STKERR_Pos               (SCB_CFSR_BUSFAULTSR_Pos + 4U)                  /*!< SCB CFSR (BFSR): STKERR Position */\r
580 #define SCB_CFSR_STKERR_Msk               (1UL << SCB_CFSR_STKERR_Pos)                    /*!< SCB CFSR (BFSR): STKERR Mask */\r
581 \r
582 #define SCB_CFSR_UNSTKERR_Pos             (SCB_CFSR_BUSFAULTSR_Pos + 3U)                  /*!< SCB CFSR (BFSR): UNSTKERR Position */\r
583 #define SCB_CFSR_UNSTKERR_Msk             (1UL << SCB_CFSR_UNSTKERR_Pos)                  /*!< SCB CFSR (BFSR): UNSTKERR Mask */\r
584 \r
585 #define SCB_CFSR_IMPRECISERR_Pos          (SCB_CFSR_BUSFAULTSR_Pos + 2U)                  /*!< SCB CFSR (BFSR): IMPRECISERR Position */\r
586 #define SCB_CFSR_IMPRECISERR_Msk          (1UL << SCB_CFSR_IMPRECISERR_Pos)               /*!< SCB CFSR (BFSR): IMPRECISERR Mask */\r
587 \r
588 #define SCB_CFSR_PRECISERR_Pos            (SCB_CFSR_BUSFAULTSR_Pos + 1U)                  /*!< SCB CFSR (BFSR): PRECISERR Position */\r
589 #define SCB_CFSR_PRECISERR_Msk            (1UL << SCB_CFSR_PRECISERR_Pos)                 /*!< SCB CFSR (BFSR): PRECISERR Mask */\r
590 \r
591 #define SCB_CFSR_IBUSERR_Pos              (SCB_CFSR_BUSFAULTSR_Pos + 0U)                  /*!< SCB CFSR (BFSR): IBUSERR Position */\r
592 #define SCB_CFSR_IBUSERR_Msk              (1UL << SCB_CFSR_IBUSERR_Pos)                   /*!< SCB CFSR (BFSR): IBUSERR Mask */\r
593 \r
594 /* UsageFault Status Register (part of SCB Configurable Fault Status Register) */\r
595 #define SCB_CFSR_DIVBYZERO_Pos            (SCB_CFSR_USGFAULTSR_Pos + 9U)                  /*!< SCB CFSR (UFSR): DIVBYZERO Position */\r
596 #define SCB_CFSR_DIVBYZERO_Msk            (1UL << SCB_CFSR_DIVBYZERO_Pos)                 /*!< SCB CFSR (UFSR): DIVBYZERO Mask */\r
597 \r
598 #define SCB_CFSR_UNALIGNED_Pos            (SCB_CFSR_USGFAULTSR_Pos + 8U)                  /*!< SCB CFSR (UFSR): UNALIGNED Position */\r
599 #define SCB_CFSR_UNALIGNED_Msk            (1UL << SCB_CFSR_UNALIGNED_Pos)                 /*!< SCB CFSR (UFSR): UNALIGNED Mask */\r
600 \r
601 #define SCB_CFSR_NOCP_Pos                 (SCB_CFSR_USGFAULTSR_Pos + 3U)                  /*!< SCB CFSR (UFSR): NOCP Position */\r
602 #define SCB_CFSR_NOCP_Msk                 (1UL << SCB_CFSR_NOCP_Pos)                      /*!< SCB CFSR (UFSR): NOCP Mask */\r
603 \r
604 #define SCB_CFSR_INVPC_Pos                (SCB_CFSR_USGFAULTSR_Pos + 2U)                  /*!< SCB CFSR (UFSR): INVPC Position */\r
605 #define SCB_CFSR_INVPC_Msk                (1UL << SCB_CFSR_INVPC_Pos)                     /*!< SCB CFSR (UFSR): INVPC Mask */\r
606 \r
607 #define SCB_CFSR_INVSTATE_Pos             (SCB_CFSR_USGFAULTSR_Pos + 1U)                  /*!< SCB CFSR (UFSR): INVSTATE Position */\r
608 #define SCB_CFSR_INVSTATE_Msk             (1UL << SCB_CFSR_INVSTATE_Pos)                  /*!< SCB CFSR (UFSR): INVSTATE Mask */\r
609 \r
610 #define SCB_CFSR_UNDEFINSTR_Pos           (SCB_CFSR_USGFAULTSR_Pos + 0U)                  /*!< SCB CFSR (UFSR): UNDEFINSTR Position */\r
611 #define SCB_CFSR_UNDEFINSTR_Msk           (1UL << SCB_CFSR_UNDEFINSTR_Pos)                /*!< SCB CFSR (UFSR): UNDEFINSTR Mask */\r
612 \r
613 /* SCB Hard Fault Status Register Definitions */\r
614 #define SCB_HFSR_DEBUGEVT_Pos              31U                                            /*!< SCB HFSR: DEBUGEVT Position */\r
615 #define SCB_HFSR_DEBUGEVT_Msk              (1UL << SCB_HFSR_DEBUGEVT_Pos)                 /*!< SCB HFSR: DEBUGEVT Mask */\r
616 \r
617 #define SCB_HFSR_FORCED_Pos                30U                                            /*!< SCB HFSR: FORCED Position */\r
618 #define SCB_HFSR_FORCED_Msk                (1UL << SCB_HFSR_FORCED_Pos)                   /*!< SCB HFSR: FORCED Mask */\r
619 \r
620 #define SCB_HFSR_VECTTBL_Pos                1U                                            /*!< SCB HFSR: VECTTBL Position */\r
621 #define SCB_HFSR_VECTTBL_Msk               (1UL << SCB_HFSR_VECTTBL_Pos)                  /*!< SCB HFSR: VECTTBL Mask */\r
622 \r
623 /* SCB Debug Fault Status Register Definitions */\r
624 #define SCB_DFSR_EXTERNAL_Pos               4U                                            /*!< SCB DFSR: EXTERNAL Position */\r
625 #define SCB_DFSR_EXTERNAL_Msk              (1UL << SCB_DFSR_EXTERNAL_Pos)                 /*!< SCB DFSR: EXTERNAL Mask */\r
626 \r
627 #define SCB_DFSR_VCATCH_Pos                 3U                                            /*!< SCB DFSR: VCATCH Position */\r
628 #define SCB_DFSR_VCATCH_Msk                (1UL << SCB_DFSR_VCATCH_Pos)                   /*!< SCB DFSR: VCATCH Mask */\r
629 \r
630 #define SCB_DFSR_DWTTRAP_Pos                2U                                            /*!< SCB DFSR: DWTTRAP Position */\r
631 #define SCB_DFSR_DWTTRAP_Msk               (1UL << SCB_DFSR_DWTTRAP_Pos)                  /*!< SCB DFSR: DWTTRAP Mask */\r
632 \r
633 #define SCB_DFSR_BKPT_Pos                   1U                                            /*!< SCB DFSR: BKPT Position */\r
634 #define SCB_DFSR_BKPT_Msk                  (1UL << SCB_DFSR_BKPT_Pos)                     /*!< SCB DFSR: BKPT Mask */\r
635 \r
636 #define SCB_DFSR_HALTED_Pos                 0U                                            /*!< SCB DFSR: HALTED Position */\r
637 #define SCB_DFSR_HALTED_Msk                (1UL /*<< SCB_DFSR_HALTED_Pos*/)               /*!< SCB DFSR: HALTED Mask */\r
638 \r
639 /*@} end of group CMSIS_SCB */\r
640 \r
641 \r
642 /**\r
643   \ingroup  CMSIS_core_register\r
644   \defgroup CMSIS_SCnSCB System Controls not in SCB (SCnSCB)\r
645   \brief    Type definitions for the System Control and ID Register not in the SCB\r
646   @{\r
647  */\r
648 \r
649 /**\r
650   \brief  Structure type to access the System Control and ID Register not in the SCB.\r
651  */\r
652 typedef struct\r
653 {\r
654         uint32_t RESERVED0[1U];\r
655   __IM  uint32_t ICTR;                   /*!< Offset: 0x004 (R/ )  Interrupt Controller Type Register */\r
656         uint32_t RESERVED1[1U];\r
657 } SCnSCB_Type;\r
658 \r
659 /* Interrupt Controller Type Register Definitions */\r
660 #define SCnSCB_ICTR_INTLINESNUM_Pos         0U                                         /*!< ICTR: INTLINESNUM Position */\r
661 #define SCnSCB_ICTR_INTLINESNUM_Msk        (0xFUL /*<< SCnSCB_ICTR_INTLINESNUM_Pos*/)  /*!< ICTR: INTLINESNUM Mask */\r
662 \r
663 /*@} end of group CMSIS_SCnotSCB */\r
664 \r
665 \r
666 /**\r
667   \ingroup  CMSIS_core_register\r
668   \defgroup CMSIS_SysTick     System Tick Timer (SysTick)\r
669   \brief    Type definitions for the System Timer Registers.\r
670   @{\r
671  */\r
672 \r
673 /**\r
674   \brief  Structure type to access the System Timer (SysTick).\r
675  */\r
676 typedef struct\r
677 {\r
678   __IOM uint32_t CTRL;                   /*!< Offset: 0x000 (R/W)  SysTick Control and Status Register */\r
679   __IOM uint32_t LOAD;                   /*!< Offset: 0x004 (R/W)  SysTick Reload Value Register */\r
680   __IOM uint32_t VAL;                    /*!< Offset: 0x008 (R/W)  SysTick Current Value Register */\r
681   __IM  uint32_t CALIB;                  /*!< Offset: 0x00C (R/ )  SysTick Calibration Register */\r
682 } SysTick_Type;\r
683 \r
684 /* SysTick Control / Status Register Definitions */\r
685 #define SysTick_CTRL_COUNTFLAG_Pos         16U                                            /*!< SysTick CTRL: COUNTFLAG Position */\r
686 #define SysTick_CTRL_COUNTFLAG_Msk         (1UL << SysTick_CTRL_COUNTFLAG_Pos)            /*!< SysTick CTRL: COUNTFLAG Mask */\r
687 \r
688 #define SysTick_CTRL_CLKSOURCE_Pos          2U                                            /*!< SysTick CTRL: CLKSOURCE Position */\r
689 #define SysTick_CTRL_CLKSOURCE_Msk         (1UL << SysTick_CTRL_CLKSOURCE_Pos)            /*!< SysTick CTRL: CLKSOURCE Mask */\r
690 \r
691 #define SysTick_CTRL_TICKINT_Pos            1U                                            /*!< SysTick CTRL: TICKINT Position */\r
692 #define SysTick_CTRL_TICKINT_Msk           (1UL << SysTick_CTRL_TICKINT_Pos)              /*!< SysTick CTRL: TICKINT Mask */\r
693 \r
694 #define SysTick_CTRL_ENABLE_Pos             0U                                            /*!< SysTick CTRL: ENABLE Position */\r
695 #define SysTick_CTRL_ENABLE_Msk            (1UL /*<< SysTick_CTRL_ENABLE_Pos*/)           /*!< SysTick CTRL: ENABLE Mask */\r
696 \r
697 /* SysTick Reload Register Definitions */\r
698 #define SysTick_LOAD_RELOAD_Pos             0U                                            /*!< SysTick LOAD: RELOAD Position */\r
699 #define SysTick_LOAD_RELOAD_Msk            (0xFFFFFFUL /*<< SysTick_LOAD_RELOAD_Pos*/)    /*!< SysTick LOAD: RELOAD Mask */\r
700 \r
701 /* SysTick Current Register Definitions */\r
702 #define SysTick_VAL_CURRENT_Pos             0U                                            /*!< SysTick VAL: CURRENT Position */\r
703 #define SysTick_VAL_CURRENT_Msk            (0xFFFFFFUL /*<< SysTick_VAL_CURRENT_Pos*/)    /*!< SysTick VAL: CURRENT Mask */\r
704 \r
705 /* SysTick Calibration Register Definitions */\r
706 #define SysTick_CALIB_NOREF_Pos            31U                                            /*!< SysTick CALIB: NOREF Position */\r
707 #define SysTick_CALIB_NOREF_Msk            (1UL << SysTick_CALIB_NOREF_Pos)               /*!< SysTick CALIB: NOREF Mask */\r
708 \r
709 #define SysTick_CALIB_SKEW_Pos             30U                                            /*!< SysTick CALIB: SKEW Position */\r
710 #define SysTick_CALIB_SKEW_Msk             (1UL << SysTick_CALIB_SKEW_Pos)                /*!< SysTick CALIB: SKEW Mask */\r
711 \r
712 #define SysTick_CALIB_TENMS_Pos             0U                                            /*!< SysTick CALIB: TENMS Position */\r
713 #define SysTick_CALIB_TENMS_Msk            (0xFFFFFFUL /*<< SysTick_CALIB_TENMS_Pos*/)    /*!< SysTick CALIB: TENMS Mask */\r
714 \r
715 /*@} end of group CMSIS_SysTick */\r
716 \r
717 \r
718 /**\r
719   \ingroup  CMSIS_core_register\r
720   \defgroup CMSIS_ITM     Instrumentation Trace Macrocell (ITM)\r
721   \brief    Type definitions for the Instrumentation Trace Macrocell (ITM)\r
722   @{\r
723  */\r
724 \r
725 /**\r
726   \brief  Structure type to access the Instrumentation Trace Macrocell Register (ITM).\r
727  */\r
728 typedef struct\r
729 {\r
730   __OM  union\r
731   {\r
732     __OM  uint8_t    u8;                 /*!< Offset: 0x000 ( /W)  ITM Stimulus Port 8-bit */\r
733     __OM  uint16_t   u16;                /*!< Offset: 0x000 ( /W)  ITM Stimulus Port 16-bit */\r
734     __OM  uint32_t   u32;                /*!< Offset: 0x000 ( /W)  ITM Stimulus Port 32-bit */\r
735   }  PORT [32U];                         /*!< Offset: 0x000 ( /W)  ITM Stimulus Port Registers */\r
736         uint32_t RESERVED0[864U];\r
737   __IOM uint32_t TER;                    /*!< Offset: 0xE00 (R/W)  ITM Trace Enable Register */\r
738         uint32_t RESERVED1[15U];\r
739   __IOM uint32_t TPR;                    /*!< Offset: 0xE40 (R/W)  ITM Trace Privilege Register */\r
740         uint32_t RESERVED2[15U];\r
741   __IOM uint32_t TCR;                    /*!< Offset: 0xE80 (R/W)  ITM Trace Control Register */\r
742         uint32_t RESERVED3[29U];\r
743   __OM  uint32_t IWR;                    /*!< Offset: 0xEF8 ( /W)  ITM Integration Write Register */\r
744   __IM  uint32_t IRR;                    /*!< Offset: 0xEFC (R/ )  ITM Integration Read Register */\r
745   __IOM uint32_t IMCR;                   /*!< Offset: 0xF00 (R/W)  ITM Integration Mode Control Register */\r
746         uint32_t RESERVED4[43U];\r
747   __OM  uint32_t LAR;                    /*!< Offset: 0xFB0 ( /W)  ITM Lock Access Register */\r
748   __IM  uint32_t LSR;                    /*!< Offset: 0xFB4 (R/ )  ITM Lock Status Register */\r
749         uint32_t RESERVED5[6U];\r
750   __IM  uint32_t PID4;                   /*!< Offset: 0xFD0 (R/ )  ITM Peripheral Identification Register #4 */\r
751   __IM  uint32_t PID5;                   /*!< Offset: 0xFD4 (R/ )  ITM Peripheral Identification Register #5 */\r
752   __IM  uint32_t PID6;                   /*!< Offset: 0xFD8 (R/ )  ITM Peripheral Identification Register #6 */\r
753   __IM  uint32_t PID7;                   /*!< Offset: 0xFDC (R/ )  ITM Peripheral Identification Register #7 */\r
754   __IM  uint32_t PID0;                   /*!< Offset: 0xFE0 (R/ )  ITM Peripheral Identification Register #0 */\r
755   __IM  uint32_t PID1;                   /*!< Offset: 0xFE4 (R/ )  ITM Peripheral Identification Register #1 */\r
756   __IM  uint32_t PID2;                   /*!< Offset: 0xFE8 (R/ )  ITM Peripheral Identification Register #2 */\r
757   __IM  uint32_t PID3;                   /*!< Offset: 0xFEC (R/ )  ITM Peripheral Identification Register #3 */\r
758   __IM  uint32_t CID0;                   /*!< Offset: 0xFF0 (R/ )  ITM Component  Identification Register #0 */\r
759   __IM  uint32_t CID1;                   /*!< Offset: 0xFF4 (R/ )  ITM Component  Identification Register #1 */\r
760   __IM  uint32_t CID2;                   /*!< Offset: 0xFF8 (R/ )  ITM Component  Identification Register #2 */\r
761   __IM  uint32_t CID3;                   /*!< Offset: 0xFFC (R/ )  ITM Component  Identification Register #3 */\r
762 } ITM_Type;\r
763 \r
764 /* ITM Trace Privilege Register Definitions */\r
765 #define ITM_TPR_PRIVMASK_Pos                0U                                            /*!< ITM TPR: PRIVMASK Position */\r
766 #define ITM_TPR_PRIVMASK_Msk               (0xFUL /*<< ITM_TPR_PRIVMASK_Pos*/)            /*!< ITM TPR: PRIVMASK Mask */\r
767 \r
768 /* ITM Trace Control Register Definitions */\r
769 #define ITM_TCR_BUSY_Pos                   23U                                            /*!< ITM TCR: BUSY Position */\r
770 #define ITM_TCR_BUSY_Msk                   (1UL << ITM_TCR_BUSY_Pos)                      /*!< ITM TCR: BUSY Mask */\r
771 \r
772 #define ITM_TCR_TraceBusID_Pos             16U                                            /*!< ITM TCR: ATBID Position */\r
773 #define ITM_TCR_TraceBusID_Msk             (0x7FUL << ITM_TCR_TraceBusID_Pos)             /*!< ITM TCR: ATBID Mask */\r
774 \r
775 #define ITM_TCR_GTSFREQ_Pos                10U                                            /*!< ITM TCR: Global timestamp frequency Position */\r
776 #define ITM_TCR_GTSFREQ_Msk                (3UL << ITM_TCR_GTSFREQ_Pos)                   /*!< ITM TCR: Global timestamp frequency Mask */\r
777 \r
778 #define ITM_TCR_TSPrescale_Pos              8U                                            /*!< ITM TCR: TSPrescale Position */\r
779 #define ITM_TCR_TSPrescale_Msk             (3UL << ITM_TCR_TSPrescale_Pos)                /*!< ITM TCR: TSPrescale Mask */\r
780 \r
781 #define ITM_TCR_SWOENA_Pos                  4U                                            /*!< ITM TCR: SWOENA Position */\r
782 #define ITM_TCR_SWOENA_Msk                 (1UL << ITM_TCR_SWOENA_Pos)                    /*!< ITM TCR: SWOENA Mask */\r
783 \r
784 #define ITM_TCR_DWTENA_Pos                  3U                                            /*!< ITM TCR: DWTENA Position */\r
785 #define ITM_TCR_DWTENA_Msk                 (1UL << ITM_TCR_DWTENA_Pos)                    /*!< ITM TCR: DWTENA Mask */\r
786 \r
787 #define ITM_TCR_SYNCENA_Pos                 2U                                            /*!< ITM TCR: SYNCENA Position */\r
788 #define ITM_TCR_SYNCENA_Msk                (1UL << ITM_TCR_SYNCENA_Pos)                   /*!< ITM TCR: SYNCENA Mask */\r
789 \r
790 #define ITM_TCR_TSENA_Pos                   1U                                            /*!< ITM TCR: TSENA Position */\r
791 #define ITM_TCR_TSENA_Msk                  (1UL << ITM_TCR_TSENA_Pos)                     /*!< ITM TCR: TSENA Mask */\r
792 \r
793 #define ITM_TCR_ITMENA_Pos                  0U                                            /*!< ITM TCR: ITM Enable bit Position */\r
794 #define ITM_TCR_ITMENA_Msk                 (1UL /*<< ITM_TCR_ITMENA_Pos*/)                /*!< ITM TCR: ITM Enable bit Mask */\r
795 \r
796 /* ITM Integration Write Register Definitions */\r
797 #define ITM_IWR_ATVALIDM_Pos                0U                                            /*!< ITM IWR: ATVALIDM Position */\r
798 #define ITM_IWR_ATVALIDM_Msk               (1UL /*<< ITM_IWR_ATVALIDM_Pos*/)              /*!< ITM IWR: ATVALIDM Mask */\r
799 \r
800 /* ITM Integration Read Register Definitions */\r
801 #define ITM_IRR_ATREADYM_Pos                0U                                            /*!< ITM IRR: ATREADYM Position */\r
802 #define ITM_IRR_ATREADYM_Msk               (1UL /*<< ITM_IRR_ATREADYM_Pos*/)              /*!< ITM IRR: ATREADYM Mask */\r
803 \r
804 /* ITM Integration Mode Control Register Definitions */\r
805 #define ITM_IMCR_INTEGRATION_Pos            0U                                            /*!< ITM IMCR: INTEGRATION Position */\r
806 #define ITM_IMCR_INTEGRATION_Msk           (1UL /*<< ITM_IMCR_INTEGRATION_Pos*/)          /*!< ITM IMCR: INTEGRATION Mask */\r
807 \r
808 /* ITM Lock Status Register Definitions */\r
809 #define ITM_LSR_ByteAcc_Pos                 2U                                            /*!< ITM LSR: ByteAcc Position */\r
810 #define ITM_LSR_ByteAcc_Msk                (1UL << ITM_LSR_ByteAcc_Pos)                   /*!< ITM LSR: ByteAcc Mask */\r
811 \r
812 #define ITM_LSR_Access_Pos                  1U                                            /*!< ITM LSR: Access Position */\r
813 #define ITM_LSR_Access_Msk                 (1UL << ITM_LSR_Access_Pos)                    /*!< ITM LSR: Access Mask */\r
814 \r
815 #define ITM_LSR_Present_Pos                 0U                                            /*!< ITM LSR: Present Position */\r
816 #define ITM_LSR_Present_Msk                (1UL /*<< ITM_LSR_Present_Pos*/)               /*!< ITM LSR: Present Mask */\r
817 \r
818 /*@}*/ /* end of group CMSIS_ITM */\r
819 \r
820 \r
821 /**\r
822   \ingroup  CMSIS_core_register\r
823   \defgroup CMSIS_DWT     Data Watchpoint and Trace (DWT)\r
824   \brief    Type definitions for the Data Watchpoint and Trace (DWT)\r
825   @{\r
826  */\r
827 \r
828 /**\r
829   \brief  Structure type to access the Data Watchpoint and Trace Register (DWT).\r
830  */\r
831 typedef struct\r
832 {\r
833   __IOM uint32_t CTRL;                   /*!< Offset: 0x000 (R/W)  Control Register */\r
834   __IOM uint32_t CYCCNT;                 /*!< Offset: 0x004 (R/W)  Cycle Count Register */\r
835   __IOM uint32_t CPICNT;                 /*!< Offset: 0x008 (R/W)  CPI Count Register */\r
836   __IOM uint32_t EXCCNT;                 /*!< Offset: 0x00C (R/W)  Exception Overhead Count Register */\r
837   __IOM uint32_t SLEEPCNT;               /*!< Offset: 0x010 (R/W)  Sleep Count Register */\r
838   __IOM uint32_t LSUCNT;                 /*!< Offset: 0x014 (R/W)  LSU Count Register */\r
839   __IOM uint32_t FOLDCNT;                /*!< Offset: 0x018 (R/W)  Folded-instruction Count Register */\r
840   __IM  uint32_t PCSR;                   /*!< Offset: 0x01C (R/ )  Program Counter Sample Register */\r
841   __IOM uint32_t COMP0;                  /*!< Offset: 0x020 (R/W)  Comparator Register 0 */\r
842   __IOM uint32_t MASK0;                  /*!< Offset: 0x024 (R/W)  Mask Register 0 */\r
843   __IOM uint32_t FUNCTION0;              /*!< Offset: 0x028 (R/W)  Function Register 0 */\r
844         uint32_t RESERVED0[1U];\r
845   __IOM uint32_t COMP1;                  /*!< Offset: 0x030 (R/W)  Comparator Register 1 */\r
846   __IOM uint32_t MASK1;                  /*!< Offset: 0x034 (R/W)  Mask Register 1 */\r
847   __IOM uint32_t FUNCTION1;              /*!< Offset: 0x038 (R/W)  Function Register 1 */\r
848         uint32_t RESERVED1[1U];\r
849   __IOM uint32_t COMP2;                  /*!< Offset: 0x040 (R/W)  Comparator Register 2 */\r
850   __IOM uint32_t MASK2;                  /*!< Offset: 0x044 (R/W)  Mask Register 2 */\r
851   __IOM uint32_t FUNCTION2;              /*!< Offset: 0x048 (R/W)  Function Register 2 */\r
852         uint32_t RESERVED2[1U];\r
853   __IOM uint32_t COMP3;                  /*!< Offset: 0x050 (R/W)  Comparator Register 3 */\r
854   __IOM uint32_t MASK3;                  /*!< Offset: 0x054 (R/W)  Mask Register 3 */\r
855   __IOM uint32_t FUNCTION3;              /*!< Offset: 0x058 (R/W)  Function Register 3 */\r
856 } DWT_Type;\r
857 \r
858 /* DWT Control Register Definitions */\r
859 #define DWT_CTRL_NUMCOMP_Pos               28U                                         /*!< DWT CTRL: NUMCOMP Position */\r
860 #define DWT_CTRL_NUMCOMP_Msk               (0xFUL << DWT_CTRL_NUMCOMP_Pos)             /*!< DWT CTRL: NUMCOMP Mask */\r
861 \r
862 #define DWT_CTRL_NOTRCPKT_Pos              27U                                         /*!< DWT CTRL: NOTRCPKT Position */\r
863 #define DWT_CTRL_NOTRCPKT_Msk              (0x1UL << DWT_CTRL_NOTRCPKT_Pos)            /*!< DWT CTRL: NOTRCPKT Mask */\r
864 \r
865 #define DWT_CTRL_NOEXTTRIG_Pos             26U                                         /*!< DWT CTRL: NOEXTTRIG Position */\r
866 #define DWT_CTRL_NOEXTTRIG_Msk             (0x1UL << DWT_CTRL_NOEXTTRIG_Pos)           /*!< DWT CTRL: NOEXTTRIG Mask */\r
867 \r
868 #define DWT_CTRL_NOCYCCNT_Pos              25U                                         /*!< DWT CTRL: NOCYCCNT Position */\r
869 #define DWT_CTRL_NOCYCCNT_Msk              (0x1UL << DWT_CTRL_NOCYCCNT_Pos)            /*!< DWT CTRL: NOCYCCNT Mask */\r
870 \r
871 #define DWT_CTRL_NOPRFCNT_Pos              24U                                         /*!< DWT CTRL: NOPRFCNT Position */\r
872 #define DWT_CTRL_NOPRFCNT_Msk              (0x1UL << DWT_CTRL_NOPRFCNT_Pos)            /*!< DWT CTRL: NOPRFCNT Mask */\r
873 \r
874 #define DWT_CTRL_CYCEVTENA_Pos             22U                                         /*!< DWT CTRL: CYCEVTENA Position */\r
875 #define DWT_CTRL_CYCEVTENA_Msk             (0x1UL << DWT_CTRL_CYCEVTENA_Pos)           /*!< DWT CTRL: CYCEVTENA Mask */\r
876 \r
877 #define DWT_CTRL_FOLDEVTENA_Pos            21U                                         /*!< DWT CTRL: FOLDEVTENA Position */\r
878 #define DWT_CTRL_FOLDEVTENA_Msk            (0x1UL << DWT_CTRL_FOLDEVTENA_Pos)          /*!< DWT CTRL: FOLDEVTENA Mask */\r
879 \r
880 #define DWT_CTRL_LSUEVTENA_Pos             20U                                         /*!< DWT CTRL: LSUEVTENA Position */\r
881 #define DWT_CTRL_LSUEVTENA_Msk             (0x1UL << DWT_CTRL_LSUEVTENA_Pos)           /*!< DWT CTRL: LSUEVTENA Mask */\r
882 \r
883 #define DWT_CTRL_SLEEPEVTENA_Pos           19U                                         /*!< DWT CTRL: SLEEPEVTENA Position */\r
884 #define DWT_CTRL_SLEEPEVTENA_Msk           (0x1UL << DWT_CTRL_SLEEPEVTENA_Pos)         /*!< DWT CTRL: SLEEPEVTENA Mask */\r
885 \r
886 #define DWT_CTRL_EXCEVTENA_Pos             18U                                         /*!< DWT CTRL: EXCEVTENA Position */\r
887 #define DWT_CTRL_EXCEVTENA_Msk             (0x1UL << DWT_CTRL_EXCEVTENA_Pos)           /*!< DWT CTRL: EXCEVTENA Mask */\r
888 \r
889 #define DWT_CTRL_CPIEVTENA_Pos             17U                                         /*!< DWT CTRL: CPIEVTENA Position */\r
890 #define DWT_CTRL_CPIEVTENA_Msk             (0x1UL << DWT_CTRL_CPIEVTENA_Pos)           /*!< DWT CTRL: CPIEVTENA Mask */\r
891 \r
892 #define DWT_CTRL_EXCTRCENA_Pos             16U                                         /*!< DWT CTRL: EXCTRCENA Position */\r
893 #define DWT_CTRL_EXCTRCENA_Msk             (0x1UL << DWT_CTRL_EXCTRCENA_Pos)           /*!< DWT CTRL: EXCTRCENA Mask */\r
894 \r
895 #define DWT_CTRL_PCSAMPLENA_Pos            12U                                         /*!< DWT CTRL: PCSAMPLENA Position */\r
896 #define DWT_CTRL_PCSAMPLENA_Msk            (0x1UL << DWT_CTRL_PCSAMPLENA_Pos)          /*!< DWT CTRL: PCSAMPLENA Mask */\r
897 \r
898 #define DWT_CTRL_SYNCTAP_Pos               10U                                         /*!< DWT CTRL: SYNCTAP Position */\r
899 #define DWT_CTRL_SYNCTAP_Msk               (0x3UL << DWT_CTRL_SYNCTAP_Pos)             /*!< DWT CTRL: SYNCTAP Mask */\r
900 \r
901 #define DWT_CTRL_CYCTAP_Pos                 9U                                         /*!< DWT CTRL: CYCTAP Position */\r
902 #define DWT_CTRL_CYCTAP_Msk                (0x1UL << DWT_CTRL_CYCTAP_Pos)              /*!< DWT CTRL: CYCTAP Mask */\r
903 \r
904 #define DWT_CTRL_POSTINIT_Pos               5U                                         /*!< DWT CTRL: POSTINIT Position */\r
905 #define DWT_CTRL_POSTINIT_Msk              (0xFUL << DWT_CTRL_POSTINIT_Pos)            /*!< DWT CTRL: POSTINIT Mask */\r
906 \r
907 #define DWT_CTRL_POSTPRESET_Pos             1U                                         /*!< DWT CTRL: POSTPRESET Position */\r
908 #define DWT_CTRL_POSTPRESET_Msk            (0xFUL << DWT_CTRL_POSTPRESET_Pos)          /*!< DWT CTRL: POSTPRESET Mask */\r
909 \r
910 #define DWT_CTRL_CYCCNTENA_Pos              0U                                         /*!< DWT CTRL: CYCCNTENA Position */\r
911 #define DWT_CTRL_CYCCNTENA_Msk             (0x1UL /*<< DWT_CTRL_CYCCNTENA_Pos*/)       /*!< DWT CTRL: CYCCNTENA Mask */\r
912 \r
913 /* DWT CPI Count Register Definitions */\r
914 #define DWT_CPICNT_CPICNT_Pos               0U                                         /*!< DWT CPICNT: CPICNT Position */\r
915 #define DWT_CPICNT_CPICNT_Msk              (0xFFUL /*<< DWT_CPICNT_CPICNT_Pos*/)       /*!< DWT CPICNT: CPICNT Mask */\r
916 \r
917 /* DWT Exception Overhead Count Register Definitions */\r
918 #define DWT_EXCCNT_EXCCNT_Pos               0U                                         /*!< DWT EXCCNT: EXCCNT Position */\r
919 #define DWT_EXCCNT_EXCCNT_Msk              (0xFFUL /*<< DWT_EXCCNT_EXCCNT_Pos*/)       /*!< DWT EXCCNT: EXCCNT Mask */\r
920 \r
921 /* DWT Sleep Count Register Definitions */\r
922 #define DWT_SLEEPCNT_SLEEPCNT_Pos           0U                                         /*!< DWT SLEEPCNT: SLEEPCNT Position */\r
923 #define DWT_SLEEPCNT_SLEEPCNT_Msk          (0xFFUL /*<< DWT_SLEEPCNT_SLEEPCNT_Pos*/)   /*!< DWT SLEEPCNT: SLEEPCNT Mask */\r
924 \r
925 /* DWT LSU Count Register Definitions */\r
926 #define DWT_LSUCNT_LSUCNT_Pos               0U                                         /*!< DWT LSUCNT: LSUCNT Position */\r
927 #define DWT_LSUCNT_LSUCNT_Msk              (0xFFUL /*<< DWT_LSUCNT_LSUCNT_Pos*/)       /*!< DWT LSUCNT: LSUCNT Mask */\r
928 \r
929 /* DWT Folded-instruction Count Register Definitions */\r
930 #define DWT_FOLDCNT_FOLDCNT_Pos             0U                                         /*!< DWT FOLDCNT: FOLDCNT Position */\r
931 #define DWT_FOLDCNT_FOLDCNT_Msk            (0xFFUL /*<< DWT_FOLDCNT_FOLDCNT_Pos*/)     /*!< DWT FOLDCNT: FOLDCNT Mask */\r
932 \r
933 /* DWT Comparator Mask Register Definitions */\r
934 #define DWT_MASK_MASK_Pos                   0U                                         /*!< DWT MASK: MASK Position */\r
935 #define DWT_MASK_MASK_Msk                  (0x1FUL /*<< DWT_MASK_MASK_Pos*/)           /*!< DWT MASK: MASK Mask */\r
936 \r
937 /* DWT Comparator Function Register Definitions */\r
938 #define DWT_FUNCTION_MATCHED_Pos           24U                                         /*!< DWT FUNCTION: MATCHED Position */\r
939 #define DWT_FUNCTION_MATCHED_Msk           (0x1UL << DWT_FUNCTION_MATCHED_Pos)         /*!< DWT FUNCTION: MATCHED Mask */\r
940 \r
941 #define DWT_FUNCTION_DATAVADDR1_Pos        16U                                         /*!< DWT FUNCTION: DATAVADDR1 Position */\r
942 #define DWT_FUNCTION_DATAVADDR1_Msk        (0xFUL << DWT_FUNCTION_DATAVADDR1_Pos)      /*!< DWT FUNCTION: DATAVADDR1 Mask */\r
943 \r
944 #define DWT_FUNCTION_DATAVADDR0_Pos        12U                                         /*!< DWT FUNCTION: DATAVADDR0 Position */\r
945 #define DWT_FUNCTION_DATAVADDR0_Msk        (0xFUL << DWT_FUNCTION_DATAVADDR0_Pos)      /*!< DWT FUNCTION: DATAVADDR0 Mask */\r
946 \r
947 #define DWT_FUNCTION_DATAVSIZE_Pos         10U                                         /*!< DWT FUNCTION: DATAVSIZE Position */\r
948 #define DWT_FUNCTION_DATAVSIZE_Msk         (0x3UL << DWT_FUNCTION_DATAVSIZE_Pos)       /*!< DWT FUNCTION: DATAVSIZE Mask */\r
949 \r
950 #define DWT_FUNCTION_LNK1ENA_Pos            9U                                         /*!< DWT FUNCTION: LNK1ENA Position */\r
951 #define DWT_FUNCTION_LNK1ENA_Msk           (0x1UL << DWT_FUNCTION_LNK1ENA_Pos)         /*!< DWT FUNCTION: LNK1ENA Mask */\r
952 \r
953 #define DWT_FUNCTION_DATAVMATCH_Pos         8U                                         /*!< DWT FUNCTION: DATAVMATCH Position */\r
954 #define DWT_FUNCTION_DATAVMATCH_Msk        (0x1UL << DWT_FUNCTION_DATAVMATCH_Pos)      /*!< DWT FUNCTION: DATAVMATCH Mask */\r
955 \r
956 #define DWT_FUNCTION_CYCMATCH_Pos           7U                                         /*!< DWT FUNCTION: CYCMATCH Position */\r
957 #define DWT_FUNCTION_CYCMATCH_Msk          (0x1UL << DWT_FUNCTION_CYCMATCH_Pos)        /*!< DWT FUNCTION: CYCMATCH Mask */\r
958 \r
959 #define DWT_FUNCTION_EMITRANGE_Pos          5U                                         /*!< DWT FUNCTION: EMITRANGE Position */\r
960 #define DWT_FUNCTION_EMITRANGE_Msk         (0x1UL << DWT_FUNCTION_EMITRANGE_Pos)       /*!< DWT FUNCTION: EMITRANGE Mask */\r
961 \r
962 #define DWT_FUNCTION_FUNCTION_Pos           0U                                         /*!< DWT FUNCTION: FUNCTION Position */\r
963 #define DWT_FUNCTION_FUNCTION_Msk          (0xFUL /*<< DWT_FUNCTION_FUNCTION_Pos*/)    /*!< DWT FUNCTION: FUNCTION Mask */\r
964 \r
965 /*@}*/ /* end of group CMSIS_DWT */\r
966 \r
967 \r
968 /**\r
969   \ingroup  CMSIS_core_register\r
970   \defgroup CMSIS_TPI     Trace Port Interface (TPI)\r
971   \brief    Type definitions for the Trace Port Interface (TPI)\r
972   @{\r
973  */\r
974 \r
975 /**\r
976   \brief  Structure type to access the Trace Port Interface Register (TPI).\r
977  */\r
978 typedef struct\r
979 {\r
980   __IOM uint32_t SSPSR;                  /*!< Offset: 0x000 (R/ )  Supported Parallel Port Size Register */\r
981   __IOM uint32_t CSPSR;                  /*!< Offset: 0x004 (R/W)  Current Parallel Port Size Register */\r
982         uint32_t RESERVED0[2U];\r
983   __IOM uint32_t ACPR;                   /*!< Offset: 0x010 (R/W)  Asynchronous Clock Prescaler Register */\r
984         uint32_t RESERVED1[55U];\r
985   __IOM uint32_t SPPR;                   /*!< Offset: 0x0F0 (R/W)  Selected Pin Protocol Register */\r
986         uint32_t RESERVED2[131U];\r
987   __IM  uint32_t FFSR;                   /*!< Offset: 0x300 (R/ )  Formatter and Flush Status Register */\r
988   __IOM uint32_t FFCR;                   /*!< Offset: 0x304 (R/W)  Formatter and Flush Control Register */\r
989   __IM  uint32_t FSCR;                   /*!< Offset: 0x308 (R/ )  Formatter Synchronization Counter Register */\r
990         uint32_t RESERVED3[759U];\r
991   __IM  uint32_t TRIGGER;                /*!< Offset: 0xEE8 (R/ )  TRIGGER */\r
992   __IM  uint32_t FIFO0;                  /*!< Offset: 0xEEC (R/ )  Integration ETM Data */\r
993   __IM  uint32_t ITATBCTR2;              /*!< Offset: 0xEF0 (R/ )  ITATBCTR2 */\r
994         uint32_t RESERVED4[1U];\r
995   __IM  uint32_t ITATBCTR0;              /*!< Offset: 0xEF8 (R/ )  ITATBCTR0 */\r
996   __IM  uint32_t FIFO1;                  /*!< Offset: 0xEFC (R/ )  Integration ITM Data */\r
997   __IOM uint32_t ITCTRL;                 /*!< Offset: 0xF00 (R/W)  Integration Mode Control */\r
998         uint32_t RESERVED5[39U];\r
999   __IOM uint32_t CLAIMSET;               /*!< Offset: 0xFA0 (R/W)  Claim tag set */\r
1000   __IOM uint32_t CLAIMCLR;               /*!< Offset: 0xFA4 (R/W)  Claim tag clear */\r
1001         uint32_t RESERVED7[8U];\r
1002   __IM  uint32_t DEVID;                  /*!< Offset: 0xFC8 (R/ )  TPIU_DEVID */\r
1003   __IM  uint32_t DEVTYPE;                /*!< Offset: 0xFCC (R/ )  TPIU_DEVTYPE */\r
1004 } TPI_Type;\r
1005 \r
1006 /* TPI Asynchronous Clock Prescaler Register Definitions */\r
1007 #define TPI_ACPR_PRESCALER_Pos              0U                                         /*!< TPI ACPR: PRESCALER Position */\r
1008 #define TPI_ACPR_PRESCALER_Msk             (0x1FFFUL /*<< TPI_ACPR_PRESCALER_Pos*/)    /*!< TPI ACPR: PRESCALER Mask */\r
1009 \r
1010 /* TPI Selected Pin Protocol Register Definitions */\r
1011 #define TPI_SPPR_TXMODE_Pos                 0U                                         /*!< TPI SPPR: TXMODE Position */\r
1012 #define TPI_SPPR_TXMODE_Msk                (0x3UL /*<< TPI_SPPR_TXMODE_Pos*/)          /*!< TPI SPPR: TXMODE Mask */\r
1013 \r
1014 /* TPI Formatter and Flush Status Register Definitions */\r
1015 #define TPI_FFSR_FtNonStop_Pos              3U                                         /*!< TPI FFSR: FtNonStop Position */\r
1016 #define TPI_FFSR_FtNonStop_Msk             (0x1UL << TPI_FFSR_FtNonStop_Pos)           /*!< TPI FFSR: FtNonStop Mask */\r
1017 \r
1018 #define TPI_FFSR_TCPresent_Pos              2U                                         /*!< TPI FFSR: TCPresent Position */\r
1019 #define TPI_FFSR_TCPresent_Msk             (0x1UL << TPI_FFSR_TCPresent_Pos)           /*!< TPI FFSR: TCPresent Mask */\r
1020 \r
1021 #define TPI_FFSR_FtStopped_Pos              1U                                         /*!< TPI FFSR: FtStopped Position */\r
1022 #define TPI_FFSR_FtStopped_Msk             (0x1UL << TPI_FFSR_FtStopped_Pos)           /*!< TPI FFSR: FtStopped Mask */\r
1023 \r
1024 #define TPI_FFSR_FlInProg_Pos               0U                                         /*!< TPI FFSR: FlInProg Position */\r
1025 #define TPI_FFSR_FlInProg_Msk              (0x1UL /*<< TPI_FFSR_FlInProg_Pos*/)        /*!< TPI FFSR: FlInProg Mask */\r
1026 \r
1027 /* TPI Formatter and Flush Control Register Definitions */\r
1028 #define TPI_FFCR_TrigIn_Pos                 8U                                         /*!< TPI FFCR: TrigIn Position */\r
1029 #define TPI_FFCR_TrigIn_Msk                (0x1UL << TPI_FFCR_TrigIn_Pos)              /*!< TPI FFCR: TrigIn Mask */\r
1030 \r
1031 #define TPI_FFCR_EnFCont_Pos                1U                                         /*!< TPI FFCR: EnFCont Position */\r
1032 #define TPI_FFCR_EnFCont_Msk               (0x1UL << TPI_FFCR_EnFCont_Pos)             /*!< TPI FFCR: EnFCont Mask */\r
1033 \r
1034 /* TPI TRIGGER Register Definitions */\r
1035 #define TPI_TRIGGER_TRIGGER_Pos             0U                                         /*!< TPI TRIGGER: TRIGGER Position */\r
1036 #define TPI_TRIGGER_TRIGGER_Msk            (0x1UL /*<< TPI_TRIGGER_TRIGGER_Pos*/)      /*!< TPI TRIGGER: TRIGGER Mask */\r
1037 \r
1038 /* TPI Integration ETM Data Register Definitions (FIFO0) */\r
1039 #define TPI_FIFO0_ITM_ATVALID_Pos          29U                                         /*!< TPI FIFO0: ITM_ATVALID Position */\r
1040 #define TPI_FIFO0_ITM_ATVALID_Msk          (0x3UL << TPI_FIFO0_ITM_ATVALID_Pos)        /*!< TPI FIFO0: ITM_ATVALID Mask */\r
1041 \r
1042 #define TPI_FIFO0_ITM_bytecount_Pos        27U                                         /*!< TPI FIFO0: ITM_bytecount Position */\r
1043 #define TPI_FIFO0_ITM_bytecount_Msk        (0x3UL << TPI_FIFO0_ITM_bytecount_Pos)      /*!< TPI FIFO0: ITM_bytecount Mask */\r
1044 \r
1045 #define TPI_FIFO0_ETM_ATVALID_Pos          26U                                         /*!< TPI FIFO0: ETM_ATVALID Position */\r
1046 #define TPI_FIFO0_ETM_ATVALID_Msk          (0x3UL << TPI_FIFO0_ETM_ATVALID_Pos)        /*!< TPI FIFO0: ETM_ATVALID Mask */\r
1047 \r
1048 #define TPI_FIFO0_ETM_bytecount_Pos        24U                                         /*!< TPI FIFO0: ETM_bytecount Position */\r
1049 #define TPI_FIFO0_ETM_bytecount_Msk        (0x3UL << TPI_FIFO0_ETM_bytecount_Pos)      /*!< TPI FIFO0: ETM_bytecount Mask */\r
1050 \r
1051 #define TPI_FIFO0_ETM2_Pos                 16U                                         /*!< TPI FIFO0: ETM2 Position */\r
1052 #define TPI_FIFO0_ETM2_Msk                 (0xFFUL << TPI_FIFO0_ETM2_Pos)              /*!< TPI FIFO0: ETM2 Mask */\r
1053 \r
1054 #define TPI_FIFO0_ETM1_Pos                  8U                                         /*!< TPI FIFO0: ETM1 Position */\r
1055 #define TPI_FIFO0_ETM1_Msk                 (0xFFUL << TPI_FIFO0_ETM1_Pos)              /*!< TPI FIFO0: ETM1 Mask */\r
1056 \r
1057 #define TPI_FIFO0_ETM0_Pos                  0U                                         /*!< TPI FIFO0: ETM0 Position */\r
1058 #define TPI_FIFO0_ETM0_Msk                 (0xFFUL /*<< TPI_FIFO0_ETM0_Pos*/)          /*!< TPI FIFO0: ETM0 Mask */\r
1059 \r
1060 /* TPI ITATBCTR2 Register Definitions */\r
1061 #define TPI_ITATBCTR2_ATREADY_Pos           0U                                         /*!< TPI ITATBCTR2: ATREADY Position */\r
1062 #define TPI_ITATBCTR2_ATREADY_Msk          (0x1UL /*<< TPI_ITATBCTR2_ATREADY_Pos*/)    /*!< TPI ITATBCTR2: ATREADY Mask */\r
1063 \r
1064 /* TPI Integration ITM Data Register Definitions (FIFO1) */\r
1065 #define TPI_FIFO1_ITM_ATVALID_Pos          29U                                         /*!< TPI FIFO1: ITM_ATVALID Position */\r
1066 #define TPI_FIFO1_ITM_ATVALID_Msk          (0x3UL << TPI_FIFO1_ITM_ATVALID_Pos)        /*!< TPI FIFO1: ITM_ATVALID Mask */\r
1067 \r
1068 #define TPI_FIFO1_ITM_bytecount_Pos        27U                                         /*!< TPI FIFO1: ITM_bytecount Position */\r
1069 #define TPI_FIFO1_ITM_bytecount_Msk        (0x3UL << TPI_FIFO1_ITM_bytecount_Pos)      /*!< TPI FIFO1: ITM_bytecount Mask */\r
1070 \r
1071 #define TPI_FIFO1_ETM_ATVALID_Pos          26U                                         /*!< TPI FIFO1: ETM_ATVALID Position */\r
1072 #define TPI_FIFO1_ETM_ATVALID_Msk          (0x3UL << TPI_FIFO1_ETM_ATVALID_Pos)        /*!< TPI FIFO1: ETM_ATVALID Mask */\r
1073 \r
1074 #define TPI_FIFO1_ETM_bytecount_Pos        24U                                         /*!< TPI FIFO1: ETM_bytecount Position */\r
1075 #define TPI_FIFO1_ETM_bytecount_Msk        (0x3UL << TPI_FIFO1_ETM_bytecount_Pos)      /*!< TPI FIFO1: ETM_bytecount Mask */\r
1076 \r
1077 #define TPI_FIFO1_ITM2_Pos                 16U                                         /*!< TPI FIFO1: ITM2 Position */\r
1078 #define TPI_FIFO1_ITM2_Msk                 (0xFFUL << TPI_FIFO1_ITM2_Pos)              /*!< TPI FIFO1: ITM2 Mask */\r
1079 \r
1080 #define TPI_FIFO1_ITM1_Pos                  8U                                         /*!< TPI FIFO1: ITM1 Position */\r
1081 #define TPI_FIFO1_ITM1_Msk                 (0xFFUL << TPI_FIFO1_ITM1_Pos)              /*!< TPI FIFO1: ITM1 Mask */\r
1082 \r
1083 #define TPI_FIFO1_ITM0_Pos                  0U                                         /*!< TPI FIFO1: ITM0 Position */\r
1084 #define TPI_FIFO1_ITM0_Msk                 (0xFFUL /*<< TPI_FIFO1_ITM0_Pos*/)          /*!< TPI FIFO1: ITM0 Mask */\r
1085 \r
1086 /* TPI ITATBCTR0 Register Definitions */\r
1087 #define TPI_ITATBCTR0_ATREADY_Pos           0U                                         /*!< TPI ITATBCTR0: ATREADY Position */\r
1088 #define TPI_ITATBCTR0_ATREADY_Msk          (0x1UL /*<< TPI_ITATBCTR0_ATREADY_Pos*/)    /*!< TPI ITATBCTR0: ATREADY Mask */\r
1089 \r
1090 /* TPI Integration Mode Control Register Definitions */\r
1091 #define TPI_ITCTRL_Mode_Pos                 0U                                         /*!< TPI ITCTRL: Mode Position */\r
1092 #define TPI_ITCTRL_Mode_Msk                (0x1UL /*<< TPI_ITCTRL_Mode_Pos*/)          /*!< TPI ITCTRL: Mode Mask */\r
1093 \r
1094 /* TPI DEVID Register Definitions */\r
1095 #define TPI_DEVID_NRZVALID_Pos             11U                                         /*!< TPI DEVID: NRZVALID Position */\r
1096 #define TPI_DEVID_NRZVALID_Msk             (0x1UL << TPI_DEVID_NRZVALID_Pos)           /*!< TPI DEVID: NRZVALID Mask */\r
1097 \r
1098 #define TPI_DEVID_MANCVALID_Pos            10U                                         /*!< TPI DEVID: MANCVALID Position */\r
1099 #define TPI_DEVID_MANCVALID_Msk            (0x1UL << TPI_DEVID_MANCVALID_Pos)          /*!< TPI DEVID: MANCVALID Mask */\r
1100 \r
1101 #define TPI_DEVID_PTINVALID_Pos             9U                                         /*!< TPI DEVID: PTINVALID Position */\r
1102 #define TPI_DEVID_PTINVALID_Msk            (0x1UL << TPI_DEVID_PTINVALID_Pos)          /*!< TPI DEVID: PTINVALID Mask */\r
1103 \r
1104 #define TPI_DEVID_MinBufSz_Pos              6U                                         /*!< TPI DEVID: MinBufSz Position */\r
1105 #define TPI_DEVID_MinBufSz_Msk             (0x7UL << TPI_DEVID_MinBufSz_Pos)           /*!< TPI DEVID: MinBufSz Mask */\r
1106 \r
1107 #define TPI_DEVID_AsynClkIn_Pos             5U                                         /*!< TPI DEVID: AsynClkIn Position */\r
1108 #define TPI_DEVID_AsynClkIn_Msk            (0x1UL << TPI_DEVID_AsynClkIn_Pos)          /*!< TPI DEVID: AsynClkIn Mask */\r
1109 \r
1110 #define TPI_DEVID_NrTraceInput_Pos          0U                                         /*!< TPI DEVID: NrTraceInput Position */\r
1111 #define TPI_DEVID_NrTraceInput_Msk         (0x1FUL /*<< TPI_DEVID_NrTraceInput_Pos*/)  /*!< TPI DEVID: NrTraceInput Mask */\r
1112 \r
1113 /* TPI DEVTYPE Register Definitions */\r
1114 #define TPI_DEVTYPE_MajorType_Pos           4U                                         /*!< TPI DEVTYPE: MajorType Position */\r
1115 #define TPI_DEVTYPE_MajorType_Msk          (0xFUL << TPI_DEVTYPE_MajorType_Pos)        /*!< TPI DEVTYPE: MajorType Mask */\r
1116 \r
1117 #define TPI_DEVTYPE_SubType_Pos             0U                                         /*!< TPI DEVTYPE: SubType Position */\r
1118 #define TPI_DEVTYPE_SubType_Msk            (0xFUL /*<< TPI_DEVTYPE_SubType_Pos*/)      /*!< TPI DEVTYPE: SubType Mask */\r
1119 \r
1120 /*@}*/ /* end of group CMSIS_TPI */\r
1121 \r
1122 \r
1123 #if defined (__MPU_PRESENT) && (__MPU_PRESENT == 1U)\r
1124 /**\r
1125   \ingroup  CMSIS_core_register\r
1126   \defgroup CMSIS_MPU     Memory Protection Unit (MPU)\r
1127   \brief    Type definitions for the Memory Protection Unit (MPU)\r
1128   @{\r
1129  */\r
1130 \r
1131 /**\r
1132   \brief  Structure type to access the Memory Protection Unit (MPU).\r
1133  */\r
1134 typedef struct\r
1135 {\r
1136   __IM  uint32_t TYPE;                   /*!< Offset: 0x000 (R/ )  MPU Type Register */\r
1137   __IOM uint32_t CTRL;                   /*!< Offset: 0x004 (R/W)  MPU Control Register */\r
1138   __IOM uint32_t RNR;                    /*!< Offset: 0x008 (R/W)  MPU Region RNRber Register */\r
1139   __IOM uint32_t RBAR;                   /*!< Offset: 0x00C (R/W)  MPU Region Base Address Register */\r
1140   __IOM uint32_t RASR;                   /*!< Offset: 0x010 (R/W)  MPU Region Attribute and Size Register */\r
1141   __IOM uint32_t RBAR_A1;                /*!< Offset: 0x014 (R/W)  MPU Alias 1 Region Base Address Register */\r
1142   __IOM uint32_t RASR_A1;                /*!< Offset: 0x018 (R/W)  MPU Alias 1 Region Attribute and Size Register */\r
1143   __IOM uint32_t RBAR_A2;                /*!< Offset: 0x01C (R/W)  MPU Alias 2 Region Base Address Register */\r
1144   __IOM uint32_t RASR_A2;                /*!< Offset: 0x020 (R/W)  MPU Alias 2 Region Attribute and Size Register */\r
1145   __IOM uint32_t RBAR_A3;                /*!< Offset: 0x024 (R/W)  MPU Alias 3 Region Base Address Register */\r
1146   __IOM uint32_t RASR_A3;                /*!< Offset: 0x028 (R/W)  MPU Alias 3 Region Attribute and Size Register */\r
1147 } MPU_Type;\r
1148 \r
1149 /* MPU Type Register Definitions */\r
1150 #define MPU_TYPE_IREGION_Pos               16U                                            /*!< MPU TYPE: IREGION Position */\r
1151 #define MPU_TYPE_IREGION_Msk               (0xFFUL << MPU_TYPE_IREGION_Pos)               /*!< MPU TYPE: IREGION Mask */\r
1152 \r
1153 #define MPU_TYPE_DREGION_Pos                8U                                            /*!< MPU TYPE: DREGION Position */\r
1154 #define MPU_TYPE_DREGION_Msk               (0xFFUL << MPU_TYPE_DREGION_Pos)               /*!< MPU TYPE: DREGION Mask */\r
1155 \r
1156 #define MPU_TYPE_SEPARATE_Pos               0U                                            /*!< MPU TYPE: SEPARATE Position */\r
1157 #define MPU_TYPE_SEPARATE_Msk              (1UL /*<< MPU_TYPE_SEPARATE_Pos*/)             /*!< MPU TYPE: SEPARATE Mask */\r
1158 \r
1159 /* MPU Control Register Definitions */\r
1160 #define MPU_CTRL_PRIVDEFENA_Pos             2U                                            /*!< MPU CTRL: PRIVDEFENA Position */\r
1161 #define MPU_CTRL_PRIVDEFENA_Msk            (1UL << MPU_CTRL_PRIVDEFENA_Pos)               /*!< MPU CTRL: PRIVDEFENA Mask */\r
1162 \r
1163 #define MPU_CTRL_HFNMIENA_Pos               1U                                            /*!< MPU CTRL: HFNMIENA Position */\r
1164 #define MPU_CTRL_HFNMIENA_Msk              (1UL << MPU_CTRL_HFNMIENA_Pos)                 /*!< MPU CTRL: HFNMIENA Mask */\r
1165 \r
1166 #define MPU_CTRL_ENABLE_Pos                 0U                                            /*!< MPU CTRL: ENABLE Position */\r
1167 #define MPU_CTRL_ENABLE_Msk                (1UL /*<< MPU_CTRL_ENABLE_Pos*/)               /*!< MPU CTRL: ENABLE Mask */\r
1168 \r
1169 /* MPU Region Number Register Definitions */\r
1170 #define MPU_RNR_REGION_Pos                  0U                                            /*!< MPU RNR: REGION Position */\r
1171 #define MPU_RNR_REGION_Msk                 (0xFFUL /*<< MPU_RNR_REGION_Pos*/)             /*!< MPU RNR: REGION Mask */\r
1172 \r
1173 /* MPU Region Base Address Register Definitions */\r
1174 #define MPU_RBAR_ADDR_Pos                   5U                                            /*!< MPU RBAR: ADDR Position */\r
1175 #define MPU_RBAR_ADDR_Msk                  (0x7FFFFFFUL << MPU_RBAR_ADDR_Pos)             /*!< MPU RBAR: ADDR Mask */\r
1176 \r
1177 #define MPU_RBAR_VALID_Pos                  4U                                            /*!< MPU RBAR: VALID Position */\r
1178 #define MPU_RBAR_VALID_Msk                 (1UL << MPU_RBAR_VALID_Pos)                    /*!< MPU RBAR: VALID Mask */\r
1179 \r
1180 #define MPU_RBAR_REGION_Pos                 0U                                            /*!< MPU RBAR: REGION Position */\r
1181 #define MPU_RBAR_REGION_Msk                (0xFUL /*<< MPU_RBAR_REGION_Pos*/)             /*!< MPU RBAR: REGION Mask */\r
1182 \r
1183 /* MPU Region Attribute and Size Register Definitions */\r
1184 #define MPU_RASR_ATTRS_Pos                 16U                                            /*!< MPU RASR: MPU Region Attribute field Position */\r
1185 #define MPU_RASR_ATTRS_Msk                 (0xFFFFUL << MPU_RASR_ATTRS_Pos)               /*!< MPU RASR: MPU Region Attribute field Mask */\r
1186 \r
1187 #define MPU_RASR_XN_Pos                    28U                                            /*!< MPU RASR: ATTRS.XN Position */\r
1188 #define MPU_RASR_XN_Msk                    (1UL << MPU_RASR_XN_Pos)                       /*!< MPU RASR: ATTRS.XN Mask */\r
1189 \r
1190 #define MPU_RASR_AP_Pos                    24U                                            /*!< MPU RASR: ATTRS.AP Position */\r
1191 #define MPU_RASR_AP_Msk                    (0x7UL << MPU_RASR_AP_Pos)                     /*!< MPU RASR: ATTRS.AP Mask */\r
1192 \r
1193 #define MPU_RASR_TEX_Pos                   19U                                            /*!< MPU RASR: ATTRS.TEX Position */\r
1194 #define MPU_RASR_TEX_Msk                   (0x7UL << MPU_RASR_TEX_Pos)                    /*!< MPU RASR: ATTRS.TEX Mask */\r
1195 \r
1196 #define MPU_RASR_S_Pos                     18U                                            /*!< MPU RASR: ATTRS.S Position */\r
1197 #define MPU_RASR_S_Msk                     (1UL << MPU_RASR_S_Pos)                        /*!< MPU RASR: ATTRS.S Mask */\r
1198 \r
1199 #define MPU_RASR_C_Pos                     17U                                            /*!< MPU RASR: ATTRS.C Position */\r
1200 #define MPU_RASR_C_Msk                     (1UL << MPU_RASR_C_Pos)                        /*!< MPU RASR: ATTRS.C Mask */\r
1201 \r
1202 #define MPU_RASR_B_Pos                     16U                                            /*!< MPU RASR: ATTRS.B Position */\r
1203 #define MPU_RASR_B_Msk                     (1UL << MPU_RASR_B_Pos)                        /*!< MPU RASR: ATTRS.B Mask */\r
1204 \r
1205 #define MPU_RASR_SRD_Pos                    8U                                            /*!< MPU RASR: Sub-Region Disable Position */\r
1206 #define MPU_RASR_SRD_Msk                   (0xFFUL << MPU_RASR_SRD_Pos)                   /*!< MPU RASR: Sub-Region Disable Mask */\r
1207 \r
1208 #define MPU_RASR_SIZE_Pos                   1U                                            /*!< MPU RASR: Region Size Field Position */\r
1209 #define MPU_RASR_SIZE_Msk                  (0x1FUL << MPU_RASR_SIZE_Pos)                  /*!< MPU RASR: Region Size Field Mask */\r
1210 \r
1211 #define MPU_RASR_ENABLE_Pos                 0U                                            /*!< MPU RASR: Region enable bit Position */\r
1212 #define MPU_RASR_ENABLE_Msk                (1UL /*<< MPU_RASR_ENABLE_Pos*/)               /*!< MPU RASR: Region enable bit Disable Mask */\r
1213 \r
1214 /*@} end of group CMSIS_MPU */\r
1215 #endif\r
1216 \r
1217 \r
1218 /**\r
1219   \ingroup  CMSIS_core_register\r
1220   \defgroup CMSIS_CoreDebug       Core Debug Registers (CoreDebug)\r
1221   \brief    Type definitions for the Core Debug Registers\r
1222   @{\r
1223  */\r
1224 \r
1225 /**\r
1226   \brief  Structure type to access the Core Debug Register (CoreDebug).\r
1227  */\r
1228 typedef struct\r
1229 {\r
1230   __IOM uint32_t DHCSR;                  /*!< Offset: 0x000 (R/W)  Debug Halting Control and Status Register */\r
1231   __OM  uint32_t DCRSR;                  /*!< Offset: 0x004 ( /W)  Debug Core Register Selector Register */\r
1232   __IOM uint32_t DCRDR;                  /*!< Offset: 0x008 (R/W)  Debug Core Register Data Register */\r
1233   __IOM uint32_t DEMCR;                  /*!< Offset: 0x00C (R/W)  Debug Exception and Monitor Control Register */\r
1234 } CoreDebug_Type;\r
1235 \r
1236 /* Debug Halting Control and Status Register Definitions */\r
1237 #define CoreDebug_DHCSR_DBGKEY_Pos         16U                                            /*!< CoreDebug DHCSR: DBGKEY Position */\r
1238 #define CoreDebug_DHCSR_DBGKEY_Msk         (0xFFFFUL << CoreDebug_DHCSR_DBGKEY_Pos)       /*!< CoreDebug DHCSR: DBGKEY Mask */\r
1239 \r
1240 #define CoreDebug_DHCSR_S_RESET_ST_Pos     25U                                            /*!< CoreDebug DHCSR: S_RESET_ST Position */\r
1241 #define CoreDebug_DHCSR_S_RESET_ST_Msk     (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos)        /*!< CoreDebug DHCSR: S_RESET_ST Mask */\r
1242 \r
1243 #define CoreDebug_DHCSR_S_RETIRE_ST_Pos    24U                                            /*!< CoreDebug DHCSR: S_RETIRE_ST Position */\r
1244 #define CoreDebug_DHCSR_S_RETIRE_ST_Msk    (1UL << CoreDebug_DHCSR_S_RETIRE_ST_Pos)       /*!< CoreDebug DHCSR: S_RETIRE_ST Mask */\r
1245 \r
1246 #define CoreDebug_DHCSR_S_LOCKUP_Pos       19U                                            /*!< CoreDebug DHCSR: S_LOCKUP Position */\r
1247 #define CoreDebug_DHCSR_S_LOCKUP_Msk       (1UL << CoreDebug_DHCSR_S_LOCKUP_Pos)          /*!< CoreDebug DHCSR: S_LOCKUP Mask */\r
1248 \r
1249 #define CoreDebug_DHCSR_S_SLEEP_Pos        18U                                            /*!< CoreDebug DHCSR: S_SLEEP Position */\r
1250 #define CoreDebug_DHCSR_S_SLEEP_Msk        (1UL << CoreDebug_DHCSR_S_SLEEP_Pos)           /*!< CoreDebug DHCSR: S_SLEEP Mask */\r
1251 \r
1252 #define CoreDebug_DHCSR_S_HALT_Pos         17U                                            /*!< CoreDebug DHCSR: S_HALT Position */\r
1253 #define CoreDebug_DHCSR_S_HALT_Msk         (1UL << CoreDebug_DHCSR_S_HALT_Pos)            /*!< CoreDebug DHCSR: S_HALT Mask */\r
1254 \r
1255 #define CoreDebug_DHCSR_S_REGRDY_Pos       16U                                            /*!< CoreDebug DHCSR: S_REGRDY Position */\r
1256 #define CoreDebug_DHCSR_S_REGRDY_Msk       (1UL << CoreDebug_DHCSR_S_REGRDY_Pos)          /*!< CoreDebug DHCSR: S_REGRDY Mask */\r
1257 \r
1258 #define CoreDebug_DHCSR_C_SNAPSTALL_Pos     5U                                            /*!< CoreDebug DHCSR: C_SNAPSTALL Position */\r
1259 #define CoreDebug_DHCSR_C_SNAPSTALL_Msk    (1UL << CoreDebug_DHCSR_C_SNAPSTALL_Pos)       /*!< CoreDebug DHCSR: C_SNAPSTALL Mask */\r
1260 \r
1261 #define CoreDebug_DHCSR_C_MASKINTS_Pos      3U                                            /*!< CoreDebug DHCSR: C_MASKINTS Position */\r
1262 #define CoreDebug_DHCSR_C_MASKINTS_Msk     (1UL << CoreDebug_DHCSR_C_MASKINTS_Pos)        /*!< CoreDebug DHCSR: C_MASKINTS Mask */\r
1263 \r
1264 #define CoreDebug_DHCSR_C_STEP_Pos          2U                                            /*!< CoreDebug DHCSR: C_STEP Position */\r
1265 #define CoreDebug_DHCSR_C_STEP_Msk         (1UL << CoreDebug_DHCSR_C_STEP_Pos)            /*!< CoreDebug DHCSR: C_STEP Mask */\r
1266 \r
1267 #define CoreDebug_DHCSR_C_HALT_Pos          1U                                            /*!< CoreDebug DHCSR: C_HALT Position */\r
1268 #define CoreDebug_DHCSR_C_HALT_Msk         (1UL << CoreDebug_DHCSR_C_HALT_Pos)            /*!< CoreDebug DHCSR: C_HALT Mask */\r
1269 \r
1270 #define CoreDebug_DHCSR_C_DEBUGEN_Pos       0U                                            /*!< CoreDebug DHCSR: C_DEBUGEN Position */\r
1271 #define CoreDebug_DHCSR_C_DEBUGEN_Msk      (1UL /*<< CoreDebug_DHCSR_C_DEBUGEN_Pos*/)     /*!< CoreDebug DHCSR: C_DEBUGEN Mask */\r
1272 \r
1273 /* Debug Core Register Selector Register Definitions */\r
1274 #define CoreDebug_DCRSR_REGWnR_Pos         16U                                            /*!< CoreDebug DCRSR: REGWnR Position */\r
1275 #define CoreDebug_DCRSR_REGWnR_Msk         (1UL << CoreDebug_DCRSR_REGWnR_Pos)            /*!< CoreDebug DCRSR: REGWnR Mask */\r
1276 \r
1277 #define CoreDebug_DCRSR_REGSEL_Pos          0U                                            /*!< CoreDebug DCRSR: REGSEL Position */\r
1278 #define CoreDebug_DCRSR_REGSEL_Msk         (0x1FUL /*<< CoreDebug_DCRSR_REGSEL_Pos*/)     /*!< CoreDebug DCRSR: REGSEL Mask */\r
1279 \r
1280 /* Debug Exception and Monitor Control Register Definitions */\r
1281 #define CoreDebug_DEMCR_TRCENA_Pos         24U                                            /*!< CoreDebug DEMCR: TRCENA Position */\r
1282 #define CoreDebug_DEMCR_TRCENA_Msk         (1UL << CoreDebug_DEMCR_TRCENA_Pos)            /*!< CoreDebug DEMCR: TRCENA Mask */\r
1283 \r
1284 #define CoreDebug_DEMCR_MON_REQ_Pos        19U                                            /*!< CoreDebug DEMCR: MON_REQ Position */\r
1285 #define CoreDebug_DEMCR_MON_REQ_Msk        (1UL << CoreDebug_DEMCR_MON_REQ_Pos)           /*!< CoreDebug DEMCR: MON_REQ Mask */\r
1286 \r
1287 #define CoreDebug_DEMCR_MON_STEP_Pos       18U                                            /*!< CoreDebug DEMCR: MON_STEP Position */\r
1288 #define CoreDebug_DEMCR_MON_STEP_Msk       (1UL << CoreDebug_DEMCR_MON_STEP_Pos)          /*!< CoreDebug DEMCR: MON_STEP Mask */\r
1289 \r
1290 #define CoreDebug_DEMCR_MON_PEND_Pos       17U                                            /*!< CoreDebug DEMCR: MON_PEND Position */\r
1291 #define CoreDebug_DEMCR_MON_PEND_Msk       (1UL << CoreDebug_DEMCR_MON_PEND_Pos)          /*!< CoreDebug DEMCR: MON_PEND Mask */\r
1292 \r
1293 #define CoreDebug_DEMCR_MON_EN_Pos         16U                                            /*!< CoreDebug DEMCR: MON_EN Position */\r
1294 #define CoreDebug_DEMCR_MON_EN_Msk         (1UL << CoreDebug_DEMCR_MON_EN_Pos)            /*!< CoreDebug DEMCR: MON_EN Mask */\r
1295 \r
1296 #define CoreDebug_DEMCR_VC_HARDERR_Pos     10U                                            /*!< CoreDebug DEMCR: VC_HARDERR Position */\r
1297 #define CoreDebug_DEMCR_VC_HARDERR_Msk     (1UL << CoreDebug_DEMCR_VC_HARDERR_Pos)        /*!< CoreDebug DEMCR: VC_HARDERR Mask */\r
1298 \r
1299 #define CoreDebug_DEMCR_VC_INTERR_Pos       9U                                            /*!< CoreDebug DEMCR: VC_INTERR Position */\r
1300 #define CoreDebug_DEMCR_VC_INTERR_Msk      (1UL << CoreDebug_DEMCR_VC_INTERR_Pos)         /*!< CoreDebug DEMCR: VC_INTERR Mask */\r
1301 \r
1302 #define CoreDebug_DEMCR_VC_BUSERR_Pos       8U                                            /*!< CoreDebug DEMCR: VC_BUSERR Position */\r
1303 #define CoreDebug_DEMCR_VC_BUSERR_Msk      (1UL << CoreDebug_DEMCR_VC_BUSERR_Pos)         /*!< CoreDebug DEMCR: VC_BUSERR Mask */\r
1304 \r
1305 #define CoreDebug_DEMCR_VC_STATERR_Pos      7U                                            /*!< CoreDebug DEMCR: VC_STATERR Position */\r
1306 #define CoreDebug_DEMCR_VC_STATERR_Msk     (1UL << CoreDebug_DEMCR_VC_STATERR_Pos)        /*!< CoreDebug DEMCR: VC_STATERR Mask */\r
1307 \r
1308 #define CoreDebug_DEMCR_VC_CHKERR_Pos       6U                                            /*!< CoreDebug DEMCR: VC_CHKERR Position */\r
1309 #define CoreDebug_DEMCR_VC_CHKERR_Msk      (1UL << CoreDebug_DEMCR_VC_CHKERR_Pos)         /*!< CoreDebug DEMCR: VC_CHKERR Mask */\r
1310 \r
1311 #define CoreDebug_DEMCR_VC_NOCPERR_Pos      5U                                            /*!< CoreDebug DEMCR: VC_NOCPERR Position */\r
1312 #define CoreDebug_DEMCR_VC_NOCPERR_Msk     (1UL << CoreDebug_DEMCR_VC_NOCPERR_Pos)        /*!< CoreDebug DEMCR: VC_NOCPERR Mask */\r
1313 \r
1314 #define CoreDebug_DEMCR_VC_MMERR_Pos        4U                                            /*!< CoreDebug DEMCR: VC_MMERR Position */\r
1315 #define CoreDebug_DEMCR_VC_MMERR_Msk       (1UL << CoreDebug_DEMCR_VC_MMERR_Pos)          /*!< CoreDebug DEMCR: VC_MMERR Mask */\r
1316 \r
1317 #define CoreDebug_DEMCR_VC_CORERESET_Pos    0U                                            /*!< CoreDebug DEMCR: VC_CORERESET Position */\r
1318 #define CoreDebug_DEMCR_VC_CORERESET_Msk   (1UL /*<< CoreDebug_DEMCR_VC_CORERESET_Pos*/)  /*!< CoreDebug DEMCR: VC_CORERESET Mask */\r
1319 \r
1320 /*@} end of group CMSIS_CoreDebug */\r
1321 \r
1322 \r
1323 /**\r
1324   \ingroup    CMSIS_core_register\r
1325   \defgroup   CMSIS_core_bitfield     Core register bit field macros\r
1326   \brief      Macros for use with bit field definitions (xxx_Pos, xxx_Msk).\r
1327   @{\r
1328  */\r
1329 \r
1330 /**\r
1331   \brief   Mask and shift a bit field value for use in a register bit range.\r
1332   \param[in] field  Name of the register bit field.\r
1333   \param[in] value  Value of the bit field. This parameter is interpreted as an uint32_t type.\r
1334   \return           Masked and shifted value.\r
1335 */\r
1336 #define _VAL2FLD(field, value)    (((uint32_t)(value) << field ## _Pos) & field ## _Msk)\r
1337 \r
1338 /**\r
1339   \brief     Mask and shift a register value to extract a bit filed value.\r
1340   \param[in] field  Name of the register bit field.\r
1341   \param[in] value  Value of register. This parameter is interpreted as an uint32_t type.\r
1342   \return           Masked and shifted bit field value.\r
1343 */\r
1344 #define _FLD2VAL(field, value)    (((uint32_t)(value) & field ## _Msk) >> field ## _Pos)\r
1345 \r
1346 /*@} end of group CMSIS_core_bitfield */\r
1347 \r
1348 \r
1349 /**\r
1350   \ingroup    CMSIS_core_register\r
1351   \defgroup   CMSIS_core_base     Core Definitions\r
1352   \brief      Definitions for base addresses, unions, and structures.\r
1353   @{\r
1354  */\r
1355 \r
1356 /* Memory mapping of Core Hardware */\r
1357 #define SCS_BASE            (0xE000E000UL)                            /*!< System Control Space Base Address */\r
1358 #define ITM_BASE            (0xE0000000UL)                            /*!< ITM Base Address */\r
1359 #define DWT_BASE            (0xE0001000UL)                            /*!< DWT Base Address */\r
1360 #define TPI_BASE            (0xE0040000UL)                            /*!< TPI Base Address */\r
1361 #define CoreDebug_BASE      (0xE000EDF0UL)                            /*!< Core Debug Base Address */\r
1362 #define SysTick_BASE        (SCS_BASE +  0x0010UL)                    /*!< SysTick Base Address */\r
1363 #define NVIC_BASE           (SCS_BASE +  0x0100UL)                    /*!< NVIC Base Address */\r
1364 #define SCB_BASE            (SCS_BASE +  0x0D00UL)                    /*!< System Control Block Base Address */\r
1365 \r
1366 #define SCnSCB              ((SCnSCB_Type    *)     SCS_BASE      )   /*!< System control Register not in SCB */\r
1367 #define SCB                 ((SCB_Type       *)     SCB_BASE      )   /*!< SCB configuration struct */\r
1368 #define SysTick             ((SysTick_Type   *)     SysTick_BASE  )   /*!< SysTick configuration struct */\r
1369 #define NVIC                ((NVIC_Type      *)     NVIC_BASE     )   /*!< NVIC configuration struct */\r
1370 #define ITM                 ((ITM_Type       *)     ITM_BASE      )   /*!< ITM configuration struct */\r
1371 #define DWT                 ((DWT_Type       *)     DWT_BASE      )   /*!< DWT configuration struct */\r
1372 #define TPI                 ((TPI_Type       *)     TPI_BASE      )   /*!< TPI configuration struct */\r
1373 #define CoreDebug           ((CoreDebug_Type *)     CoreDebug_BASE)   /*!< Core Debug configuration struct */\r
1374 \r
1375 #if defined (__MPU_PRESENT) && (__MPU_PRESENT == 1U)\r
1376   #define MPU_BASE          (SCS_BASE +  0x0D90UL)                    /*!< Memory Protection Unit */\r
1377   #define MPU               ((MPU_Type       *)     MPU_BASE      )   /*!< Memory Protection Unit */\r
1378 #endif\r
1379 \r
1380 /*@} */\r
1381 \r
1382 \r
1383 \r
1384 /*******************************************************************************\r
1385  *                Hardware Abstraction Layer\r
1386   Core Function Interface contains:\r
1387   - Core NVIC Functions\r
1388   - Core SysTick Functions\r
1389   - Core Debug Functions\r
1390   - Core Register Access Functions\r
1391  ******************************************************************************/\r
1392 /**\r
1393   \defgroup CMSIS_Core_FunctionInterface Functions and Instructions Reference\r
1394 */\r
1395 \r
1396 \r
1397 \r
1398 /* ##########################   NVIC functions  #################################### */\r
1399 /**\r
1400   \ingroup  CMSIS_Core_FunctionInterface\r
1401   \defgroup CMSIS_Core_NVICFunctions NVIC Functions\r
1402   \brief    Functions that manage interrupts and exceptions via the NVIC.\r
1403   @{\r
1404  */\r
1405 \r
1406 #ifdef CMSIS_NVIC_VIRTUAL\r
1407   #ifndef CMSIS_NVIC_VIRTUAL_HEADER_FILE\r
1408     #define CMSIS_NVIC_VIRTUAL_HEADER_FILE "cmsis_nvic_virtual.h"\r
1409   #endif\r
1410   #include CMSIS_NVIC_VIRTUAL_HEADER_FILE\r
1411 #else\r
1412   #define NVIC_SetPriorityGrouping    __NVIC_SetPriorityGrouping\r
1413   #define NVIC_GetPriorityGrouping    __NVIC_GetPriorityGrouping\r
1414   #define NVIC_EnableIRQ              __NVIC_EnableIRQ\r
1415   #define NVIC_GetEnableIRQ           __NVIC_GetEnableIRQ\r
1416   #define NVIC_DisableIRQ             __NVIC_DisableIRQ\r
1417   #define NVIC_GetPendingIRQ          __NVIC_GetPendingIRQ\r
1418   #define NVIC_SetPendingIRQ          __NVIC_SetPendingIRQ\r
1419   #define NVIC_ClearPendingIRQ        __NVIC_ClearPendingIRQ\r
1420   #define NVIC_GetActive              __NVIC_GetActive\r
1421   #define NVIC_SetPriority            __NVIC_SetPriority\r
1422   #define NVIC_GetPriority            __NVIC_GetPriority\r
1423   #define NVIC_SystemReset            __NVIC_SystemReset\r
1424 #endif /* CMSIS_NVIC_VIRTUAL */\r
1425 \r
1426 #ifdef CMSIS_VECTAB_VIRTUAL\r
1427   #ifndef CMSIS_VECTAB_VIRTUAL_HEADER_FILE\r
1428     #define CMSIS_VECTAB_VIRTUAL_HEADER_FILE "cmsis_vectab_virtual.h"\r
1429   #endif\r
1430   #include CMSIS_VECTAB_VIRTUAL_HEADER_FILE\r
1431 #else\r
1432   #define NVIC_SetVector              __NVIC_SetVector\r
1433   #define NVIC_GetVector              __NVIC_GetVector\r
1434 #endif  /* (CMSIS_VECTAB_VIRTUAL) */\r
1435 \r
1436 #define NVIC_USER_IRQ_OFFSET          16\r
1437 \r
1438 \r
1439 \r
1440 /**\r
1441   \brief   Set Priority Grouping\r
1442   \details Sets the priority grouping field using the required unlock sequence.\r
1443            The parameter PriorityGroup is assigned to the field SCB->AIRCR [10:8] PRIGROUP field.\r
1444            Only values from 0..7 are used.\r
1445            In case of a conflict between priority grouping and available\r
1446            priority bits (__NVIC_PRIO_BITS), the smallest possible priority group is set.\r
1447   \param [in]      PriorityGroup  Priority grouping field.\r
1448  */\r
1449 __STATIC_INLINE void __NVIC_SetPriorityGrouping(uint32_t PriorityGroup)\r
1450 {\r
1451   uint32_t reg_value;\r
1452   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);             /* only values 0..7 are used          */\r
1453 \r
1454   reg_value  =  SCB->AIRCR;                                                   /* read old register configuration    */\r
1455   reg_value &= ~((uint32_t)(SCB_AIRCR_VECTKEY_Msk | SCB_AIRCR_PRIGROUP_Msk)); /* clear bits to change               */\r
1456   reg_value  =  (reg_value                                   |\r
1457                 ((uint32_t)0x5FAUL << SCB_AIRCR_VECTKEY_Pos) |\r
1458                 (PriorityGroupTmp << 8U)                      );              /* Insert write key and priorty group */\r
1459   SCB->AIRCR =  reg_value;\r
1460 }\r
1461 \r
1462 \r
1463 /**\r
1464   \brief   Get Priority Grouping\r
1465   \details Reads the priority grouping field from the NVIC Interrupt Controller.\r
1466   \return                Priority grouping field (SCB->AIRCR [10:8] PRIGROUP field).\r
1467  */\r
1468 __STATIC_INLINE uint32_t __NVIC_GetPriorityGrouping(void)\r
1469 {\r
1470   return ((uint32_t)((SCB->AIRCR & SCB_AIRCR_PRIGROUP_Msk) >> SCB_AIRCR_PRIGROUP_Pos));\r
1471 }\r
1472 \r
1473 \r
1474 /**\r
1475   \brief   Enable Interrupt\r
1476   \details Enables a device specific interrupt in the NVIC interrupt controller.\r
1477   \param [in]      IRQn  Device specific interrupt number.\r
1478   \note    IRQn must not be negative.\r
1479  */\r
1480 __STATIC_INLINE void __NVIC_EnableIRQ(IRQn_Type IRQn)\r
1481 {\r
1482   if ((int32_t)(IRQn) >= 0)\r
1483   {\r
1484     NVIC->ISER[(((uint32_t)(int32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL));\r
1485   }\r
1486 }\r
1487 \r
1488 \r
1489 /**\r
1490   \brief   Get Interrupt Enable status\r
1491   \details Returns a device specific interrupt enable status from the NVIC interrupt controller.\r
1492   \param [in]      IRQn  Device specific interrupt number.\r
1493   \return             0  Interrupt is not enabled.\r
1494   \return             1  Interrupt is enabled.\r
1495   \note    IRQn must not be negative.\r
1496  */\r
1497 __STATIC_INLINE uint32_t __NVIC_GetEnableIRQ(IRQn_Type IRQn)\r
1498 {\r
1499   if ((int32_t)(IRQn) >= 0)\r
1500   {\r
1501     return((uint32_t)(((NVIC->ISER[(((uint32_t)(int32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));\r
1502   }\r
1503   else\r
1504   {\r
1505     return(0U);\r
1506   }\r
1507 }\r
1508 \r
1509 \r
1510 /**\r
1511   \brief   Disable Interrupt\r
1512   \details Disables a device specific interrupt in the NVIC interrupt controller.\r
1513   \param [in]      IRQn  Device specific interrupt number.\r
1514   \note    IRQn must not be negative.\r
1515  */\r
1516 __STATIC_INLINE void __NVIC_DisableIRQ(IRQn_Type IRQn)\r
1517 {\r
1518   if ((int32_t)(IRQn) >= 0)\r
1519   {\r
1520     NVIC->ICER[(((uint32_t)(int32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL));\r
1521     __DSB();\r
1522     __ISB();\r
1523   }\r
1524 }\r
1525 \r
1526 \r
1527 /**\r
1528   \brief   Get Pending Interrupt\r
1529   \details Reads the NVIC pending register and returns the pending bit for the specified device specific interrupt.\r
1530   \param [in]      IRQn  Device specific interrupt number.\r
1531   \return             0  Interrupt status is not pending.\r
1532   \return             1  Interrupt status is pending.\r
1533   \note    IRQn must not be negative.\r
1534  */\r
1535 __STATIC_INLINE uint32_t __NVIC_GetPendingIRQ(IRQn_Type IRQn)\r
1536 {\r
1537   if ((int32_t)(IRQn) >= 0)\r
1538   {\r
1539     return((uint32_t)(((NVIC->ISPR[(((uint32_t)(int32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));\r
1540   }\r
1541   else\r
1542   {\r
1543     return(0U);\r
1544   }\r
1545 }\r
1546 \r
1547 \r
1548 /**\r
1549   \brief   Set Pending Interrupt\r
1550   \details Sets the pending bit of a device specific interrupt in the NVIC pending register.\r
1551   \param [in]      IRQn  Device specific interrupt number.\r
1552   \note    IRQn must not be negative.\r
1553  */\r
1554 __STATIC_INLINE void __NVIC_SetPendingIRQ(IRQn_Type IRQn)\r
1555 {\r
1556   if ((int32_t)(IRQn) >= 0)\r
1557   {\r
1558     NVIC->ISPR[(((uint32_t)(int32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL));\r
1559   }\r
1560 }\r
1561 \r
1562 \r
1563 /**\r
1564   \brief   Clear Pending Interrupt\r
1565   \details Clears the pending bit of a device specific interrupt in the NVIC pending register.\r
1566   \param [in]      IRQn  Device specific interrupt number.\r
1567   \note    IRQn must not be negative.\r
1568  */\r
1569 __STATIC_INLINE void __NVIC_ClearPendingIRQ(IRQn_Type IRQn)\r
1570 {\r
1571   if ((int32_t)(IRQn) >= 0)\r
1572   {\r
1573     NVIC->ICPR[(((uint32_t)(int32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL));\r
1574   }\r
1575 }\r
1576 \r
1577 \r
1578 /**\r
1579   \brief   Get Active Interrupt\r
1580   \details Reads the active register in the NVIC and returns the active bit for the device specific interrupt.\r
1581   \param [in]      IRQn  Device specific interrupt number.\r
1582   \return             0  Interrupt status is not active.\r
1583   \return             1  Interrupt status is active.\r
1584   \note    IRQn must not be negative.\r
1585  */\r
1586 __STATIC_INLINE uint32_t __NVIC_GetActive(IRQn_Type IRQn)\r
1587 {\r
1588   if ((int32_t)(IRQn) >= 0)\r
1589   {\r
1590     return((uint32_t)(((NVIC->IABR[(((uint32_t)(int32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));\r
1591   }\r
1592   else\r
1593   {\r
1594     return(0U);\r
1595   }\r
1596 }\r
1597 \r
1598 \r
1599 /**\r
1600   \brief   Set Interrupt Priority\r
1601   \details Sets the priority of a device specific interrupt or a processor exception.\r
1602            The interrupt number can be positive to specify a device specific interrupt,\r
1603            or negative to specify a processor exception.\r
1604   \param [in]      IRQn  Interrupt number.\r
1605   \param [in]  priority  Priority to set.\r
1606   \note    The priority cannot be set for every processor exception.\r
1607  */\r
1608 __STATIC_INLINE void __NVIC_SetPriority(IRQn_Type IRQn, uint32_t priority)\r
1609 {\r
1610   if ((int32_t)(IRQn) >= 0)\r
1611   {\r
1612     NVIC->IP[((uint32_t)(int32_t)IRQn)]               = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);\r
1613   }\r
1614   else\r
1615   {\r
1616     SCB->SHP[(((uint32_t)(int32_t)IRQn) & 0xFUL)-4UL] = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);\r
1617   }\r
1618 }\r
1619 \r
1620 \r
1621 /**\r
1622   \brief   Get Interrupt Priority\r
1623   \details Reads the priority of a device specific interrupt or a processor exception.\r
1624            The interrupt number can be positive to specify a device specific interrupt,\r
1625            or negative to specify a processor exception.\r
1626   \param [in]   IRQn  Interrupt number.\r
1627   \return             Interrupt Priority.\r
1628                       Value is aligned automatically to the implemented priority bits of the microcontroller.\r
1629  */\r
1630 __STATIC_INLINE uint32_t __NVIC_GetPriority(IRQn_Type IRQn)\r
1631 {\r
1632 \r
1633   if ((int32_t)(IRQn) >= 0)\r
1634   {\r
1635     return(((uint32_t)NVIC->IP[((uint32_t)(int32_t)IRQn)]               >> (8U - __NVIC_PRIO_BITS)));\r
1636   }\r
1637   else\r
1638   {\r
1639     return(((uint32_t)SCB->SHP[(((uint32_t)(int32_t)IRQn) & 0xFUL)-4UL] >> (8U - __NVIC_PRIO_BITS)));\r
1640   }\r
1641 }\r
1642 \r
1643 \r
1644 /**\r
1645   \brief   Encode Priority\r
1646   \details Encodes the priority for an interrupt with the given priority group,\r
1647            preemptive priority value, and subpriority value.\r
1648            In case of a conflict between priority grouping and available\r
1649            priority bits (__NVIC_PRIO_BITS), the smallest possible priority group is set.\r
1650   \param [in]     PriorityGroup  Used priority group.\r
1651   \param [in]   PreemptPriority  Preemptive priority value (starting from 0).\r
1652   \param [in]       SubPriority  Subpriority value (starting from 0).\r
1653   \return                        Encoded priority. Value can be used in the function \ref NVIC_SetPriority().\r
1654  */\r
1655 __STATIC_INLINE uint32_t NVIC_EncodePriority (uint32_t PriorityGroup, uint32_t PreemptPriority, uint32_t SubPriority)\r
1656 {\r
1657   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);   /* only values 0..7 are used          */\r
1658   uint32_t PreemptPriorityBits;\r
1659   uint32_t SubPriorityBits;\r
1660 \r
1661   PreemptPriorityBits = ((7UL - PriorityGroupTmp) > (uint32_t)(__NVIC_PRIO_BITS)) ? (uint32_t)(__NVIC_PRIO_BITS) : (uint32_t)(7UL - PriorityGroupTmp);\r
1662   SubPriorityBits     = ((PriorityGroupTmp + (uint32_t)(__NVIC_PRIO_BITS)) < (uint32_t)7UL) ? (uint32_t)0UL : (uint32_t)((PriorityGroupTmp - 7UL) + (uint32_t)(__NVIC_PRIO_BITS));\r
1663 \r
1664   return (\r
1665            ((PreemptPriority & (uint32_t)((1UL << (PreemptPriorityBits)) - 1UL)) << SubPriorityBits) |\r
1666            ((SubPriority     & (uint32_t)((1UL << (SubPriorityBits    )) - 1UL)))\r
1667          );\r
1668 }\r
1669 \r
1670 \r
1671 /**\r
1672   \brief   Decode Priority\r
1673   \details Decodes an interrupt priority value with a given priority group to\r
1674            preemptive priority value and subpriority value.\r
1675            In case of a conflict between priority grouping and available\r
1676            priority bits (__NVIC_PRIO_BITS) the smallest possible priority group is set.\r
1677   \param [in]         Priority   Priority value, which can be retrieved with the function \ref NVIC_GetPriority().\r
1678   \param [in]     PriorityGroup  Used priority group.\r
1679   \param [out] pPreemptPriority  Preemptive priority value (starting from 0).\r
1680   \param [out]     pSubPriority  Subpriority value (starting from 0).\r
1681  */\r
1682 __STATIC_INLINE void NVIC_DecodePriority (uint32_t Priority, uint32_t PriorityGroup, uint32_t* const pPreemptPriority, uint32_t* const pSubPriority)\r
1683 {\r
1684   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);   /* only values 0..7 are used          */\r
1685   uint32_t PreemptPriorityBits;\r
1686   uint32_t SubPriorityBits;\r
1687 \r
1688   PreemptPriorityBits = ((7UL - PriorityGroupTmp) > (uint32_t)(__NVIC_PRIO_BITS)) ? (uint32_t)(__NVIC_PRIO_BITS) : (uint32_t)(7UL - PriorityGroupTmp);\r
1689   SubPriorityBits     = ((PriorityGroupTmp + (uint32_t)(__NVIC_PRIO_BITS)) < (uint32_t)7UL) ? (uint32_t)0UL : (uint32_t)((PriorityGroupTmp - 7UL) + (uint32_t)(__NVIC_PRIO_BITS));\r
1690 \r
1691   *pPreemptPriority = (Priority >> SubPriorityBits) & (uint32_t)((1UL << (PreemptPriorityBits)) - 1UL);\r
1692   *pSubPriority     = (Priority                   ) & (uint32_t)((1UL << (SubPriorityBits    )) - 1UL);\r
1693 }\r
1694 \r
1695 \r
1696 /**\r
1697   \brief   Set Interrupt Vector\r
1698   \details Sets an interrupt vector in SRAM based interrupt vector table.\r
1699            The interrupt number can be positive to specify a device specific interrupt,\r
1700            or negative to specify a processor exception.\r
1701            VTOR must been relocated to SRAM before.\r
1702   \param [in]   IRQn      Interrupt number\r
1703   \param [in]   vector    Address of interrupt handler function\r
1704  */\r
1705 __STATIC_INLINE void __NVIC_SetVector(IRQn_Type IRQn, uint32_t vector)\r
1706 {\r
1707   uint32_t *vectors = (uint32_t *)SCB->VTOR;\r
1708   vectors[(int32_t)IRQn + NVIC_USER_IRQ_OFFSET] = vector;\r
1709 }\r
1710 \r
1711 \r
1712 /**\r
1713   \brief   Get Interrupt Vector\r
1714   \details Reads an interrupt vector from interrupt vector table.\r
1715            The interrupt number can be positive to specify a device specific interrupt,\r
1716            or negative to specify a processor exception.\r
1717   \param [in]   IRQn      Interrupt number.\r
1718   \return                 Address of interrupt handler function\r
1719  */\r
1720 __STATIC_INLINE uint32_t __NVIC_GetVector(IRQn_Type IRQn)\r
1721 {\r
1722   uint32_t *vectors = (uint32_t *)SCB->VTOR;\r
1723   return vectors[(int32_t)IRQn + NVIC_USER_IRQ_OFFSET];\r
1724 }\r
1725 \r
1726 \r
1727 /**\r
1728   \brief   System Reset\r
1729   \details Initiates a system reset request to reset the MCU.\r
1730  */\r
1731 __STATIC_INLINE void __NVIC_SystemReset(void)\r
1732 {\r
1733   __DSB();                                                          /* Ensure all outstanding memory accesses included\r
1734                                                                        buffered write are completed before reset */\r
1735   SCB->AIRCR  = (uint32_t)((0x5FAUL << SCB_AIRCR_VECTKEY_Pos)    |\r
1736                            (SCB->AIRCR & SCB_AIRCR_PRIGROUP_Msk) |\r
1737                             SCB_AIRCR_SYSRESETREQ_Msk    );         /* Keep priority group unchanged */\r
1738   __DSB();                                                          /* Ensure completion of memory access */\r
1739 \r
1740   for(;;)                                                           /* wait until reset */\r
1741   {\r
1742     __NOP();\r
1743   }\r
1744 }\r
1745 \r
1746 /*@} end of CMSIS_Core_NVICFunctions */\r
1747 \r
1748 \r
1749 /* ##########################  FPU functions  #################################### */\r
1750 /**\r
1751   \ingroup  CMSIS_Core_FunctionInterface\r
1752   \defgroup CMSIS_Core_FpuFunctions FPU Functions\r
1753   \brief    Function that provides FPU type.\r
1754   @{\r
1755  */\r
1756 \r
1757 /**\r
1758   \brief   get FPU type\r
1759   \details returns the FPU type\r
1760   \returns\r
1761    - \b  0: No FPU\r
1762    - \b  1: Single precision FPU\r
1763    - \b  2: Double + Single precision FPU\r
1764  */\r
1765 __STATIC_INLINE uint32_t SCB_GetFPUType(void)\r
1766 {\r
1767     return 0U;           /* No FPU */\r
1768 }\r
1769 \r
1770 \r
1771 /*@} end of CMSIS_Core_FpuFunctions */\r
1772 \r
1773 \r
1774 \r
1775 /* ##################################    SysTick function  ############################################ */\r
1776 /**\r
1777   \ingroup  CMSIS_Core_FunctionInterface\r
1778   \defgroup CMSIS_Core_SysTickFunctions SysTick Functions\r
1779   \brief    Functions that configure the System.\r
1780   @{\r
1781  */\r
1782 \r
1783 #if defined (__Vendor_SysTickConfig) && (__Vendor_SysTickConfig == 0U)\r
1784 \r
1785 /**\r
1786   \brief   System Tick Configuration\r
1787   \details Initializes the System Timer and its interrupt, and starts the System Tick Timer.\r
1788            Counter is in free running mode to generate periodic interrupts.\r
1789   \param [in]  ticks  Number of ticks between two interrupts.\r
1790   \return          0  Function succeeded.\r
1791   \return          1  Function failed.\r
1792   \note    When the variable <b>__Vendor_SysTickConfig</b> is set to 1, then the\r
1793            function <b>SysTick_Config</b> is not included. In this case, the file <b><i>device</i>.h</b>\r
1794            must contain a vendor-specific implementation of this function.\r
1795  */\r
1796 __STATIC_INLINE uint32_t SysTick_Config(uint32_t ticks)\r
1797 {\r
1798   if ((ticks - 1UL) > SysTick_LOAD_RELOAD_Msk)\r
1799   {\r
1800     return (1UL);                                                   /* Reload value impossible */\r
1801   }\r
1802 \r
1803   SysTick->LOAD  = (uint32_t)(ticks - 1UL);                         /* set reload register */\r
1804   NVIC_SetPriority (SysTick_IRQn, (1UL << __NVIC_PRIO_BITS) - 1UL); /* set Priority for Systick Interrupt */\r
1805   SysTick->VAL   = 0UL;                                             /* Load the SysTick Counter Value */\r
1806   SysTick->CTRL  = SysTick_CTRL_CLKSOURCE_Msk |\r
1807                    SysTick_CTRL_TICKINT_Msk   |\r
1808                    SysTick_CTRL_ENABLE_Msk;                         /* Enable SysTick IRQ and SysTick Timer */\r
1809   return (0UL);                                                     /* Function successful */\r
1810 }\r
1811 \r
1812 #endif\r
1813 \r
1814 /*@} end of CMSIS_Core_SysTickFunctions */\r
1815 \r
1816 \r
1817 \r
1818 /* ##################################### Debug In/Output function ########################################### */\r
1819 /**\r
1820   \ingroup  CMSIS_Core_FunctionInterface\r
1821   \defgroup CMSIS_core_DebugFunctions ITM Functions\r
1822   \brief    Functions that access the ITM debug interface.\r
1823   @{\r
1824  */\r
1825 \r
1826 extern volatile int32_t ITM_RxBuffer;                              /*!< External variable to receive characters. */\r
1827 #define                 ITM_RXBUFFER_EMPTY  ((int32_t)0x5AA55AA5U) /*!< Value identifying \ref ITM_RxBuffer is ready for next character. */\r
1828 \r
1829 \r
1830 /**\r
1831   \brief   ITM Send Character\r
1832   \details Transmits a character via the ITM channel 0, and\r
1833            \li Just returns when no debugger is connected that has booked the output.\r
1834            \li Is blocking when a debugger is connected, but the previous character sent has not been transmitted.\r
1835   \param [in]     ch  Character to transmit.\r
1836   \returns            Character to transmit.\r
1837  */\r
1838 __STATIC_INLINE uint32_t ITM_SendChar (uint32_t ch)\r
1839 {\r
1840   if (((ITM->TCR & ITM_TCR_ITMENA_Msk) != 0UL) &&      /* ITM enabled */\r
1841       ((ITM->TER & 1UL               ) != 0UL)   )     /* ITM Port #0 enabled */\r
1842   {\r
1843     while (ITM->PORT[0U].u32 == 0UL)\r
1844     {\r
1845       __NOP();\r
1846     }\r
1847     ITM->PORT[0U].u8 = (uint8_t)ch;\r
1848   }\r
1849   return (ch);\r
1850 }\r
1851 \r
1852 \r
1853 /**\r
1854   \brief   ITM Receive Character\r
1855   \details Inputs a character via the external variable \ref ITM_RxBuffer.\r
1856   \return             Received character.\r
1857   \return         -1  No character pending.\r
1858  */\r
1859 __STATIC_INLINE int32_t ITM_ReceiveChar (void)\r
1860 {\r
1861   int32_t ch = -1;                           /* no character available */\r
1862 \r
1863   if (ITM_RxBuffer != ITM_RXBUFFER_EMPTY)\r
1864   {\r
1865     ch = ITM_RxBuffer;\r
1866     ITM_RxBuffer = ITM_RXBUFFER_EMPTY;       /* ready for next character */\r
1867   }\r
1868 \r
1869   return (ch);\r
1870 }\r
1871 \r
1872 \r
1873 /**\r
1874   \brief   ITM Check Character\r
1875   \details Checks whether a character is pending for reading in the variable \ref ITM_RxBuffer.\r
1876   \return          0  No character available.\r
1877   \return          1  Character available.\r
1878  */\r
1879 __STATIC_INLINE int32_t ITM_CheckChar (void)\r
1880 {\r
1881 \r
1882   if (ITM_RxBuffer == ITM_RXBUFFER_EMPTY)\r
1883   {\r
1884     return (0);                              /* no character available */\r
1885   }\r
1886   else\r
1887   {\r
1888     return (1);                              /*    character available */\r
1889   }\r
1890 }\r
1891 \r
1892 /*@} end of CMSIS_core_DebugFunctions */\r
1893 \r
1894 \r
1895 \r
1896 \r
1897 #ifdef __cplusplus\r
1898 }\r
1899 #endif\r
1900 \r
1901 #endif /* __CORE_SC300_H_DEPENDANT */\r
1902 \r
1903 #endif /* __CMSIS_GENERIC */\r