]> git.sur5r.net Git - freertos/blob
e47b0a37a190f1ba62ccc70e141795b145838b3f
[freertos] /
1 /******************************************************************************
2 *
3 * Copyright (C) 2008 - 2014 Xilinx, Inc.  All rights reserved.
4 *
5 * Permission is hereby granted, free of charge, to any person obtaining a copy
6 * of this software and associated documentation files (the "Software"), to deal
7 * in the Software without restriction, including without limitation the rights
8 * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell
9 * copies of the Software, and to permit persons to whom the Software is
10 * furnished to do so, subject to the following conditions:
11 *
12 * The above copyright notice and this permission notice shall be included in
13 * all copies or substantial portions of the Software.
14 *
15 * Use of the Software is limited solely to applications:
16 * (a) running on a Xilinx device, or
17 * (b) that interact with a Xilinx device through a bus or interconnect.
18 *
19 * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
20 * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
21 * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL
22 * XILINX  BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY,
23 * WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF
24 * OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
25 * SOFTWARE.
26 *
27 * Except as contained in this notice, the name of the Xilinx shall not be used
28 * in advertising or otherwise to promote the sale, use or other dealings in
29 * this Software without prior written authorization from Xilinx.
30 *
31 * microblaze_flush_cache_ext()
32 *
33 * Flush the entire L2 Cache 
34 *
35 *
36 *******************************************************************************/
37
38 #include "xparameters.h"
39
40 #define XPAR_MICROBLAZE_EXT_CACHE_LINE_LEN      16
41
42         .text
43         .globl  microblaze_flush_cache_ext
44         .ent    microblaze_flush_cache_ext
45         .align  2
46
47 microblaze_flush_cache_ext:
48
49 #if ((XPAR_MICROBLAZE_INTERCONNECT==3) && (XPAR_MICROBLAZE_USE_DCACHE==1))
50         addik   r5, r0, XPAR_MICROBLAZE_DCACHE_BASEADDR & (-(4 * XPAR_MICROBLAZE_DCACHE_LINE_LEN))
51         
52         addik   r6, r0, XPAR_MICROBLAZE_DCACHE_BYTE_SIZE-(4 * XPAR_MICROBLAZE_EXT_CACHE_LINE_LEN)
53         andi    r6, r6, -(4 * XPAR_MICROBLAZE_EXT_CACHE_LINE_LEN)
54
55 Loop_start:
56         wdc.ext.flush r5, r6
57         bgtid   r6,Loop_start
58         addik   r6, r6,-(4 * XPAR_MICROBLAZE_EXT_CACHE_LINE_LEN)
59 #endif
60         rtsd    r15, 8
61         nop
62         .end    microblaze_flush_cache_ext
63
64         
65