]> git.sur5r.net Git - freertos/blobdiff - Demo/PPC440_Xilinx_Virtex5_GCC/psf2Edward.log
Renamed the CORTEX_M4_ATSAM4S_AVR_Studio directory to the correct CORTEX_M4_ATSAM4S_A...
[freertos] / Demo / PPC440_Xilinx_Virtex5_GCC / psf2Edward.log
index fb1007f55e4cb8d59137468f6ba695ca7d403cbb..276d7d645f1804c7ef44e8aec39c295339ff0469 100644 (file)
@@ -1,28 +1,28 @@
 WARNING:EDK:1582 - IPNAME:plbv46_pcie INSTANCE:PCIe_Bridge -\r
-   C:\Temp\WA00101_002\WA00101_002\FreeRTOS\Demo\PPC440_Xilinx_Virtex5_GCC\syste\r
-   m.mhs line 251 - deprecated core for architecture 'virtex5fx'!
+   C:\E\Dev\FreeRTOS\WorkingCopy3\Demo\PPC440_Xilinx_Virtex5_GCC\system.mhs line\r
+   251 - deprecated core for architecture 'virtex5fx'!
 WARNING:EDK:1582 - IPNAME:xps_ethernetlite INSTANCE:Ethernet_MAC -\r
-   C:\Temp\WA00101_002\WA00101_002\FreeRTOS\Demo\PPC440_Xilinx_Virtex5_GCC\syste\r
-   m.mhs line 296 - deprecated core for architecture 'virtex5fx'!
+   C:\E\Dev\FreeRTOS\WorkingCopy3\Demo\PPC440_Xilinx_Virtex5_GCC\system.mhs line\r
+   296 - deprecated core for architecture 'virtex5fx'!
 WARNING:EDK:1582 - IPNAME:plbv46_pcie INSTANCE:PCIe_Bridge -\r
-   C:\Temp\WA00101_002\WA00101_002\FreeRTOS\Demo\PPC440_Xilinx_Virtex5_GCC\syste\r
-   m.mhs line 251 - deprecated core for architecture 'virtex5fx'!
+   C:\E\Dev\FreeRTOS\WorkingCopy3\Demo\PPC440_Xilinx_Virtex5_GCC\system.mhs line\r
+   251 - deprecated core for architecture 'virtex5fx'!
 WARNING:EDK:1582 - IPNAME:xps_ethernetlite INSTANCE:Ethernet_MAC -\r
-   C:\Temp\WA00101_002\WA00101_002\FreeRTOS\Demo\PPC440_Xilinx_Virtex5_GCC\syste\r
-   m.mhs line 296 - deprecated core for architecture 'virtex5fx'!
+   C:\E\Dev\FreeRTOS\WorkingCopy3\Demo\PPC440_Xilinx_Virtex5_GCC\system.mhs line\r
+   296 - deprecated core for architecture 'virtex5fx'!
 
 Checking platform configuration ...
 IPNAME:plb_v46 INSTANCE:plb_v46_0 -\r
-C:\Temp\WA00101_002\WA00101_002\FreeRTOS\Demo\PPC440_Xilinx_Virtex5_GCC\system.m\r
-hs line 107 - 1 master(s) : 12 slave(s)
+C:\E\Dev\FreeRTOS\WorkingCopy3\Demo\PPC440_Xilinx_Virtex5_GCC\system.mhs line\r
+107 - 1 master(s) : 12 slave(s)
 IPNAME:plb_v46 INSTANCE:ppc440_0_SPLB0 -\r
-C:\Temp\WA00101_002\WA00101_002\FreeRTOS\Demo\PPC440_Xilinx_Virtex5_GCC\system.m\r
-hs line 288 - 1 master(s) : 1 slave(s)
+C:\E\Dev\FreeRTOS\WorkingCopy3\Demo\PPC440_Xilinx_Virtex5_GCC\system.mhs line\r
+288 - 1 master(s) : 1 slave(s)
 
 Checking port drivers...
 WARNING:EDK:2099 - PORT:Peripheral_Reset CONNECTOR:sys_periph_reset -\r
-   C:\Temp\WA00101_002\WA00101_002\FreeRTOS\Demo\PPC440_Xilinx_Virtex5_GCC\syste\r
-   m.mhs line 446 - floating connection!
+   C:\E\Dev\FreeRTOS\WorkingCopy3\Demo\PPC440_Xilinx_Virtex5_GCC\system.mhs line\r
+   446 - floating connection!
 
 Performing Clock DRCs...
 
@@ -39,7 +39,3 @@ Running system level DRCs...
 Performing System level DRCs on properties...
 
 Running DRC Tcl procedures for OPTION SYSLEVEL_DRC_PROC...
-WARNING:EDK:494 -\r
-   C:\Temp\WA00101_002\WA00101_002\FreeRTOS\Demo\PPC440_Xilinx_Virtex5_GCC\synth\r
-   esis\ not found.
-WARNING:EDK:2530 - Timing and Resource utilization information not added