]> git.sur5r.net Git - freertos/blobdiff - FreeRTOS/Demo/CORTEX_M7_STM32F7_STM32756G-EVAL/ST_Library/include/stm32f7xx_hal_adc_ex.h
Kernel changes:
[freertos] / FreeRTOS / Demo / CORTEX_M7_STM32F7_STM32756G-EVAL / ST_Library / include / stm32f7xx_hal_adc_ex.h
diff --git a/FreeRTOS/Demo/CORTEX_M7_STM32F7_STM32756G-EVAL/ST_Library/include/stm32f7xx_hal_adc_ex.h b/FreeRTOS/Demo/CORTEX_M7_STM32F7_STM32756G-EVAL/ST_Library/include/stm32f7xx_hal_adc_ex.h
new file mode 100644 (file)
index 0000000..e32ee81
--- /dev/null
@@ -0,0 +1,319 @@
+/**\r
+  ******************************************************************************\r
+  * @file    stm32f7xx_hal_adc.h\r
+  * @author  MCD Application Team\r
+  * @version V0.3.0\r
+  * @date    06-March-2015\r
+  * @brief   Header file of ADC HAL module.\r
+  ******************************************************************************\r
+  * @attention\r
+  *\r
+  * <h2><center>&copy; COPYRIGHT(c) 2015 STMicroelectronics</center></h2>\r
+  *\r
+  * Redistribution and use in source and binary forms, with or without modification,\r
+  * are permitted provided that the following conditions are met:\r
+  *   1. Redistributions of source code must retain the above copyright notice,\r
+  *      this list of conditions and the following disclaimer.\r
+  *   2. Redistributions in binary form must reproduce the above copyright notice,\r
+  *      this list of conditions and the following disclaimer in the documentation\r
+  *      and/or other materials provided with the distribution.\r
+  *   3. Neither the name of STMicroelectronics nor the names of its contributors\r
+  *      may be used to endorse or promote products derived from this software\r
+  *      without specific prior written permission.\r
+  *\r
+  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"\r
+  * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE\r
+  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE\r
+  * DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT HOLDER OR CONTRIBUTORS BE LIABLE\r
+  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL\r
+  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR\r
+  * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER\r
+  * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY,\r
+  * OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE\r
+  * OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.\r
+  *\r
+  ******************************************************************************\r
+  */\r
+\r
+/* Define to prevent recursive inclusion -------------------------------------*/\r
+#ifndef __STM32F7xx_ADC_EX_H\r
+#define __STM32F7xx_ADC_EX_H\r
+\r
+#ifdef __cplusplus\r
+ extern "C" {\r
+#endif\r
+\r
+/* Includes ------------------------------------------------------------------*/\r
+#include "stm32f7xx_hal_def.h"\r
+\r
+/** @addtogroup STM32F7xx_HAL_Driver\r
+  * @{\r
+  */\r
+\r
+/** @addtogroup ADCEx\r
+  * @{\r
+  */ \r
+\r
+/* Exported types ------------------------------------------------------------*/\r
+/** @defgroup ADCEx_Exported_Types ADC Exported Types\r
+  * @{\r
+  */\r
+   \r
+/** \r
+  * @brief   ADC Configuration injected Channel structure definition\r
+  */ \r
+typedef struct \r
+{\r
+  uint32_t InjectedChannel;                /*!< Configure the ADC injected channel.\r
+                                                This parameter can be a value of @ref ADC_channels */ \r
+  uint32_t InjectedRank;                   /*!< The rank in the injected group sequencer\r
+                                                This parameter must be a number between Min_Data = 1 and Max_Data = 4. */ \r
+  uint32_t InjectedSamplingTime;           /*!< The sample time value to be set for the selected channel.\r
+                                                This parameter can be a value of @ref ADC_sampling_times */\r
+  uint32_t InjectedOffset;                 /*!< Defines the offset to be subtracted from the raw converted data when convert injected channels.\r
+                                                This parameter must be a number between Min_Data = 0x000 and Max_Data = 0xFFF. */\r
+  uint32_t InjectedNbrOfConversion;        /*!< Specifies the number of ADC conversions that will be done using the sequencer for\r
+                                                injected channel group.\r
+                                                This parameter must be a number between Min_Data = 1 and Max_Data = 4. */\r
+  uint32_t AutoInjectedConv;               /*!< Enables or disables the selected ADC automatic injected group \r
+                                                conversion after regular one */\r
+  uint32_t InjectedDiscontinuousConvMode;  /*!< Specifies whether the conversion is performed in Discontinuous mode or not for injected channels.\r
+                                                This parameter can be set to ENABLE or DISABLE. */\r
+  uint32_t ExternalTrigInjecConvEdge;      /*!< Select the external trigger edge and enable the trigger of an injected channels. \r
+                                                This parameter can be a value of @ref ADCEx_External_trigger_edge_Injected */\r
+  uint32_t ExternalTrigInjecConv;          /*!< Select the external event used to trigger the start of conversion of a injected channels.\r
+                                                This parameter can be a value of @ref ADCEx_External_trigger_Source_Injected */\r
+}ADC_InjectionConfTypeDef;\r
+\r
+/** \r
+  * @brief   ADC Configuration multi-mode structure definition  \r
+  */ \r
+typedef struct\r
+{\r
+  uint32_t Mode;              /*!< Configures the ADC to operate in independent or multi mode. \r
+                                   This parameter can be a value of @ref ADCEx_Common_mode */\r
+  uint32_t DMAAccessMode;     /*!< Configures the Direct memory access mode for multi ADC mode.\r
+                                   This parameter can be a value of @ref ADCEx_Direct_memory_access_mode_for_multi_mode */\r
+  uint32_t TwoSamplingDelay;  /*!< Configures the Delay between 2 sampling phases.\r
+                                   This parameter can be a value of @ref ADC_delay_between_2_sampling_phases */\r
+}ADC_MultiModeTypeDef;\r
+\r
+/**\r
+  * @}\r
+  */ \r
+\r
+/* Exported constants --------------------------------------------------------*/\r
+/** @defgroup ADCEx_Exported_Constants ADC Exported Constants\r
+  * @{\r
+  */\r
+\r
+/** @defgroup ADCEx_Common_mode ADC Common Mode\r
+  * @{\r
+  */\r
+#define ADC_MODE_INDEPENDENT                  ((uint32_t)0x00000000)      \r
+#define ADC_DUALMODE_REGSIMULT_INJECSIMULT    ((uint32_t)ADC_CCR_MULTI_0)\r
+#define ADC_DUALMODE_REGSIMULT_ALTERTRIG      ((uint32_t)ADC_CCR_MULTI_1)\r
+#define ADC_DUALMODE_INJECSIMULT              ((uint32_t)(ADC_CCR_MULTI_2 | ADC_CCR_MULTI_0))\r
+#define ADC_DUALMODE_REGSIMULT                ((uint32_t)(ADC_CCR_MULTI_2 | ADC_CCR_MULTI_1))\r
+#define ADC_DUALMODE_INTERL                   ((uint32_t)(ADC_CCR_MULTI_2 | ADC_CCR_MULTI_1 | ADC_CCR_MULTI_0))\r
+#define ADC_DUALMODE_ALTERTRIG                ((uint32_t)(ADC_CCR_MULTI_3 | ADC_CCR_MULTI_0))\r
+#define ADC_TRIPLEMODE_REGSIMULT_INJECSIMULT  ((uint32_t)(ADC_CCR_MULTI_4 | ADC_CCR_MULTI_0))\r
+#define ADC_TRIPLEMODE_REGSIMULT_AlterTrig    ((uint32_t)(ADC_CCR_MULTI_4 | ADC_CCR_MULTI_1))\r
+#define ADC_TRIPLEMODE_INJECSIMULT            ((uint32_t)(ADC_CCR_MULTI_4 | ADC_CCR_MULTI_2 | ADC_CCR_MULTI_0))\r
+#define ADC_TRIPLEMODE_REGSIMULT              ((uint32_t)(ADC_CCR_MULTI_4 | ADC_CCR_MULTI_2 | ADC_CCR_MULTI_1))\r
+#define ADC_TRIPLEMODE_INTERL                 ((uint32_t)(ADC_CCR_MULTI_4 | ADC_CCR_MULTI_2 | ADC_CCR_MULTI_1 | ADC_CCR_MULTI_0))\r
+#define ADC_TRIPLEMODE_ALTERTRIG              ((uint32_t)(ADC_CCR_MULTI_4 | ADC_CCR_MULTI_3 | ADC_CCR_MULTI_0))\r
+/**\r
+  * @}\r
+  */ \r
+\r
+/** @defgroup ADCEx_Direct_memory_access_mode_for_multi_mode ADC Direct Memory Access Mode For Multi Mode\r
+  * @{\r
+  */ \r
+#define ADC_DMAACCESSMODE_DISABLED  ((uint32_t)0x00000000)     /*!< DMA mode disabled */\r
+#define ADC_DMAACCESSMODE_1         ((uint32_t)ADC_CCR_DMA_0)  /*!< DMA mode 1 enabled (2 / 3 half-words one by one - 1 then 2 then 3)*/\r
+#define ADC_DMAACCESSMODE_2         ((uint32_t)ADC_CCR_DMA_1)  /*!< DMA mode 2 enabled (2 / 3 half-words by pairs - 2&1 then 1&3 then 3&2)*/\r
+#define ADC_DMAACCESSMODE_3         ((uint32_t)ADC_CCR_DMA)    /*!< DMA mode 3 enabled (2 / 3 bytes by pairs - 2&1 then 1&3 then 3&2) */\r
+/**\r
+  * @}\r
+  */ \r
+\r
+/** @defgroup ADCEx_External_trigger_edge_Injected ADC External Trigger Edge Injected\r
+  * @{\r
+  */\r
+#define ADC_EXTERNALTRIGINJECCONVEDGE_NONE           ((uint32_t)0x00000000)\r
+#define ADC_EXTERNALTRIGINJECCONVEDGE_RISING         ((uint32_t)ADC_CR2_JEXTEN_0)\r
+#define ADC_EXTERNALTRIGINJECCONVEDGE_FALLING        ((uint32_t)ADC_CR2_JEXTEN_1)\r
+#define ADC_EXTERNALTRIGINJECCONVEDGE_RISINGFALLING  ((uint32_t)ADC_CR2_JEXTEN)\r
+/**\r
+  * @}\r
+  */ \r
+\r
+/** @defgroup ADCEx_External_trigger_Source_Injected ADC External Trigger Source Injected\r
+  * @{\r
+  */\r
+#define ADC_EXTERNALTRIGINJECCONV_T1_TRGO         ((uint32_t)0x00000000)\r
+#define ADC_EXTERNALTRIGINJECCONV_T1_CC4          ((uint32_t)ADC_CR2_JEXTSEL_0)\r
+#define ADC_EXTERNALTRIGINJECCONV_T2_TRGO         ((uint32_t)ADC_CR2_JEXTSEL_1)\r
+#define ADC_EXTERNALTRIGINJECCONV_T2_CC1          ((uint32_t)(ADC_CR2_JEXTSEL_1 | ADC_CR2_JEXTSEL_0))\r
+#define ADC_EXTERNALTRIGINJECCONV_T3_CC4          ((uint32_t)ADC_CR2_JEXTSEL_2)\r
+#define ADC_EXTERNALTRIGINJECCONV_T4_TRGO         ((uint32_t)(ADC_CR2_JEXTSEL_2 | ADC_CR2_JEXTSEL_0))\r
+\r
+#define ADC_EXTERNALTRIGINJECCONV_T8_CC4          ((uint32_t)(ADC_CR2_JEXTSEL_2 | ADC_CR2_JEXTSEL_1 | ADC_CR2_JEXTSEL_0))\r
+#define ADC_EXTERNALTRIGINJECCONV_T1_TRGO2        ((uint32_t)ADC_CR2_JEXTSEL_3)\r
+#define ADC_EXTERNALTRIGINJECCONV_T8_TRGO         ((uint32_t)(ADC_CR2_JEXTSEL_3 | ADC_CR2_JEXTSEL_0))\r
+#define ADC_EXTERNALTRIGINJECCONV_T8_TRGO2        ((uint32_t)(ADC_CR2_JEXTSEL_3 | ADC_CR2_JEXTSEL_1))\r
+#define ADC_EXTERNALTRIGINJECCONV_T3_CC3          ((uint32_t)(ADC_CR2_JEXTSEL_3 | ADC_CR2_JEXTSEL_1 | ADC_CR2_JEXTSEL_0))\r
+#define ADC_EXTERNALTRIGINJECCONV_T5_TRGO         ((uint32_t)(ADC_CR2_JEXTSEL_3 | ADC_CR2_JEXTSEL_2))\r
+#define ADC_EXTERNALTRIGINJECCONV_T3_CC1          ((uint32_t)(ADC_CR2_JEXTSEL_3 | ADC_CR2_JEXTSEL_2 | ADC_CR2_JEXTSEL_0))\r
+#define ADC_EXTERNALTRIGINJECCONV_T6_TRGO         ((uint32_t)(ADC_CR2_JEXTSEL_3 | ADC_CR2_JEXTSEL_2 | ADC_CR2_JEXTSEL_1))\r
+/**\r
+  * @}\r
+  */ \r
+\r
+/** @defgroup ADCEx_injected_channel_selection ADC Injected Channel Selection\r
+  * @{\r
+  */ \r
+#define ADC_INJECTED_RANK_1    ((uint32_t)0x00000001)\r
+#define ADC_INJECTED_RANK_2    ((uint32_t)0x00000002)\r
+#define ADC_INJECTED_RANK_3    ((uint32_t)0x00000003)\r
+#define ADC_INJECTED_RANK_4    ((uint32_t)0x00000004)\r
+/**\r
+  * @}\r
+  */ \r
\r
+/**\r
+  * @}\r
+  */ \r
+\r
+/* Exported macro ------------------------------------------------------------*/\r
+/** @defgroup ADC_Exported_Macros ADC Exported Macros\r
+  * @{\r
+  */\r
+       \r
+/**\r
+  * @}\r
+  */\r
+\r
+/* Exported functions --------------------------------------------------------*/\r
+/** @addtogroup ADCEx_Exported_Functions\r
+  * @{\r
+  */\r
+       \r
+/** @addtogroup ADCEx_Exported_Functions_Group1\r
+  * @{\r
+  */\r
+\r
+/* I/O operation functions ******************************************************/\r
+HAL_StatusTypeDef HAL_ADCEx_InjectedStart(ADC_HandleTypeDef* hadc);\r
+HAL_StatusTypeDef HAL_ADCEx_InjectedStop(ADC_HandleTypeDef* hadc);\r
+HAL_StatusTypeDef HAL_ADCEx_InjectedPollForConversion(ADC_HandleTypeDef* hadc, uint32_t Timeout);\r
+HAL_StatusTypeDef HAL_ADCEx_InjectedStart_IT(ADC_HandleTypeDef* hadc);\r
+HAL_StatusTypeDef HAL_ADCEx_InjectedStop_IT(ADC_HandleTypeDef* hadc);\r
+uint32_t          HAL_ADCEx_InjectedGetValue(ADC_HandleTypeDef* hadc, uint32_t InjectedRank);\r
+HAL_StatusTypeDef HAL_ADCEx_MultiModeStart_DMA(ADC_HandleTypeDef* hadc, uint32_t* pData, uint32_t Length);\r
+HAL_StatusTypeDef HAL_ADCEx_MultiModeStop_DMA(ADC_HandleTypeDef* hadc);\r
+uint32_t          HAL_ADCEx_MultiModeGetValue(ADC_HandleTypeDef* hadc);\r
+void       HAL_ADCEx_InjectedConvCpltCallback(ADC_HandleTypeDef* hadc);\r
+\r
+/* Peripheral Control functions *************************************************/\r
+HAL_StatusTypeDef HAL_ADCEx_InjectedConfigChannel(ADC_HandleTypeDef* hadc,ADC_InjectionConfTypeDef* sConfigInjected);\r
+HAL_StatusTypeDef HAL_ADCEx_MultiModeConfigChannel(ADC_HandleTypeDef* hadc, ADC_MultiModeTypeDef* multimode);\r
+\r
+/**\r
+  * @}\r
+  */ \r
+\r
+/**\r
+  * @}\r
+  */\r
+/* Private types -------------------------------------------------------------*/\r
+/* Private variables ---------------------------------------------------------*/\r
+/* Private constants ---------------------------------------------------------*/\r
+/** @defgroup ADCEx_Private_Constants ADC Private Constants\r
+  * @{\r
+  */\r
+\r
+/**\r
+  * @}\r
+  */\r
+       \r
+/* Private macros ------------------------------------------------------------*/\r
+/** @defgroup ADCEx_Private_Macros ADC Private Macros\r
+  * @{\r
+  */\r
+#define IS_ADC_MODE(__MODE__) (((__MODE__) == ADC_MODE_INDEPENDENT)                 || \\r
+                               ((__MODE__) == ADC_DUALMODE_REGSIMULT_INJECSIMULT)   || \\r
+                               ((__MODE__) == ADC_DUALMODE_REGSIMULT_ALTERTRIG)     || \\r
+                               ((__MODE__) == ADC_DUALMODE_INJECSIMULT)             || \\r
+                               ((__MODE__) == ADC_DUALMODE_REGSIMULT)               || \\r
+                               ((__MODE__) == ADC_DUALMODE_INTERL)                  || \\r
+                               ((__MODE__) == ADC_DUALMODE_ALTERTRIG)               || \\r
+                               ((__MODE__) == ADC_TRIPLEMODE_REGSIMULT_INJECSIMULT) || \\r
+                               ((__MODE__) == ADC_TRIPLEMODE_REGSIMULT_AlterTrig)   || \\r
+                               ((__MODE__) == ADC_TRIPLEMODE_INJECSIMULT)           || \\r
+                               ((__MODE__) == ADC_TRIPLEMODE_REGSIMULT)             || \\r
+                               ((__MODE__) == ADC_TRIPLEMODE_INTERL)                || \\r
+                               ((__MODE__) == ADC_TRIPLEMODE_ALTERTRIG))\r
+#define IS_ADC_DMA_ACCESS_MODE(__MODE__) (((__MODE__) == ADC_DMAACCESSMODE_DISABLED) || \\r
+                                          ((__MODE__) == ADC_DMAACCESSMODE_1)        || \\r
+                                          ((__MODE__) == ADC_DMAACCESSMODE_2)        || \\r
+                                          ((__MODE__) == ADC_DMAACCESSMODE_3))\r
+#define IS_ADC_EXT_INJEC_TRIG_EDGE(__EDGE__) (((__EDGE__) == ADC_EXTERNALTRIGINJECCONVEDGE_NONE)    || \\r
+                                              ((__EDGE__) == ADC_EXTERNALTRIGINJECCONVEDGE_RISING)  || \\r
+                                              ((__EDGE__) == ADC_EXTERNALTRIGINJECCONVEDGE_FALLING) || \\r
+                                              ((__EDGE__) == ADC_EXTERNALTRIGINJECCONVEDGE_RISINGFALLING))\r
+#define IS_ADC_EXT_INJEC_TRIG(__INJTRIG__) (((__INJTRIG__) == ADC_EXTERNALTRIGINJECCONV_T1_TRGO)  || \\r
+                                            ((__INJTRIG__) == ADC_EXTERNALTRIGINJECCONV_T1_CC4)   || \\r
+                                            ((__INJTRIG__) == ADC_EXTERNALTRIGINJECCONV_T2_TRGO)  || \\r
+                                            ((__INJTRIG__) == ADC_EXTERNALTRIGINJECCONV_T2_CC1)   || \\r
+                                            ((__INJTRIG__) == ADC_EXTERNALTRIGINJECCONV_T3_CC4)   || \\r
+                                            ((__INJTRIG__) == ADC_EXTERNALTRIGINJECCONV_T4_TRGO)  || \\r
+                                            ((__INJTRIG__) == ADC_EXTERNALTRIGINJECCONV_T8_CC4)   || \\r
+                                            ((__INJTRIG__) == ADC_EXTERNALTRIGINJECCONV_T1_TRGO2) || \\r
+                                            ((__INJTRIG__) == ADC_EXTERNALTRIGINJECCONV_T8_TRGO)  || \\r
+                                            ((__INJTRIG__) == ADC_EXTERNALTRIGINJECCONV_T8_TRGO2) || \\r
+                                            ((__INJTRIG__) == ADC_EXTERNALTRIGINJECCONV_T3_CC3)   || \\r
+                                            ((__INJTRIG__) == ADC_EXTERNALTRIGINJECCONV_T5_TRGO)  || \\r
+                                            ((__INJTRIG__) == ADC_EXTERNALTRIGINJECCONV_T3_CC1)   || \\r
+                                            ((__INJTRIG__) == ADC_EXTERNALTRIGINJECCONV_T6_TRGO))\r
+#define IS_ADC_INJECTED_LENGTH(__LENGTH__) (((__LENGTH__) >= ((uint32_t)1)) && ((__LENGTH__) <= ((uint32_t)4)))\r
+#define IS_ADC_INJECTED_RANK(__RANK__) (((__RANK__) >= ((uint32_t)1)) && ((__RANK__) <= ((uint32_t)4)))\r
+\r
+/**\r
+  * @brief  Set the selected injected Channel rank.\r
+  * @param  _CHANNELNB_: Channel number.\r
+  * @param  _RANKNB_: Rank number. \r
+  * @param  _JSQR_JL_: Sequence length.     \r
+  * @retval None\r
+  */\r
+#define   ADC_JSQR(_CHANNELNB_, _RANKNB_,_JSQR_JL_) (((uint32_t)((uint16_t)(_CHANNELNB_))) << (5 * (uint8_t)(((_RANKNB_) + 3) - (_JSQR_JL_))))\r
+/**\r
+  * @}\r
+  */\r
+       \r
+/* Private functions ---------------------------------------------------------*/\r
+/** @defgroup ADCEx_Private_Functions ADC Private Functions\r
+  * @{\r
+  */\r
+\r
+/**\r
+  * @}\r
+  */\r
+\r
+/**\r
+  * @}\r
+  */\r
+       \r
+/**\r
+  * @}\r
+  */\r
+\r
+#ifdef __cplusplus\r
+}\r
+#endif\r
+\r
+#endif /*__STM32F7xx_ADC_EX_H */\r
+\r
+\r
+/************************ (C) COPYRIGHT STMicroelectronics *****END OF FILE****/\r