]> git.sur5r.net Git - freertos/blobdiff - FreeRTOS/Demo/RL78_E2Studio_GCC/src/interrupt_handlers.h
Rename the Demo/RL78_RL78G13_Promot_Board_IAR directory to RL78_Multiple_IAR as it...
[freertos] / FreeRTOS / Demo / RL78_E2Studio_GCC / src / interrupt_handlers.h
index b53d2f0ca031a122b0e15df72cb378b8640a081f..542e8158f90f4ddc7415748327d26158fcdb3472 100644 (file)
@@ -3,8 +3,8 @@
 /*      PROJECT NAME :  RTOSDemo                                       */
 /*      FILE         :  interrupt_handlers.h                           */
 /*      DESCRIPTION  :  Interrupt Handler Declarations                 */
-/*      CPU SERIES   :  RL78 - G1C                                     */
-/*      CPU TYPE     :  R5F10JBC                                       */
+/*      CPU SERIES   :  RL78 - G14                                     */
+/*      CPU TYPE     :  R5F104PJ                                       */
 /*                                                                                                                    */
 /*      This file is generated by e2studio.                        */
 /*                                                                                                                    */
@@ -55,14 +55,24 @@ void INT_P4(void) __attribute__ ((interrupt));
 void INT_P5(void) __attribute__ ((interrupt));\r
 \r
 /*\r
- * INT_DMA0 (0x1A)\r
+ * INT_CSI20/INT_IIC20/INT_ST2 (0x14)\r
  */\r
-void INT_DMA0(void) __attribute__ ((interrupt));\r
+void INT_ST2(void) __attribute__ ((interrupt));\r
+//void INT_CSI20(void) __attribute__ ((interrupt));\r
+//void INT_IIC20(void) __attribute__ ((interrupt));\r
 \r
 /*\r
- * INT_DMA1 (0x1C)\r
+ * INT_CSI21/INT_IIC21/INT_SR2 (0x16)\r
  */\r
-void INT_DMA1(void) __attribute__ ((interrupt));\r
+void INT_SR2(void) __attribute__ ((interrupt));\r
+//void INT_CSI21(void) __attribute__ ((interrupt));\r
+//void INT_IIC21(void) __attribute__ ((interrupt));\r
+\r
+/*\r
+ * INT_SRE2/INT_TM11H (0x18)\r
+ */\r
+void INT_TM11H(void) __attribute__ ((interrupt));\r
+//void INT_SRE2(void) __attribute__ ((interrupt));\r
 \r
 /*\r
  * INT_CSI00/INT_IIC00/INT_ST0 (0x1E)\r
@@ -72,33 +82,48 @@ void INT_ST0(void) __attribute__ ((interrupt));
 //void INT_IIC00(void) __attribute__ ((interrupt));\r
 \r
 /*\r
- * INT_TM00 (0x20)\r
- */\r
-void INT_TM00(void) __attribute__ ((interrupt));\r
-\r
-/*\r
- * INT_CSI01/INT_IIC01/INT_SR0 (0x22)\r
+ * INT_CSI01/INT_IIC01/INT_SR0 (0x20)\r
  */\r
 void INT_SR0(void) __attribute__ ((interrupt));\r
 //void INT_CSI01(void) __attribute__ ((interrupt));\r
 //void INT_IIC01(void) __attribute__ ((interrupt));\r
 \r
 /*\r
- * INT_SRE0/INT_TM01H (0x24)\r
+ * INT_SRE0/INT_TM01H (0x22)\r
  */\r
 void INT_TM01H(void) __attribute__ ((interrupt));\r
 //void INT_SRE0(void) __attribute__ ((interrupt));\r
 \r
 /*\r
- * INT_TM03H (0x2A)\r
+ * INT_CSI10/INT_IIC10/INT_ST1 (0x24)\r
+ */\r
+void INT_ST1(void) __attribute__ ((interrupt));\r
+//void INT_CSI10(void) __attribute__ ((interrupt));\r
+//void INT_IIC10(void) __attribute__ ((interrupt));\r
+\r
+/*\r
+ * INT_CSI11/INT_IIC11/INT_SR1 (0x26)\r
+ */\r
+void INT_SR1(void) __attribute__ ((interrupt));\r
+//void INT_CSI11(void) __attribute__ ((interrupt));\r
+//void INT_IIC11(void) __attribute__ ((interrupt));\r
+\r
+/*\r
+ * INT_SRE1/INT_TM03H (0x28)\r
  */\r
 void INT_TM03H(void) __attribute__ ((interrupt));\r
+//void INT_SRE1(void) __attribute__ ((interrupt));\r
 \r
 /*\r
- * INT_IICA0 (0x2C)\r
+ * INT_IICA0 (0x2A)\r
  */\r
 void INT_IICA0(void) __attribute__ ((interrupt));\r
 \r
+/*\r
+ * INT_TM00 (0x2C)\r
+ */\r
+void INT_TM00(void) __attribute__ ((interrupt));\r
+\r
 /*\r
  * INT_TM01 (0x2E)\r
  */\r
@@ -130,14 +155,58 @@ void INT_RTC(void) __attribute__ ((interrupt));
 void INT_IT(void) __attribute__ ((interrupt));\r
 \r
 /*\r
- * INT_USB (0x3C)\r
+ * INT_KR (0x3A)\r
+ */\r
+void INT_KR(void) __attribute__ ((interrupt));\r
+\r
+/*\r
+ * INT_CSI30/INT_IIC30/INT_ST3 (0x3C)\r
+ */\r
+void INT_ST3(void) __attribute__ ((interrupt));\r
+//void INT_CSI30(void) __attribute__ ((interrupt));\r
+//void INT_IIC30(void) __attribute__ ((interrupt));\r
+\r
+/*\r
+ * INT_CSI31/INT_IIC31/INT_SR3 (0x3E)\r
  */\r
-void INT_USB(void) __attribute__ ((interrupt));\r
+void INT_SR3(void) __attribute__ ((interrupt));\r
+//void INT_CSI31(void) __attribute__ ((interrupt));\r
+//void INT_IIC31(void) __attribute__ ((interrupt));\r
 \r
 /*\r
- * INT_RSUM (0x3E)\r
+ * INT_TRJ0 (0x40)\r
  */\r
-void INT_RSUM(void) __attribute__ ((interrupt));\r
+void INT_TRJ0(void) __attribute__ ((interrupt));\r
+\r
+/*\r
+ * INT_TM10 (0x42)\r
+ */\r
+void INT_TM10(void) __attribute__ ((interrupt));\r
+\r
+/*\r
+ * INT_TM11 (0x44)\r
+ */\r
+void INT_TM11(void) __attribute__ ((interrupt));\r
+\r
+/*\r
+ * INT_TM12 (0x46)\r
+ */\r
+void INT_TM12(void) __attribute__ ((interrupt));\r
+\r
+/*\r
+ * INT_TM13 (0x48)\r
+ */\r
+void INT_TM13(void) __attribute__ ((interrupt));\r
+\r
+/*\r
+ * INT_P6 (0x4A)\r
+ */\r
+void INT_P6(void) __attribute__ ((interrupt));\r
+\r
+/*\r
+ * INT_P7 (0x4C)\r
+ */\r
+void INT_P7(void) __attribute__ ((interrupt));\r
 \r
 /*\r
  * INT_P8 (0x4E)\r
@@ -150,9 +219,42 @@ void INT_P8(void) __attribute__ ((interrupt));
 void INT_P9(void) __attribute__ ((interrupt));\r
 \r
 /*\r
- * INT_MD (0x5E)\r
+ * INT_CMP0/INT_P10 (0x52)\r
+ */\r
+void INT_P10(void) __attribute__ ((interrupt));\r
+//void INT_CMP0(void) __attribute__ ((interrupt));\r
+\r
+/*\r
+ * INT_CMP1/INT_P11 (0x54)\r
+ */\r
+void INT_P11(void) __attribute__ ((interrupt));\r
+//void INT_CMP1(void) __attribute__ ((interrupt));\r
+\r
+/*\r
+ * INT_TRD0 (0x56)\r
+ */\r
+void INT_TRD0(void) __attribute__ ((interrupt));\r
+\r
+/*\r
+ * INT_TRD1 (0x58)\r
+ */\r
+void INT_TRD1(void) __attribute__ ((interrupt));\r
+\r
+/*\r
+ * INT_TRG (0x5A)\r
+ */\r
+void INT_TRG(void) __attribute__ ((interrupt));\r
+\r
+/*\r
+ * INT_SRE3/INT_TM13H (0x5C)\r
+ */\r
+void INT_TM13H(void) __attribute__ ((interrupt));\r
+//void INT_SRE3(void) __attribute__ ((interrupt));\r
+\r
+/*\r
+ * INT_IICA1 (0x60)\r
  */\r
-void INT_MD(void) __attribute__ ((interrupt));\r
+void INT_IICA1(void) __attribute__ ((interrupt));\r
 \r
 /*\r
  * INT_FL (0x62)\r