initial commit
[armstart-ibdap] / inc / core_cm0.h
1 /**************************************************************************//**\r
2  * @file     core_cm0.h\r
3  * @brief    CMSIS Cortex-M0 Core Peripheral Access Layer Header File\r
4  * @version  V3.20\r
5  * @date     25. February 2013\r
6  *\r
7  * @note\r
8  *\r
9  ******************************************************************************/\r
10 /* Copyright (c) 2009 - 2013 ARM LIMITED\r
11 \r
12    All rights reserved.\r
13    Redistribution and use in source and binary forms, with or without\r
14    modification, are permitted provided that the following conditions are met:\r
15    - Redistributions of source code must retain the above copyright\r
16      notice, this list of conditions and the following disclaimer.\r
17    - Redistributions in binary form must reproduce the above copyright\r
18      notice, this list of conditions and the following disclaimer in the\r
19      documentation and/or other materials provided with the distribution.\r
20    - Neither the name of ARM nor the names of its contributors may be used\r
21      to endorse or promote products derived from this software without\r
22      specific prior written permission.\r
23    *\r
24    THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"\r
25    AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE\r
26    IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE\r
27    ARE DISCLAIMED. IN NO EVENT SHALL COPYRIGHT HOLDERS AND CONTRIBUTORS BE\r
28    LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR\r
29    CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF\r
30    SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS\r
31    INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN\r
32    CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)\r
33    ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE\r
34    POSSIBILITY OF SUCH DAMAGE.\r
35    ---------------------------------------------------------------------------*/\r
36 \r
37 \r
38 #if defined ( __ICCARM__ )\r
39  #pragma system_include  /* treat file as system include file for MISRA check */\r
40 #endif\r
41 \r
42 #ifdef __cplusplus\r
43  extern "C" {\r
44 #endif\r
45 \r
46 #ifndef __CORE_CM0_H_GENERIC\r
47 #define __CORE_CM0_H_GENERIC\r
48 \r
49 /** \page CMSIS_MISRA_Exceptions  MISRA-C:2004 Compliance Exceptions\r
50   CMSIS violates the following MISRA-C:2004 rules:\r
51 \r
52    \li Required Rule 8.5, object/function definition in header file.<br>\r
53      Function definitions in header files are used to allow 'inlining'.\r
54 \r
55    \li Required Rule 18.4, declaration of union type or object of union type: '{...}'.<br>\r
56      Unions are used for effective representation of core registers.\r
57 \r
58    \li Advisory Rule 19.7, Function-like macro defined.<br>\r
59      Function-like macros are used to allow more efficient code.\r
60  */\r
61 \r
62 \r
63 /*******************************************************************************\r
64  *                 CMSIS definitions\r
65  ******************************************************************************/\r
66 /** \ingroup Cortex_M0\r
67   @{\r
68  */\r
69 \r
70 /*  CMSIS CM0 definitions */\r
71 #define __CM0_CMSIS_VERSION_MAIN  (0x03)                                   /*!< [31:16] CMSIS HAL main version   */\r
72 #define __CM0_CMSIS_VERSION_SUB   (0x20)                                   /*!< [15:0]  CMSIS HAL sub version    */\r
73 #define __CM0_CMSIS_VERSION       ((__CM0_CMSIS_VERSION_MAIN << 16) | \\r
74                                     __CM0_CMSIS_VERSION_SUB          )     /*!< CMSIS HAL version number         */\r
75 \r
76 #define __CORTEX_M                (0x00)                                   /*!< Cortex-M Core                    */\r
77 \r
78 \r
79 #if   defined ( __CC_ARM )\r
80   #define __ASM            __asm                                      /*!< asm keyword for ARM Compiler          */\r
81   #define __INLINE         __inline                                   /*!< inline keyword for ARM Compiler       */\r
82   #define __STATIC_INLINE  static __inline\r
83 \r
84 #elif defined ( __ICCARM__ )\r
85   #define __ASM            __asm                                      /*!< asm keyword for IAR Compiler          */\r
86   #define __INLINE         inline                                     /*!< inline keyword for IAR Compiler. Only available in High optimization mode! */\r
87   #define __STATIC_INLINE  static inline\r
88 \r
89 #elif defined ( __GNUC__ )\r
90   #define __ASM            __asm                                      /*!< asm keyword for GNU Compiler          */\r
91   #define __INLINE         inline                                     /*!< inline keyword for GNU Compiler       */\r
92   #define __STATIC_INLINE  static inline\r
93 \r
94 #elif defined ( __TASKING__ )\r
95   #define __ASM            __asm                                      /*!< asm keyword for TASKING Compiler      */\r
96   #define __INLINE         inline                                     /*!< inline keyword for TASKING Compiler   */\r
97   #define __STATIC_INLINE  static inline\r
98 \r
99 #endif\r
100 \r
101 /** __FPU_USED indicates whether an FPU is used or not. This core does not support an FPU at all\r
102 */\r
103 #define __FPU_USED       0\r
104 \r
105 #if defined ( __CC_ARM )\r
106   #if defined __TARGET_FPU_VFP\r
107     #warning "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"\r
108   #endif\r
109 \r
110 #elif defined ( __ICCARM__ )\r
111   #if defined __ARMVFP__\r
112     #warning "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"\r
113   #endif\r
114 \r
115 #elif defined ( __GNUC__ )\r
116   #if defined (__VFP_FP__) && !defined(__SOFTFP__)\r
117     #warning "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"\r
118   #endif\r
119 \r
120 #elif defined ( __TASKING__ )\r
121   #if defined __FPU_VFP__\r
122     #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"\r
123   #endif\r
124 #endif\r
125 \r
126 #include <stdint.h>                      /* standard types definitions                      */\r
127 #include <core_cmInstr.h>                /* Core Instruction Access                         */\r
128 #include <core_cmFunc.h>                 /* Core Function Access                            */\r
129 \r
130 #endif /* __CORE_CM0_H_GENERIC */\r
131 \r
132 #ifndef __CMSIS_GENERIC\r
133 \r
134 #ifndef __CORE_CM0_H_DEPENDANT\r
135 #define __CORE_CM0_H_DEPENDANT\r
136 \r
137 /* check device defines and use defaults */\r
138 #if defined __CHECK_DEVICE_DEFINES\r
139   #ifndef __CM0_REV\r
140     #define __CM0_REV               0x0000\r
141     #warning "__CM0_REV not defined in device header file; using default!"\r
142   #endif\r
143 \r
144   #ifndef __NVIC_PRIO_BITS\r
145     #define __NVIC_PRIO_BITS          2\r
146     #warning "__NVIC_PRIO_BITS not defined in device header file; using default!"\r
147   #endif\r
148 \r
149   #ifndef __Vendor_SysTickConfig\r
150     #define __Vendor_SysTickConfig    0\r
151     #warning "__Vendor_SysTickConfig not defined in device header file; using default!"\r
152   #endif\r
153 #endif\r
154 \r
155 /* IO definitions (access restrictions to peripheral registers) */\r
156 /**\r
157     \defgroup CMSIS_glob_defs CMSIS Global Defines\r
158 \r
159     <strong>IO Type Qualifiers</strong> are used\r
160     \li to specify the access to peripheral variables.\r
161     \li for automatic generation of peripheral register debug information.\r
162 */\r
163 #ifdef __cplusplus\r
164   #define   __I     volatile             /*!< Defines 'read only' permissions                 */\r
165 #else\r
166   #define   __I     volatile const       /*!< Defines 'read only' permissions                 */\r
167 #endif\r
168 #define     __O     volatile             /*!< Defines 'write only' permissions                */\r
169 #define     __IO    volatile             /*!< Defines 'read / write' permissions              */\r
170 \r
171 /*@} end of group Cortex_M0 */\r
172 \r
173 \r
174 \r
175 /*******************************************************************************\r
176  *                 Register Abstraction\r
177   Core Register contain:\r
178   - Core Register\r
179   - Core NVIC Register\r
180   - Core SCB Register\r
181   - Core SysTick Register\r
182  ******************************************************************************/\r
183 /** \defgroup CMSIS_core_register Defines and Type Definitions\r
184     \brief Type definitions and defines for Cortex-M processor based devices.\r
185 */\r
186 \r
187 /** \ingroup    CMSIS_core_register\r
188     \defgroup   CMSIS_CORE  Status and Control Registers\r
189     \brief  Core Register type definitions.\r
190   @{\r
191  */\r
192 \r
193 /** \brief  Union type to access the Application Program Status Register (APSR).\r
194  */\r
195 typedef union\r
196 {\r
197   struct\r
198   {\r
199 #if (__CORTEX_M != 0x04)\r
200     uint32_t _reserved0:27;              /*!< bit:  0..26  Reserved                           */\r
201 #else\r
202     uint32_t _reserved0:16;              /*!< bit:  0..15  Reserved                           */\r
203     uint32_t GE:4;                       /*!< bit: 16..19  Greater than or Equal flags        */\r
204     uint32_t _reserved1:7;               /*!< bit: 20..26  Reserved                           */\r
205 #endif\r
206     uint32_t Q:1;                        /*!< bit:     27  Saturation condition flag          */\r
207     uint32_t V:1;                        /*!< bit:     28  Overflow condition code flag       */\r
208     uint32_t C:1;                        /*!< bit:     29  Carry condition code flag          */\r
209     uint32_t Z:1;                        /*!< bit:     30  Zero condition code flag           */\r
210     uint32_t N:1;                        /*!< bit:     31  Negative condition code flag       */\r
211   } b;                                   /*!< Structure used for bit  access                  */\r
212   uint32_t w;                            /*!< Type      used for word access                  */\r
213 } APSR_Type;\r
214 \r
215 \r
216 /** \brief  Union type to access the Interrupt Program Status Register (IPSR).\r
217  */\r
218 typedef union\r
219 {\r
220   struct\r
221   {\r
222     uint32_t ISR:9;                      /*!< bit:  0.. 8  Exception number                   */\r
223     uint32_t _reserved0:23;              /*!< bit:  9..31  Reserved                           */\r
224   } b;                                   /*!< Structure used for bit  access                  */\r
225   uint32_t w;                            /*!< Type      used for word access                  */\r
226 } IPSR_Type;\r
227 \r
228 \r
229 /** \brief  Union type to access the Special-Purpose Program Status Registers (xPSR).\r
230  */\r
231 typedef union\r
232 {\r
233   struct\r
234   {\r
235     uint32_t ISR:9;                      /*!< bit:  0.. 8  Exception number                   */\r
236 #if (__CORTEX_M != 0x04)\r
237     uint32_t _reserved0:15;              /*!< bit:  9..23  Reserved                           */\r
238 #else\r
239     uint32_t _reserved0:7;               /*!< bit:  9..15  Reserved                           */\r
240     uint32_t GE:4;                       /*!< bit: 16..19  Greater than or Equal flags        */\r
241     uint32_t _reserved1:4;               /*!< bit: 20..23  Reserved                           */\r
242 #endif\r
243     uint32_t T:1;                        /*!< bit:     24  Thumb bit        (read 0)          */\r
244     uint32_t IT:2;                       /*!< bit: 25..26  saved IT state   (read 0)          */\r
245     uint32_t Q:1;                        /*!< bit:     27  Saturation condition flag          */\r
246     uint32_t V:1;                        /*!< bit:     28  Overflow condition code flag       */\r
247     uint32_t C:1;                        /*!< bit:     29  Carry condition code flag          */\r
248     uint32_t Z:1;                        /*!< bit:     30  Zero condition code flag           */\r
249     uint32_t N:1;                        /*!< bit:     31  Negative condition code flag       */\r
250   } b;                                   /*!< Structure used for bit  access                  */\r
251   uint32_t w;                            /*!< Type      used for word access                  */\r
252 } xPSR_Type;\r
253 \r
254 \r
255 /** \brief  Union type to access the Control Registers (CONTROL).\r
256  */\r
257 typedef union\r
258 {\r
259   struct\r
260   {\r
261     uint32_t nPRIV:1;                    /*!< bit:      0  Execution privilege in Thread mode */\r
262     uint32_t SPSEL:1;                    /*!< bit:      1  Stack to be used                   */\r
263     uint32_t FPCA:1;                     /*!< bit:      2  FP extension active flag           */\r
264     uint32_t _reserved0:29;              /*!< bit:  3..31  Reserved                           */\r
265   } b;                                   /*!< Structure used for bit  access                  */\r
266   uint32_t w;                            /*!< Type      used for word access                  */\r
267 } CONTROL_Type;\r
268 \r
269 /*@} end of group CMSIS_CORE */\r
270 \r
271 \r
272 /** \ingroup    CMSIS_core_register\r
273     \defgroup   CMSIS_NVIC  Nested Vectored Interrupt Controller (NVIC)\r
274     \brief      Type definitions for the NVIC Registers\r
275   @{\r
276  */\r
277 \r
278 /** \brief  Structure type to access the Nested Vectored Interrupt Controller (NVIC).\r
279  */\r
280 typedef struct\r
281 {\r
282   __IO uint32_t ISER[1];                 /*!< Offset: 0x000 (R/W)  Interrupt Set Enable Register           */\r
283        uint32_t RESERVED0[31];\r
284   __IO uint32_t ICER[1];                 /*!< Offset: 0x080 (R/W)  Interrupt Clear Enable Register          */\r
285        uint32_t RSERVED1[31];\r
286   __IO uint32_t ISPR[1];                 /*!< Offset: 0x100 (R/W)  Interrupt Set Pending Register           */\r
287        uint32_t RESERVED2[31];\r
288   __IO uint32_t ICPR[1];                 /*!< Offset: 0x180 (R/W)  Interrupt Clear Pending Register         */\r
289        uint32_t RESERVED3[31];\r
290        uint32_t RESERVED4[64];\r
291   __IO uint32_t IP[8];                   /*!< Offset: 0x300 (R/W)  Interrupt Priority Register              */\r
292 }  NVIC_Type;\r
293 \r
294 /*@} end of group CMSIS_NVIC */\r
295 \r
296 \r
297 /** \ingroup  CMSIS_core_register\r
298     \defgroup CMSIS_SCB     System Control Block (SCB)\r
299     \brief      Type definitions for the System Control Block Registers\r
300   @{\r
301  */\r
302 \r
303 /** \brief  Structure type to access the System Control Block (SCB).\r
304  */\r
305 typedef struct\r
306 {\r
307   __I  uint32_t CPUID;                   /*!< Offset: 0x000 (R/ )  CPUID Base Register                                   */\r
308   __IO uint32_t ICSR;                    /*!< Offset: 0x004 (R/W)  Interrupt Control and State Register                  */\r
309        uint32_t RESERVED0;\r
310   __IO uint32_t AIRCR;                   /*!< Offset: 0x00C (R/W)  Application Interrupt and Reset Control Register      */\r
311   __IO uint32_t SCR;                     /*!< Offset: 0x010 (R/W)  System Control Register                               */\r
312   __IO uint32_t CCR;                     /*!< Offset: 0x014 (R/W)  Configuration Control Register                        */\r
313        uint32_t RESERVED1;\r
314   __IO uint32_t SHP[2];                  /*!< Offset: 0x01C (R/W)  System Handlers Priority Registers. [0] is RESERVED   */\r
315   __IO uint32_t SHCSR;                   /*!< Offset: 0x024 (R/W)  System Handler Control and State Register             */\r
316 } SCB_Type;\r
317 \r
318 /* SCB CPUID Register Definitions */\r
319 #define SCB_CPUID_IMPLEMENTER_Pos          24                                             /*!< SCB CPUID: IMPLEMENTER Position */\r
320 #define SCB_CPUID_IMPLEMENTER_Msk          (0xFFUL << SCB_CPUID_IMPLEMENTER_Pos)          /*!< SCB CPUID: IMPLEMENTER Mask */\r
321 \r
322 #define SCB_CPUID_VARIANT_Pos              20                                             /*!< SCB CPUID: VARIANT Position */\r
323 #define SCB_CPUID_VARIANT_Msk              (0xFUL << SCB_CPUID_VARIANT_Pos)               /*!< SCB CPUID: VARIANT Mask */\r
324 \r
325 #define SCB_CPUID_ARCHITECTURE_Pos         16                                             /*!< SCB CPUID: ARCHITECTURE Position */\r
326 #define SCB_CPUID_ARCHITECTURE_Msk         (0xFUL << SCB_CPUID_ARCHITECTURE_Pos)          /*!< SCB CPUID: ARCHITECTURE Mask */\r
327 \r
328 #define SCB_CPUID_PARTNO_Pos                4                                             /*!< SCB CPUID: PARTNO Position */\r
329 #define SCB_CPUID_PARTNO_Msk               (0xFFFUL << SCB_CPUID_PARTNO_Pos)              /*!< SCB CPUID: PARTNO Mask */\r
330 \r
331 #define SCB_CPUID_REVISION_Pos              0                                             /*!< SCB CPUID: REVISION Position */\r
332 #define SCB_CPUID_REVISION_Msk             (0xFUL << SCB_CPUID_REVISION_Pos)              /*!< SCB CPUID: REVISION Mask */\r
333 \r
334 /* SCB Interrupt Control State Register Definitions */\r
335 #define SCB_ICSR_NMIPENDSET_Pos            31                                             /*!< SCB ICSR: NMIPENDSET Position */\r
336 #define SCB_ICSR_NMIPENDSET_Msk            (1UL << SCB_ICSR_NMIPENDSET_Pos)               /*!< SCB ICSR: NMIPENDSET Mask */\r
337 \r
338 #define SCB_ICSR_PENDSVSET_Pos             28                                             /*!< SCB ICSR: PENDSVSET Position */\r
339 #define SCB_ICSR_PENDSVSET_Msk             (1UL << SCB_ICSR_PENDSVSET_Pos)                /*!< SCB ICSR: PENDSVSET Mask */\r
340 \r
341 #define SCB_ICSR_PENDSVCLR_Pos             27                                             /*!< SCB ICSR: PENDSVCLR Position */\r
342 #define SCB_ICSR_PENDSVCLR_Msk             (1UL << SCB_ICSR_PENDSVCLR_Pos)                /*!< SCB ICSR: PENDSVCLR Mask */\r
343 \r
344 #define SCB_ICSR_PENDSTSET_Pos             26                                             /*!< SCB ICSR: PENDSTSET Position */\r
345 #define SCB_ICSR_PENDSTSET_Msk             (1UL << SCB_ICSR_PENDSTSET_Pos)                /*!< SCB ICSR: PENDSTSET Mask */\r
346 \r
347 #define SCB_ICSR_PENDSTCLR_Pos             25                                             /*!< SCB ICSR: PENDSTCLR Position */\r
348 #define SCB_ICSR_PENDSTCLR_Msk             (1UL << SCB_ICSR_PENDSTCLR_Pos)                /*!< SCB ICSR: PENDSTCLR Mask */\r
349 \r
350 #define SCB_ICSR_ISRPREEMPT_Pos            23                                             /*!< SCB ICSR: ISRPREEMPT Position */\r
351 #define SCB_ICSR_ISRPREEMPT_Msk            (1UL << SCB_ICSR_ISRPREEMPT_Pos)               /*!< SCB ICSR: ISRPREEMPT Mask */\r
352 \r
353 #define SCB_ICSR_ISRPENDING_Pos            22                                             /*!< SCB ICSR: ISRPENDING Position */\r
354 #define SCB_ICSR_ISRPENDING_Msk            (1UL << SCB_ICSR_ISRPENDING_Pos)               /*!< SCB ICSR: ISRPENDING Mask */\r
355 \r
356 #define SCB_ICSR_VECTPENDING_Pos           12                                             /*!< SCB ICSR: VECTPENDING Position */\r
357 #define SCB_ICSR_VECTPENDING_Msk           (0x1FFUL << SCB_ICSR_VECTPENDING_Pos)          /*!< SCB ICSR: VECTPENDING Mask */\r
358 \r
359 #define SCB_ICSR_VECTACTIVE_Pos             0                                             /*!< SCB ICSR: VECTACTIVE Position */\r
360 #define SCB_ICSR_VECTACTIVE_Msk            (0x1FFUL << SCB_ICSR_VECTACTIVE_Pos)           /*!< SCB ICSR: VECTACTIVE Mask */\r
361 \r
362 /* SCB Application Interrupt and Reset Control Register Definitions */\r
363 #define SCB_AIRCR_VECTKEY_Pos              16                                             /*!< SCB AIRCR: VECTKEY Position */\r
364 #define SCB_AIRCR_VECTKEY_Msk              (0xFFFFUL << SCB_AIRCR_VECTKEY_Pos)            /*!< SCB AIRCR: VECTKEY Mask */\r
365 \r
366 #define SCB_AIRCR_VECTKEYSTAT_Pos          16                                             /*!< SCB AIRCR: VECTKEYSTAT Position */\r
367 #define SCB_AIRCR_VECTKEYSTAT_Msk          (0xFFFFUL << SCB_AIRCR_VECTKEYSTAT_Pos)        /*!< SCB AIRCR: VECTKEYSTAT Mask */\r
368 \r
369 #define SCB_AIRCR_ENDIANESS_Pos            15                                             /*!< SCB AIRCR: ENDIANESS Position */\r
370 #define SCB_AIRCR_ENDIANESS_Msk            (1UL << SCB_AIRCR_ENDIANESS_Pos)               /*!< SCB AIRCR: ENDIANESS Mask */\r
371 \r
372 #define SCB_AIRCR_SYSRESETREQ_Pos           2                                             /*!< SCB AIRCR: SYSRESETREQ Position */\r
373 #define SCB_AIRCR_SYSRESETREQ_Msk          (1UL << SCB_AIRCR_SYSRESETREQ_Pos)             /*!< SCB AIRCR: SYSRESETREQ Mask */\r
374 \r
375 #define SCB_AIRCR_VECTCLRACTIVE_Pos         1                                             /*!< SCB AIRCR: VECTCLRACTIVE Position */\r
376 #define SCB_AIRCR_VECTCLRACTIVE_Msk        (1UL << SCB_AIRCR_VECTCLRACTIVE_Pos)           /*!< SCB AIRCR: VECTCLRACTIVE Mask */\r
377 \r
378 /* SCB System Control Register Definitions */\r
379 #define SCB_SCR_SEVONPEND_Pos               4                                             /*!< SCB SCR: SEVONPEND Position */\r
380 #define SCB_SCR_SEVONPEND_Msk              (1UL << SCB_SCR_SEVONPEND_Pos)                 /*!< SCB SCR: SEVONPEND Mask */\r
381 \r
382 #define SCB_SCR_SLEEPDEEP_Pos               2                                             /*!< SCB SCR: SLEEPDEEP Position */\r
383 #define SCB_SCR_SLEEPDEEP_Msk              (1UL << SCB_SCR_SLEEPDEEP_Pos)                 /*!< SCB SCR: SLEEPDEEP Mask */\r
384 \r
385 #define SCB_SCR_SLEEPONEXIT_Pos             1                                             /*!< SCB SCR: SLEEPONEXIT Position */\r
386 #define SCB_SCR_SLEEPONEXIT_Msk            (1UL << SCB_SCR_SLEEPONEXIT_Pos)               /*!< SCB SCR: SLEEPONEXIT Mask */\r
387 \r
388 /* SCB Configuration Control Register Definitions */\r
389 #define SCB_CCR_STKALIGN_Pos                9                                             /*!< SCB CCR: STKALIGN Position */\r
390 #define SCB_CCR_STKALIGN_Msk               (1UL << SCB_CCR_STKALIGN_Pos)                  /*!< SCB CCR: STKALIGN Mask */\r
391 \r
392 #define SCB_CCR_UNALIGN_TRP_Pos             3                                             /*!< SCB CCR: UNALIGN_TRP Position */\r
393 #define SCB_CCR_UNALIGN_TRP_Msk            (1UL << SCB_CCR_UNALIGN_TRP_Pos)               /*!< SCB CCR: UNALIGN_TRP Mask */\r
394 \r
395 /* SCB System Handler Control and State Register Definitions */\r
396 #define SCB_SHCSR_SVCALLPENDED_Pos         15                                             /*!< SCB SHCSR: SVCALLPENDED Position */\r
397 #define SCB_SHCSR_SVCALLPENDED_Msk         (1UL << SCB_SHCSR_SVCALLPENDED_Pos)            /*!< SCB SHCSR: SVCALLPENDED Mask */\r
398 \r
399 /*@} end of group CMSIS_SCB */\r
400 \r
401 \r
402 /** \ingroup  CMSIS_core_register\r
403     \defgroup CMSIS_SysTick     System Tick Timer (SysTick)\r
404     \brief      Type definitions for the System Timer Registers.\r
405   @{\r
406  */\r
407 \r
408 /** \brief  Structure type to access the System Timer (SysTick).\r
409  */\r
410 typedef struct\r
411 {\r
412   __IO uint32_t CTRL;                    /*!< Offset: 0x000 (R/W)  SysTick Control and Status Register */\r
413   __IO uint32_t LOAD;                    /*!< Offset: 0x004 (R/W)  SysTick Reload Value Register       */\r
414   __IO uint32_t VAL;                     /*!< Offset: 0x008 (R/W)  SysTick Current Value Register      */\r
415   __I  uint32_t CALIB;                   /*!< Offset: 0x00C (R/ )  SysTick Calibration Register        */\r
416 } SysTick_Type;\r
417 \r
418 /* SysTick Control / Status Register Definitions */\r
419 #define SysTick_CTRL_COUNTFLAG_Pos         16                                             /*!< SysTick CTRL: COUNTFLAG Position */\r
420 #define SysTick_CTRL_COUNTFLAG_Msk         (1UL << SysTick_CTRL_COUNTFLAG_Pos)            /*!< SysTick CTRL: COUNTFLAG Mask */\r
421 \r
422 #define SysTick_CTRL_CLKSOURCE_Pos          2                                             /*!< SysTick CTRL: CLKSOURCE Position */\r
423 #define SysTick_CTRL_CLKSOURCE_Msk         (1UL << SysTick_CTRL_CLKSOURCE_Pos)            /*!< SysTick CTRL: CLKSOURCE Mask */\r
424 \r
425 #define SysTick_CTRL_TICKINT_Pos            1                                             /*!< SysTick CTRL: TICKINT Position */\r
426 #define SysTick_CTRL_TICKINT_Msk           (1UL << SysTick_CTRL_TICKINT_Pos)              /*!< SysTick CTRL: TICKINT Mask */\r
427 \r
428 #define SysTick_CTRL_ENABLE_Pos             0                                             /*!< SysTick CTRL: ENABLE Position */\r
429 #define SysTick_CTRL_ENABLE_Msk            (1UL << SysTick_CTRL_ENABLE_Pos)               /*!< SysTick CTRL: ENABLE Mask */\r
430 \r
431 /* SysTick Reload Register Definitions */\r
432 #define SysTick_LOAD_RELOAD_Pos             0                                             /*!< SysTick LOAD: RELOAD Position */\r
433 #define SysTick_LOAD_RELOAD_Msk            (0xFFFFFFUL << SysTick_LOAD_RELOAD_Pos)        /*!< SysTick LOAD: RELOAD Mask */\r
434 \r
435 /* SysTick Current Register Definitions */\r
436 #define SysTick_VAL_CURRENT_Pos             0                                             /*!< SysTick VAL: CURRENT Position */\r
437 #define SysTick_VAL_CURRENT_Msk            (0xFFFFFFUL << SysTick_VAL_CURRENT_Pos)        /*!< SysTick VAL: CURRENT Mask */\r
438 \r
439 /* SysTick Calibration Register Definitions */\r
440 #define SysTick_CALIB_NOREF_Pos            31                                             /*!< SysTick CALIB: NOREF Position */\r
441 #define SysTick_CALIB_NOREF_Msk            (1UL << SysTick_CALIB_NOREF_Pos)               /*!< SysTick CALIB: NOREF Mask */\r
442 \r
443 #define SysTick_CALIB_SKEW_Pos             30                                             /*!< SysTick CALIB: SKEW Position */\r
444 #define SysTick_CALIB_SKEW_Msk             (1UL << SysTick_CALIB_SKEW_Pos)                /*!< SysTick CALIB: SKEW Mask */\r
445 \r
446 #define SysTick_CALIB_TENMS_Pos             0                                             /*!< SysTick CALIB: TENMS Position */\r
447 #define SysTick_CALIB_TENMS_Msk            (0xFFFFFFUL << SysTick_VAL_CURRENT_Pos)        /*!< SysTick CALIB: TENMS Mask */\r
448 \r
449 /*@} end of group CMSIS_SysTick */\r
450 \r
451 \r
452 /** \ingroup  CMSIS_core_register\r
453     \defgroup CMSIS_CoreDebug       Core Debug Registers (CoreDebug)\r
454     \brief      Cortex-M0 Core Debug Registers (DCB registers, SHCSR, and DFSR)\r
455                 are only accessible over DAP and not via processor. Therefore\r
456                 they are not covered by the Cortex-M0 header file.\r
457   @{\r
458  */\r
459 /*@} end of group CMSIS_CoreDebug */\r
460 \r
461 \r
462 /** \ingroup    CMSIS_core_register\r
463     \defgroup   CMSIS_core_base     Core Definitions\r
464     \brief      Definitions for base addresses, unions, and structures.\r
465   @{\r
466  */\r
467 \r
468 /* Memory mapping of Cortex-M0 Hardware */\r
469 #define SCS_BASE            (0xE000E000UL)                            /*!< System Control Space Base Address */\r
470 #define SysTick_BASE        (SCS_BASE +  0x0010UL)                    /*!< SysTick Base Address              */\r
471 #define NVIC_BASE           (SCS_BASE +  0x0100UL)                    /*!< NVIC Base Address                 */\r
472 #define SCB_BASE            (SCS_BASE +  0x0D00UL)                    /*!< System Control Block Base Address */\r
473 \r
474 #define SCB                 ((SCB_Type       *)     SCB_BASE      )   /*!< SCB configuration struct           */\r
475 #define SysTick             ((SysTick_Type   *)     SysTick_BASE  )   /*!< SysTick configuration struct       */\r
476 #define NVIC                ((NVIC_Type      *)     NVIC_BASE     )   /*!< NVIC configuration struct          */\r
477 \r
478 \r
479 /*@} */\r
480 \r
481 \r
482 \r
483 /*******************************************************************************\r
484  *                Hardware Abstraction Layer\r
485   Core Function Interface contains:\r
486   - Core NVIC Functions\r
487   - Core SysTick Functions\r
488   - Core Register Access Functions\r
489  ******************************************************************************/\r
490 /** \defgroup CMSIS_Core_FunctionInterface Functions and Instructions Reference\r
491 */\r
492 \r
493 \r
494 \r
495 /* ##########################   NVIC functions  #################################### */\r
496 /** \ingroup  CMSIS_Core_FunctionInterface\r
497     \defgroup CMSIS_Core_NVICFunctions NVIC Functions\r
498     \brief      Functions that manage interrupts and exceptions via the NVIC.\r
499     @{\r
500  */\r
501 \r
502 /* Interrupt Priorities are WORD accessible only under ARMv6M                   */\r
503 /* The following MACROS handle generation of the register offset and byte masks */\r
504 #define _BIT_SHIFT(IRQn)         (  (((uint32_t)(IRQn)       )    &  0x03) * 8 )\r
505 #define _SHP_IDX(IRQn)           ( ((((uint32_t)(IRQn) & 0x0F)-8) >>    2)     )\r
506 #define _IP_IDX(IRQn)            (   ((uint32_t)(IRQn)            >>    2)     )\r
507 \r
508 \r
509 /** \brief  Enable External Interrupt\r
510 \r
511     The function enables a device-specific interrupt in the NVIC interrupt controller.\r
512 \r
513     \param [in]      IRQn  External interrupt number. Value cannot be negative.\r
514  */\r
515 __STATIC_INLINE void NVIC_EnableIRQ(IRQn_Type IRQn)\r
516 {\r
517   NVIC->ISER[0] = (1 << ((uint32_t)(IRQn) & 0x1F));\r
518 }\r
519 \r
520 \r
521 /** \brief  Disable External Interrupt\r
522 \r
523     The function disables a device-specific interrupt in the NVIC interrupt controller.\r
524 \r
525     \param [in]      IRQn  External interrupt number. Value cannot be negative.\r
526  */\r
527 __STATIC_INLINE void NVIC_DisableIRQ(IRQn_Type IRQn)\r
528 {\r
529   NVIC->ICER[0] = (1 << ((uint32_t)(IRQn) & 0x1F));\r
530 }\r
531 \r
532 \r
533 /** \brief  Get Pending Interrupt\r
534 \r
535     The function reads the pending register in the NVIC and returns the pending bit\r
536     for the specified interrupt.\r
537 \r
538     \param [in]      IRQn  Interrupt number.\r
539 \r
540     \return             0  Interrupt status is not pending.\r
541     \return             1  Interrupt status is pending.\r
542  */\r
543 __STATIC_INLINE uint32_t NVIC_GetPendingIRQ(IRQn_Type IRQn)\r
544 {\r
545   return((uint32_t) ((NVIC->ISPR[0] & (1 << ((uint32_t)(IRQn) & 0x1F)))?1:0));\r
546 }\r
547 \r
548 \r
549 /** \brief  Set Pending Interrupt\r
550 \r
551     The function sets the pending bit of an external interrupt.\r
552 \r
553     \param [in]      IRQn  Interrupt number. Value cannot be negative.\r
554  */\r
555 __STATIC_INLINE void NVIC_SetPendingIRQ(IRQn_Type IRQn)\r
556 {\r
557   NVIC->ISPR[0] = (1 << ((uint32_t)(IRQn) & 0x1F));\r
558 }\r
559 \r
560 \r
561 /** \brief  Clear Pending Interrupt\r
562 \r
563     The function clears the pending bit of an external interrupt.\r
564 \r
565     \param [in]      IRQn  External interrupt number. Value cannot be negative.\r
566  */\r
567 __STATIC_INLINE void NVIC_ClearPendingIRQ(IRQn_Type IRQn)\r
568 {\r
569   NVIC->ICPR[0] = (1 << ((uint32_t)(IRQn) & 0x1F)); /* Clear pending interrupt */\r
570 }\r
571 \r
572 \r
573 /** \brief  Set Interrupt Priority\r
574 \r
575     The function sets the priority of an interrupt.\r
576 \r
577     \note The priority cannot be set for every core interrupt.\r
578 \r
579     \param [in]      IRQn  Interrupt number.\r
580     \param [in]  priority  Priority to set.\r
581  */\r
582 __STATIC_INLINE void NVIC_SetPriority(IRQn_Type IRQn, uint32_t priority)\r
583 {\r
584   if(IRQn < 0) {\r
585     SCB->SHP[_SHP_IDX(IRQn)] = (SCB->SHP[_SHP_IDX(IRQn)] & ~(0xFF << _BIT_SHIFT(IRQn))) |\r
586         (((priority << (8 - __NVIC_PRIO_BITS)) & 0xFF) << _BIT_SHIFT(IRQn)); }\r
587   else {\r
588     NVIC->IP[_IP_IDX(IRQn)] = (NVIC->IP[_IP_IDX(IRQn)] & ~(0xFF << _BIT_SHIFT(IRQn))) |\r
589         (((priority << (8 - __NVIC_PRIO_BITS)) & 0xFF) << _BIT_SHIFT(IRQn)); }\r
590 }\r
591 \r
592 \r
593 /** \brief  Get Interrupt Priority\r
594 \r
595     The function reads the priority of an interrupt. The interrupt\r
596     number can be positive to specify an external (device specific)\r
597     interrupt, or negative to specify an internal (core) interrupt.\r
598 \r
599 \r
600     \param [in]   IRQn  Interrupt number.\r
601     \return             Interrupt Priority. Value is aligned automatically to the implemented\r
602                         priority bits of the microcontroller.\r
603  */\r
604 __STATIC_INLINE uint32_t NVIC_GetPriority(IRQn_Type IRQn)\r
605 {\r
606 \r
607   if(IRQn < 0) {\r
608     return((uint32_t)(((SCB->SHP[_SHP_IDX(IRQn)] >> _BIT_SHIFT(IRQn) ) & 0xFF) >> (8 - __NVIC_PRIO_BITS)));  } /* get priority for Cortex-M0 system interrupts */\r
609   else {\r
610     return((uint32_t)(((NVIC->IP[ _IP_IDX(IRQn)] >> _BIT_SHIFT(IRQn) ) & 0xFF) >> (8 - __NVIC_PRIO_BITS)));  } /* get priority for device specific interrupts  */\r
611 }\r
612 \r
613 \r
614 /** \brief  System Reset\r
615 \r
616     The function initiates a system reset request to reset the MCU.\r
617  */\r
618 __STATIC_INLINE void NVIC_SystemReset(void)\r
619 {\r
620   __DSB();                                                     /* Ensure all outstanding memory accesses included\r
621                                                                   buffered write are completed before reset */\r
622   SCB->AIRCR  = ((0x5FA << SCB_AIRCR_VECTKEY_Pos)      |\r
623                  SCB_AIRCR_SYSRESETREQ_Msk);\r
624   __DSB();                                                     /* Ensure completion of memory access */\r
625   while(1);                                                    /* wait until reset */\r
626 }\r
627 \r
628 /*@} end of CMSIS_Core_NVICFunctions */\r
629 \r
630 \r
631 \r
632 /* ##################################    SysTick function  ############################################ */\r
633 /** \ingroup  CMSIS_Core_FunctionInterface\r
634     \defgroup CMSIS_Core_SysTickFunctions SysTick Functions\r
635     \brief      Functions that configure the System.\r
636   @{\r
637  */\r
638 \r
639 #if (__Vendor_SysTickConfig == 0)\r
640 \r
641 /** \brief  System Tick Configuration\r
642 \r
643     The function initializes the System Timer and its interrupt, and starts the System Tick Timer.\r
644     Counter is in free running mode to generate periodic interrupts.\r
645 \r
646     \param [in]  ticks  Number of ticks between two interrupts.\r
647 \r
648     \return          0  Function succeeded.\r
649     \return          1  Function failed.\r
650 \r
651     \note     When the variable <b>__Vendor_SysTickConfig</b> is set to 1, then the\r
652     function <b>SysTick_Config</b> is not included. In this case, the file <b><i>device</i>.h</b>\r
653     must contain a vendor-specific implementation of this function.\r
654 \r
655  */\r
656 __STATIC_INLINE uint32_t SysTick_Config(uint32_t ticks)\r
657 {\r
658   if ((ticks - 1) > SysTick_LOAD_RELOAD_Msk)  return (1);      /* Reload value impossible */\r
659 \r
660   SysTick->LOAD  = ticks - 1;                                  /* set reload register */\r
661   NVIC_SetPriority (SysTick_IRQn, (1<<__NVIC_PRIO_BITS) - 1);  /* set Priority for Systick Interrupt */\r
662   SysTick->VAL   = 0;                                          /* Load the SysTick Counter Value */\r
663   SysTick->CTRL  = SysTick_CTRL_CLKSOURCE_Msk |\r
664                    SysTick_CTRL_TICKINT_Msk   |\r
665                    SysTick_CTRL_ENABLE_Msk;                    /* Enable SysTick IRQ and SysTick Timer */\r
666   return (0);                                                  /* Function successful */\r
667 }\r
668 \r
669 #endif\r
670 \r
671 /*@} end of CMSIS_Core_SysTickFunctions */\r
672 \r
673 \r
674 \r
675 \r
676 #endif /* __CORE_CM0_H_DEPENDANT */\r
677 \r
678 #endif /* __CMSIS_GENERIC */\r
679 \r
680 #ifdef __cplusplus\r
681 }\r
682 #endif\r