]> git.sur5r.net Git - freertos/blobdiff - FreeRTOS/Source/portable/IAR/78K0R/port.c
Update to MIT licensed FreeRTOS V10.0.0 - see https://www.freertos.org/History.txt
[freertos] / FreeRTOS / Source / portable / IAR / 78K0R / port.c
index 80caf8f7b01d7c32127c52054ee94816480d4382..dc6d02a70e926fdf7ef706e172612ddf4206f197 100644 (file)
@@ -1,67 +1,30 @@
 /*\r
-    FreeRTOS V7.6.0 - Copyright (C) 2013 Real Time Engineers Ltd. \r
-    All rights reserved\r
-\r
-    VISIT http://www.FreeRTOS.org TO ENSURE YOU ARE USING THE LATEST VERSION.\r
-\r
-    ***************************************************************************\r
-     *                                                                       *\r
-     *    FreeRTOS provides completely free yet professionally developed,    *\r
-     *    robust, strictly quality controlled, supported, and cross          *\r
-     *    platform software that has become a de facto standard.             *\r
-     *                                                                       *\r
-     *    Help yourself get started quickly and support the FreeRTOS         *\r
-     *    project by purchasing a FreeRTOS tutorial book, reference          *\r
-     *    manual, or both from: http://www.FreeRTOS.org/Documentation        *\r
-     *                                                                       *\r
-     *    Thank you!                                                         *\r
-     *                                                                       *\r
-    ***************************************************************************\r
-\r
-    This file is part of the FreeRTOS distribution.\r
-\r
-    FreeRTOS is free software; you can redistribute it and/or modify it under\r
-    the terms of the GNU General Public License (version 2) as published by the\r
-    Free Software Foundation >>!AND MODIFIED BY!<< the FreeRTOS exception.\r
-\r
-    >>! NOTE: The modification to the GPL is included to allow you to distribute\r
-    >>! a combined work that includes FreeRTOS without being obliged to provide\r
-    >>! the source code for proprietary components outside of the FreeRTOS\r
-    >>! kernel.\r
-\r
-    FreeRTOS is distributed in the hope that it will be useful, but WITHOUT ANY\r
-    WARRANTY; without even the implied warranty of MERCHANTABILITY or FITNESS\r
-    FOR A PARTICULAR PURPOSE.  Full license text is available from the following\r
-    link: http://www.freertos.org/a00114.html\r
-\r
-    1 tab == 4 spaces!\r
-\r
-    ***************************************************************************\r
-     *                                                                       *\r
-     *    Having a problem?  Start by reading the FAQ "My application does   *\r
-     *    not run, what could be wrong?"                                     *\r
-     *                                                                       *\r
-     *    http://www.FreeRTOS.org/FAQHelp.html                               *\r
-     *                                                                       *\r
-    ***************************************************************************\r
-\r
-    http://www.FreeRTOS.org - Documentation, books, training, latest versions,\r
-    license and Real Time Engineers Ltd. contact details.\r
-\r
-    http://www.FreeRTOS.org/plus - A selection of FreeRTOS ecosystem products,\r
-    including FreeRTOS+Trace - an indispensable productivity tool, a DOS\r
-    compatible FAT file system, and our tiny thread aware UDP/IP stack.\r
-\r
-    http://www.OpenRTOS.com - Real Time Engineers ltd license FreeRTOS to High\r
-    Integrity Systems to sell under the OpenRTOS brand.  Low cost OpenRTOS\r
-    licenses offer ticketed support, indemnification and middleware.\r
-\r
-    http://www.SafeRTOS.com - High Integrity Systems also provide a safety\r
-    engineered and independently SIL3 certified version for use in safety and\r
-    mission critical applications that require provable dependability.\r
-\r
-    1 tab == 4 spaces!\r
-*/\r
+ * FreeRTOS Kernel V10.0.0\r
+ * Copyright (C) 2017 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
+ *\r
+ * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
+ * this software and associated documentation files (the "Software"), to deal in\r
+ * the Software without restriction, including without limitation the rights to\r
+ * use, copy, modify, merge, publish, distribute, sublicense, and/or sell copies of\r
+ * the Software, and to permit persons to whom the Software is furnished to do so,\r
+ * subject to the following conditions:\r
+ *\r
+ * The above copyright notice and this permission notice shall be included in all\r
+ * copies or substantial portions of the Software. If you wish to use our Amazon\r
+ * FreeRTOS name, please do so in a fair use way that does not cause confusion.\r
+ *\r
+ * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR\r
+ * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, FITNESS\r
+ * FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR\r
+ * COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER\r
+ * IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN\r
+ * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.\r
+ *\r
+ * http://www.FreeRTOS.org\r
+ * http://aws.amazon.com/freertos\r
+ *\r
+ * 1 tab == 4 spaces!\r
+ */\r
 \r
 /* Standard includes. */\r
 #include <stdlib.h>\r
@@ -72,7 +35,7 @@
 \r
 /* The critical nesting value is initialised to a non zero value to ensure\r
 interrupts don't accidentally become enabled before the scheduler is started. */\r
-#define portINITIAL_CRITICAL_NESTING  (( unsigned short ) 10)\r
+#define portINITIAL_CRITICAL_NESTING  (( uint16_t ) 10)\r
 \r
 /* Initial PSW value allocated to a newly created task.\r
  *   1100011000000000\r
@@ -89,8 +52,8 @@ interrupts don't accidentally become enabled before the scheduler is started. */
 \r
 /* We require the address of the pxCurrentTCB variable, but don't want to know\r
 any details of its type. */\r
-typedef void tskTCB;\r
-extern volatile tskTCB * volatile pxCurrentTCB;\r
+typedef void TCB_t;\r
+extern volatile TCB_t * volatile pxCurrentTCB;\r
 \r
 /* Most ports implement critical sections by placing the interrupt flags on\r
 the stack before disabling interrupts.  Exiting the critical section is then\r
@@ -104,7 +67,7 @@ with interrupts only being re-enabled if the count is zero.
 usCriticalNesting will get set to zero when the scheduler starts, but must\r
 not be initialised to zero as this will cause problems during the startup\r
 sequence. */\r
-volatile unsigned short usCriticalNesting = portINITIAL_CRITICAL_NESTING;\r
+volatile uint16_t usCriticalNesting = portINITIAL_CRITICAL_NESTING;\r
 /*-----------------------------------------------------------*/\r
 \r
 /*\r
@@ -119,9 +82,9 @@ static void prvSetupTimerInterrupt( void );
  *\r
  * See the header file portable.h.\r
  */\r
-portSTACK_TYPE *pxPortInitialiseStack( portSTACK_TYPE *pxTopOfStack, pdTASK_CODE pxCode, void *pvParameters )\r
+StackType_t *pxPortInitialiseStack( StackType_t *pxTopOfStack, TaskFunction_t pxCode, void *pvParameters )\r
 {\r
-unsigned long *pulLocal;\r
+uint32_t *pulLocal;\r
 \r
        #if configMEMORY_MODE == 1\r
        {\r
@@ -130,15 +93,15 @@ unsigned long *pulLocal;
                pxTopOfStack--;\r
 \r
                /* Write in the parameter value. */\r
-               pulLocal =  ( unsigned long * ) pxTopOfStack;\r
-               *pulLocal = ( unsigned long ) pvParameters;\r
+               pulLocal =  ( uint32_t * ) pxTopOfStack;\r
+               *pulLocal = ( uint32_t ) pvParameters;\r
                pxTopOfStack--;\r
 \r
                /* These values are just spacers.  The return address of the function\r
                would normally be written here. */\r
-               *pxTopOfStack = ( portSTACK_TYPE ) 0xcdcd;\r
+               *pxTopOfStack = ( StackType_t ) 0xcdcd;\r
                pxTopOfStack--;\r
-               *pxTopOfStack = ( portSTACK_TYPE ) 0xcdcd;\r
+               *pxTopOfStack = ( StackType_t ) 0xcdcd;\r
                pxTopOfStack--;\r
 \r
                /* The start address / PSW value is also written in as a 32bit value,\r
@@ -146,12 +109,12 @@ unsigned long *pulLocal;
                pxTopOfStack--;\r
        \r
                /* Task function start address combined with the PSW. */\r
-               pulLocal = ( unsigned long * ) pxTopOfStack;\r
-               *pulLocal = ( ( ( unsigned long ) pxCode ) | ( portPSW << 24UL ) );\r
+               pulLocal = ( uint32_t * ) pxTopOfStack;\r
+               *pulLocal = ( ( ( uint32_t ) pxCode ) | ( portPSW << 24UL ) );\r
                pxTopOfStack--;\r
 \r
                /* An initial value for the AX register. */\r
-               *pxTopOfStack = ( portSTACK_TYPE ) 0x1111;\r
+               *pxTopOfStack = ( StackType_t ) 0x1111;\r
                pxTopOfStack--;\r
        }\r
        #else\r
@@ -162,33 +125,33 @@ unsigned long *pulLocal;
                pxTopOfStack--;\r
 \r
                /* Task function start address combined with the PSW. */\r
-               pulLocal = ( unsigned long * ) pxTopOfStack;\r
-               *pulLocal = ( ( ( unsigned long ) pxCode ) | ( portPSW << 24UL ) );\r
+               pulLocal = ( uint32_t * ) pxTopOfStack;\r
+               *pulLocal = ( ( ( uint32_t ) pxCode ) | ( portPSW << 24UL ) );\r
                pxTopOfStack--;\r
 \r
                /* The parameter is passed in AX. */\r
-               *pxTopOfStack = ( portSTACK_TYPE ) pvParameters;\r
+               *pxTopOfStack = ( StackType_t ) pvParameters;\r
                pxTopOfStack--;\r
        }\r
        #endif\r
 \r
        /* An initial value for the HL register. */\r
-       *pxTopOfStack = ( portSTACK_TYPE ) 0x2222;\r
+       *pxTopOfStack = ( StackType_t ) 0x2222;\r
        pxTopOfStack--;\r
 \r
        /* CS and ES registers. */\r
-       *pxTopOfStack = ( portSTACK_TYPE ) 0x0F00;\r
+       *pxTopOfStack = ( StackType_t ) 0x0F00;\r
        pxTopOfStack--;\r
 \r
        /* Finally the remaining general purpose registers DE and BC */\r
-       *pxTopOfStack = ( portSTACK_TYPE ) 0xDEDE;\r
+       *pxTopOfStack = ( StackType_t ) 0xDEDE;\r
        pxTopOfStack--;\r
-       *pxTopOfStack = ( portSTACK_TYPE ) 0xBCBC;\r
+       *pxTopOfStack = ( StackType_t ) 0xBCBC;\r
        pxTopOfStack--;\r
 \r
        /* Finally the critical section nesting count is set to zero when the task\r
        first starts. */\r
-       *pxTopOfStack = ( portSTACK_TYPE ) portNO_CRITICAL_SECTION_NESTING;     \r
+       *pxTopOfStack = ( StackType_t ) portNO_CRITICAL_SECTION_NESTING;        \r
 \r
        /* Return a pointer to the top of the stack we have generated so this can\r
        be stored in the task control block for the task. */\r
@@ -196,7 +159,7 @@ unsigned long *pulLocal;
 }\r
 /*-----------------------------------------------------------*/\r
 \r
-portBASE_TYPE xPortStartScheduler( void )\r
+BaseType_t xPortStartScheduler( void )\r
 {\r
        /* Setup the hardware to generate the tick.  Interrupts are disabled when\r
        this function is called. */\r
@@ -242,7 +205,7 @@ static void prvSetupTimerInterrupt( void )
        TMR05 = 0x0000;\r
 \r
        /* Set the compare match value according to the tick rate we want. */\r
-       TDR05 = ( portTickType ) ( configCPU_CLOCK_HZ / configTICK_RATE_HZ );\r
+       TDR05 = ( TickType_t ) ( configCPU_CLOCK_HZ / configTICK_RATE_HZ );\r
 \r
        /* Set Timer Array Unit Channel 5 output mode */\r
        TOM0 &= ~0x0020;\r