]> git.sur5r.net Git - freertos/blobdiff - FreeRTOS/Source/portable/Softune/MB96340/port.c
Update version number ready for next release.
[freertos] / FreeRTOS / Source / portable / Softune / MB96340 / port.c
index cb5cd30e54100ceb2f1d5f2feaef37d2a1859b4f..8ceabc5f15748ca06add4015859087a202006705 100644 (file)
@@ -1,67 +1,29 @@
 /*\r
-    FreeRTOS V7.6.0 - Copyright (C) 2013 Real Time Engineers Ltd. \r
-    All rights reserved\r
-\r
-    VISIT http://www.FreeRTOS.org TO ENSURE YOU ARE USING THE LATEST VERSION.\r
-\r
-    ***************************************************************************\r
-     *                                                                       *\r
-     *    FreeRTOS provides completely free yet professionally developed,    *\r
-     *    robust, strictly quality controlled, supported, and cross          *\r
-     *    platform software that has become a de facto standard.             *\r
-     *                                                                       *\r
-     *    Help yourself get started quickly and support the FreeRTOS         *\r
-     *    project by purchasing a FreeRTOS tutorial book, reference          *\r
-     *    manual, or both from: http://www.FreeRTOS.org/Documentation        *\r
-     *                                                                       *\r
-     *    Thank you!                                                         *\r
-     *                                                                       *\r
-    ***************************************************************************\r
-\r
-    This file is part of the FreeRTOS distribution.\r
-\r
-    FreeRTOS is free software; you can redistribute it and/or modify it under\r
-    the terms of the GNU General Public License (version 2) as published by the\r
-    Free Software Foundation >>!AND MODIFIED BY!<< the FreeRTOS exception.\r
-\r
-    >>! NOTE: The modification to the GPL is included to allow you to distribute\r
-    >>! a combined work that includes FreeRTOS without being obliged to provide\r
-    >>! the source code for proprietary components outside of the FreeRTOS\r
-    >>! kernel.\r
-\r
-    FreeRTOS is distributed in the hope that it will be useful, but WITHOUT ANY\r
-    WARRANTY; without even the implied warranty of MERCHANTABILITY or FITNESS\r
-    FOR A PARTICULAR PURPOSE.  Full license text is available from the following\r
-    link: http://www.freertos.org/a00114.html\r
-\r
-    1 tab == 4 spaces!\r
-\r
-    ***************************************************************************\r
-     *                                                                       *\r
-     *    Having a problem?  Start by reading the FAQ "My application does   *\r
-     *    not run, what could be wrong?"                                     *\r
-     *                                                                       *\r
-     *    http://www.FreeRTOS.org/FAQHelp.html                               *\r
-     *                                                                       *\r
-    ***************************************************************************\r
-\r
-    http://www.FreeRTOS.org - Documentation, books, training, latest versions,\r
-    license and Real Time Engineers Ltd. contact details.\r
-\r
-    http://www.FreeRTOS.org/plus - A selection of FreeRTOS ecosystem products,\r
-    including FreeRTOS+Trace - an indispensable productivity tool, a DOS\r
-    compatible FAT file system, and our tiny thread aware UDP/IP stack.\r
-\r
-    http://www.OpenRTOS.com - Real Time Engineers ltd license FreeRTOS to High\r
-    Integrity Systems to sell under the OpenRTOS brand.  Low cost OpenRTOS\r
-    licenses offer ticketed support, indemnification and middleware.\r
-\r
-    http://www.SafeRTOS.com - High Integrity Systems also provide a safety\r
-    engineered and independently SIL3 certified version for use in safety and\r
-    mission critical applications that require provable dependability.\r
-\r
-    1 tab == 4 spaces!\r
-*/\r
+ * FreeRTOS Kernel V10.2.1\r
+ * Copyright (C) 2019 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
+ *\r
+ * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
+ * this software and associated documentation files (the "Software"), to deal in\r
+ * the Software without restriction, including without limitation the rights to\r
+ * use, copy, modify, merge, publish, distribute, sublicense, and/or sell copies of\r
+ * the Software, and to permit persons to whom the Software is furnished to do so,\r
+ * subject to the following conditions:\r
+ *\r
+ * The above copyright notice and this permission notice shall be included in all\r
+ * copies or substantial portions of the Software.\r
+ *\r
+ * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR\r
+ * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, FITNESS\r
+ * FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR\r
+ * COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER\r
+ * IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN\r
+ * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.\r
+ *\r
+ * http://www.FreeRTOS.org\r
+ * http://aws.amazon.com/freertos\r
+ *\r
+ * 1 tab == 4 spaces!\r
+ */\r
 \r
 #include "FreeRTOS.h"\r
 #include "task.h"\r
 /* \r
  * Get current value of DPR and ADB registers \r
  */\r
-portSTACK_TYPE xGet_DPR_ADB_bank( void ); \r
+StackType_t xGet_DPR_ADB_bank( void ); \r
 \r
 /* \r
  * Get current value of DTB and PCB registers \r
  */\r
-portSTACK_TYPE xGet_DTB_PCB_bank( void );\r
+StackType_t xGet_DTB_PCB_bank( void );\r
 \r
 /*\r
  * Sets up the periodic ISR used for the RTOS tick.  This uses RLT0, but\r
@@ -92,8 +54,8 @@ static void prvSetupRLT0Interrupt( void );
  * We require the address of the pxCurrentTCB variable, but don't want to know\r
  * any details of its type. \r
  */\r
-typedef void tskTCB;\r
-extern volatile tskTCB * volatile pxCurrentTCB;\r
+typedef void TCB_t;\r
+extern volatile TCB_t * volatile pxCurrentTCB;\r
 \r
 /*-----------------------------------------------------------*/\r
 \r
@@ -298,7 +260,7 @@ _xGet_DTB_PCB_bank:
  * \r
  * See the header file portable.h.\r
  */\r
-portSTACK_TYPE *pxPortInitialiseStack( portSTACK_TYPE *pxTopOfStack, pdTASK_CODE pxCode, void *pvParameters )\r
+StackType_t *pxPortInitialiseStack( StackType_t *pxTopOfStack, TaskFunction_t pxCode, void *pvParameters )\r
 {\r
        /* Place a few bytes of known values on the bottom of the stack. \r
        This is just useful for debugging. */\r
@@ -316,12 +278,12 @@ portSTACK_TYPE *pxPortInitialiseStack( portSTACK_TYPE *pxTopOfStack, pdTASK_CODE
        bits. */ \r
        #if( ( configMEMMODEL == portCOMPACT ) || ( configMEMMODEL == portLARGE ) )\r
        {\r
-               *pxTopOfStack = ( portSTACK_TYPE ) ( ( unsigned long ) ( pvParameters ) >> 16 );\r
+               *pxTopOfStack = ( StackType_t ) ( ( uint32_t ) ( pvParameters ) >> 16 );\r
                pxTopOfStack--;         \r
        }\r
        #endif\r
 \r
-    *pxTopOfStack = ( portSTACK_TYPE ) ( pvParameters );\r
+    *pxTopOfStack = ( StackType_t ) ( pvParameters );\r
     pxTopOfStack--;                  \r
     \r
     /* This is redundant push to the stack. This is required in order to introduce \r
@@ -329,14 +291,14 @@ portSTACK_TYPE *pxPortInitialiseStack( portSTACK_TYPE *pxTopOfStack, pdTASK_CODE
     the task stack. */\r
        #if( ( configMEMMODEL == portMEDIUM ) || ( configMEMMODEL == portLARGE ) )\r
        {\r
-               *pxTopOfStack = ( xGet_DTB_PCB_bank() & 0xff00 ) | ( ( ( long ) ( pxCode ) >> 16 ) & 0xff );      \r
+               *pxTopOfStack = ( xGet_DTB_PCB_bank() & 0xff00 ) | ( ( ( int32_t ) ( pxCode ) >> 16 ) & 0xff );      \r
                pxTopOfStack--;       \r
        }\r
        #endif\r
 \r
     /* This is redundant push to the stack. This is required in order to introduce \r
     an offset so the task correctly accesses the parameter passed on the task stack. */\r
-    *pxTopOfStack = ( portSTACK_TYPE ) ( pxCode );\r
+    *pxTopOfStack = ( StackType_t ) ( pxCode );\r
     pxTopOfStack--;       \r
 \r
     /* PS - User Mode, ILM=7, RB=0, Interrupts enabled,USP */\r
@@ -344,7 +306,7 @@ portSTACK_TYPE *pxPortInitialiseStack( portSTACK_TYPE *pxTopOfStack, pdTASK_CODE
        pxTopOfStack--; \r
 \r
        /* PC */\r
-       *pxTopOfStack = ( portSTACK_TYPE ) ( pxCode );     \r
+       *pxTopOfStack = ( StackType_t ) ( pxCode );     \r
     pxTopOfStack--;      \r
     \r
     /* DTB | PCB */\r
@@ -359,7 +321,7 @@ portSTACK_TYPE *pxPortInitialiseStack( portSTACK_TYPE *pxTopOfStack, pdTASK_CODE
        along with PC to indicate the start address of the function. */\r
        #if( ( configMEMMODEL == portMEDIUM ) || ( configMEMMODEL == portLARGE ) )\r
        {\r
-               *pxTopOfStack = ( xGet_DTB_PCB_bank() & 0xff00 ) | ( ( ( long ) ( pxCode ) >> 16 ) & 0xff );\r
+               *pxTopOfStack = ( xGet_DTB_PCB_bank() & 0xff00 ) | ( ( ( int32_t ) ( pxCode ) >> 16 ) & 0xff );\r
                pxTopOfStack--;       \r
        }\r
        #endif\r
@@ -369,29 +331,29 @@ portSTACK_TYPE *pxPortInitialiseStack( portSTACK_TYPE *pxTopOfStack, pdTASK_CODE
        pxTopOfStack--;\r
     \r
        /* AL */\r
-       *pxTopOfStack = ( portSTACK_TYPE ) 0x9999;              \r
+       *pxTopOfStack = ( StackType_t ) 0x9999;         \r
        pxTopOfStack--;\r
 \r
        /* AH */\r
-       *pxTopOfStack = ( portSTACK_TYPE ) 0xAAAA;              \r
+       *pxTopOfStack = ( StackType_t ) 0xAAAA;         \r
        pxTopOfStack--;\r
        \r
        /* Next the general purpose registers. */\r
-       *pxTopOfStack = ( portSTACK_TYPE ) 0x7777;      /* RW7 */\r
+       *pxTopOfStack = ( StackType_t ) 0x7777; /* RW7 */\r
        pxTopOfStack--;\r
-       *pxTopOfStack = ( portSTACK_TYPE ) 0x6666;      /* RW6 */\r
+       *pxTopOfStack = ( StackType_t ) 0x6666; /* RW6 */\r
        pxTopOfStack--;\r
-       *pxTopOfStack = ( portSTACK_TYPE ) 0x5555;      /* RW5 */\r
+       *pxTopOfStack = ( StackType_t ) 0x5555; /* RW5 */\r
        pxTopOfStack--;\r
-       *pxTopOfStack = ( portSTACK_TYPE ) 0x4444;      /* RW4 */\r
+       *pxTopOfStack = ( StackType_t ) 0x4444; /* RW4 */\r
        pxTopOfStack--;\r
-       *pxTopOfStack = ( portSTACK_TYPE ) 0x3333;      /* RW3 */\r
+       *pxTopOfStack = ( StackType_t ) 0x3333; /* RW3 */\r
        pxTopOfStack--;\r
-       *pxTopOfStack = ( portSTACK_TYPE ) 0x2222;      /* RW2 */\r
+       *pxTopOfStack = ( StackType_t ) 0x2222; /* RW2 */\r
        pxTopOfStack--;\r
-       *pxTopOfStack = ( portSTACK_TYPE ) 0x1111;      /* RW1 */\r
+       *pxTopOfStack = ( StackType_t ) 0x1111; /* RW1 */\r
        pxTopOfStack--;\r
-       *pxTopOfStack = ( portSTACK_TYPE ) 0x8888;      /* RW0 */\r
+       *pxTopOfStack = ( StackType_t ) 0x8888; /* RW0 */\r
                \r
        return pxTopOfStack;\r
 }\r
@@ -400,7 +362,7 @@ portSTACK_TYPE *pxPortInitialiseStack( portSTACK_TYPE *pxTopOfStack, pdTASK_CODE
 static void prvSetupRLT0Interrupt( void )\r
 {\r
 /* The peripheral clock divided by 16 is used by the timer. */\r
-const unsigned short usReloadValue = ( unsigned short ) ( ( ( configCLKP1_CLOCK_HZ / configTICK_RATE_HZ ) / 16UL ) - 1UL );\r
+const uint16_t usReloadValue = ( uint16_t ) ( ( ( configCLKP1_CLOCK_HZ / configTICK_RATE_HZ ) / 16UL ) - 1UL );\r
 \r
        /* set reload value = 34999+1, TICK Interrupt after 10 ms @ 56MHz of CLKP1 */\r
        TMRLR0 = usReloadValue;    \r
@@ -410,7 +372,7 @@ const unsigned short usReloadValue = ( unsigned short ) ( ( ( configCLKP1_CLOCK_
 }\r
 /*-----------------------------------------------------------*/\r
 \r
-portBASE_TYPE xPortStartScheduler( void )\r
+BaseType_t xPortStartScheduler( void )\r
 {\r
        /* Setup the hardware to generate the tick. */\r
        prvSetupRLT0Interrupt();\r