]> git.sur5r.net Git - groeck-k10temp/blob - k10temp.c
ae512182b9b866bbce47c6e7fd9082a31c2889db
[groeck-k10temp] / k10temp.c
1 /*
2  * k10temp.c - AMD Family 10h/11h/12h/14h/15h/16h processor hardware monitoring
3  *
4  * Copyright (c) 2009 Clemens Ladisch <clemens@ladisch.de>
5  *
6  *
7  * This driver is free software; you can redistribute it and/or
8  * modify it under the terms of the GNU General Public License; either
9  * version 2 of the License, or (at your option) any later version.
10  *
11  * This driver is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.
14  * See the GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this driver; if not, see <http://www.gnu.org/licenses/>.
18  */
19
20 #include <linux/err.h>
21 #include <linux/hwmon.h>
22 #include <linux/hwmon-sysfs.h>
23 #include <linux/init.h>
24 #include <linux/module.h>
25 #include <linux/pci.h>
26 #include <asm/processor.h>
27 #include "compat.h"
28
29 MODULE_DESCRIPTION("AMD Family 10h+ CPU core temperature monitor");
30 MODULE_AUTHOR("Clemens Ladisch <clemens@ladisch.de>");
31 MODULE_LICENSE("GPL");
32
33 static bool force;
34 module_param(force, bool, 0444);
35 MODULE_PARM_DESC(force, "force loading on processors with erratum 319");
36
37 /* Provide lock for writing to NB_SMU_IND_ADDR */
38 static DEFINE_MUTEX(nb_smu_ind_mutex);
39
40 #ifndef PCI_DEVICE_ID_AMD_17H_DF_F3
41 #define PCI_DEVICE_ID_AMD_17H_DF_F3     0x1463
42 #endif
43
44 #ifndef PCI_DEVICE_ID_AMD_17H_RR_NB
45 #define PCI_DEVICE_ID_AMD_17H_RR_NB     0x15d0
46 #endif
47
48 /* CPUID function 0x80000001, ebx */
49 #define CPUID_PKGTYPE_MASK      0xf0000000
50 #define CPUID_PKGTYPE_F         0x00000000
51 #define CPUID_PKGTYPE_AM2R2_AM3 0x10000000
52
53 /* DRAM controller (PCI function 2) */
54 #define REG_DCT0_CONFIG_HIGH            0x094
55 #define  DDR3_MODE                      0x00000100
56
57 /* miscellaneous (PCI function 3) */
58 #define REG_HARDWARE_THERMAL_CONTROL    0x64
59 #define  HTC_ENABLE                     0x00000001
60
61 #define REG_REPORTED_TEMPERATURE        0xa4
62
63 #define REG_NORTHBRIDGE_CAPABILITIES    0xe8
64 #define  NB_CAP_HTC                     0x00000400
65
66 /*
67  * For F15h M60h, functionality of REG_HARDWARE_THERMAL_CONTROL
68  * and REG_REPORTED_TEMPERATURE has been moved to
69  * D0F0xBC_xD820_0C64 [Hardware Temperature Control]
70  * D0F0xBC_xD820_0CA4 [Reported Temperature Control]
71  */
72 #define F15H_M60H_HARDWARE_TEMP_CTRL_OFFSET     0xd8200c64
73 #define F15H_M60H_REPORTED_TEMP_CTRL_OFFSET     0xd8200ca4
74
75 /* F17h M01h Access througn SMN */
76 #define F17H_M01H_REPORTED_TEMP_CTRL_OFFSET     0x00059800
77
78 struct k10temp_data {
79         struct pci_dev *pdev;
80         void (*read_htcreg)(struct pci_dev *pdev, u32 *regval);
81         void (*read_tempreg)(struct pci_dev *pdev, u32 *regval);
82         int temp_offset;
83         u32 temp_adjust_mask;
84         bool show_tdie;
85 };
86
87 struct tctl_offset {
88         u8 model;
89         char const *id;
90         int offset;
91 };
92
93 static const struct tctl_offset tctl_offset_table[] = {
94         { 0x17, "AMD Ryzen 5 1600X", 20000 },
95         { 0x17, "AMD Ryzen 7 1700X", 20000 },
96         { 0x17, "AMD Ryzen 7 1800X", 20000 },
97         { 0x17, "AMD Ryzen 7 2700X", 10000 },
98         { 0x17, "AMD Ryzen Threadripper 1950X", 27000 },
99         { 0x17, "AMD Ryzen Threadripper 1920X", 27000 },
100         { 0x17, "AMD Ryzen Threadripper 1900X", 27000 },
101         { 0x17, "AMD Ryzen Threadripper 1950", 10000 },
102         { 0x17, "AMD Ryzen Threadripper 1920", 10000 },
103         { 0x17, "AMD Ryzen Threadripper 1910", 10000 },
104 };
105
106 static void read_htcreg_pci(struct pci_dev *pdev, u32 *regval)
107 {
108         pci_read_config_dword(pdev, REG_HARDWARE_THERMAL_CONTROL, regval);
109 }
110
111 static void read_tempreg_pci(struct pci_dev *pdev, u32 *regval)
112 {
113         pci_read_config_dword(pdev, REG_REPORTED_TEMPERATURE, regval);
114 }
115
116 static void amd_nb_index_read(struct pci_dev *pdev, unsigned int devfn,
117                               unsigned int base, int offset, u32 *val)
118 {
119         mutex_lock(&nb_smu_ind_mutex);
120         pci_bus_write_config_dword(pdev->bus, devfn,
121                                    base, offset);
122         pci_bus_read_config_dword(pdev->bus, devfn,
123                                   base + 4, val);
124         mutex_unlock(&nb_smu_ind_mutex);
125 }
126
127 static void read_htcreg_nb_f15(struct pci_dev *pdev, u32 *regval)
128 {
129         amd_nb_index_read(pdev, PCI_DEVFN(0, 0), 0xb8,
130                           F15H_M60H_HARDWARE_TEMP_CTRL_OFFSET, regval);
131 }
132
133 static void read_tempreg_nb_f15(struct pci_dev *pdev, u32 *regval)
134 {
135         amd_nb_index_read(pdev, PCI_DEVFN(0, 0), 0xb8,
136                           F15H_M60H_REPORTED_TEMP_CTRL_OFFSET, regval);
137 }
138
139 static void read_tempreg_nb_f17(struct pci_dev *pdev, u32 *regval)
140 {
141         amd_nb_index_read(pdev, PCI_DEVFN(0, 0), 0x60,
142                           F17H_M01H_REPORTED_TEMP_CTRL_OFFSET, regval);
143 }
144
145 unsigned int get_raw_temp(struct k10temp_data *data)
146 {
147         unsigned int temp;
148         u32 regval;
149
150         data->read_tempreg(data->pdev, &regval);
151         temp = (regval >> 21) * 125;
152         if (regval & data->temp_adjust_mask)
153                 temp -= 49000;
154         return temp;
155 }
156
157 static ssize_t temp1_input_show(struct device *dev,
158                                 struct device_attribute *attr, char *buf)
159 {
160         struct k10temp_data *data = dev_get_drvdata(dev);
161         unsigned int temp = get_raw_temp(data);
162
163         if (temp > data->temp_offset)
164                 temp -= data->temp_offset;
165         else
166                 temp = 0;
167
168         return sprintf(buf, "%u\n", temp);
169 }
170
171 static ssize_t temp2_input_show(struct device *dev,
172                                 struct device_attribute *devattr, char *buf)
173 {
174         struct k10temp_data *data = dev_get_drvdata(dev);
175         unsigned int temp = get_raw_temp(data);
176
177         return sprintf(buf, "%u\n", temp);
178 }
179
180 static ssize_t temp_label_show(struct device *dev,
181                                struct device_attribute *devattr, char *buf)
182 {
183         struct sensor_device_attribute *attr = to_sensor_dev_attr(devattr);
184
185         return sprintf(buf, "%s\n", attr->index ? "Tctl" : "Tdie");
186 }
187
188 static ssize_t temp1_max_show(struct device *dev,
189                               struct device_attribute *attr, char *buf)
190 {
191         return sprintf(buf, "%d\n", 70 * 1000);
192 }
193
194 static ssize_t show_temp_crit(struct device *dev,
195                               struct device_attribute *devattr, char *buf)
196 {
197         struct sensor_device_attribute *attr = to_sensor_dev_attr(devattr);
198         struct k10temp_data *data = dev_get_drvdata(dev);
199         int show_hyst = attr->index;
200         u32 regval;
201         int value;
202
203         pci_read_config_dword(data->pdev,
204                               REG_HARDWARE_THERMAL_CONTROL, &regval);
205         value = ((regval >> 16) & 0x7f) * 500 + 52000;
206         if (show_hyst)
207                 value -= ((regval >> 24) & 0xf) * 500;
208         return sprintf(buf, "%d\n", value);
209 }
210
211 static DEVICE_ATTR_RO(temp1_input);
212 static DEVICE_ATTR_RO(temp1_max);
213 static SENSOR_DEVICE_ATTR(temp1_crit, S_IRUGO, show_temp_crit, NULL, 0);
214 static SENSOR_DEVICE_ATTR(temp1_crit_hyst, S_IRUGO, show_temp_crit, NULL, 1);
215
216 static SENSOR_DEVICE_ATTR(temp1_label, 0444, temp_label_show, NULL, 0);
217 static DEVICE_ATTR_RO(temp2_input);
218 static SENSOR_DEVICE_ATTR(temp2_label, 0444, temp_label_show, NULL, 1);
219
220 static umode_t k10temp_is_visible(struct kobject *kobj,
221                                   struct attribute *attr, int index)
222 {
223         struct device *dev = container_of(kobj, struct device, kobj);
224         struct k10temp_data *data = dev_get_drvdata(dev);
225         struct pci_dev *pdev = data->pdev;
226         u32 reg;
227
228         switch (index) {
229         case 0 ... 1:   /* temp1_input, temp1_max */
230         default:
231                 break;
232         case 2 ... 3:   /* temp1_crit, temp1_crit_hyst */
233                 if (!data->read_htcreg)
234                         return 0;
235
236                 pci_read_config_dword(pdev, REG_NORTHBRIDGE_CAPABILITIES,
237                                       &reg);
238                 if (!(reg & NB_CAP_HTC))
239                         return 0;
240
241                 data->read_htcreg(data->pdev, &reg);
242                 if (!(reg & HTC_ENABLE))
243                         return 0;
244                 break;
245         case 4 ... 6:   /* temp1_label, temp2_input, temp2_label */
246                 if (!data->show_tdie)
247                         return 0;
248                 break;
249         }
250         return attr->mode;
251 }
252
253 static struct attribute *k10temp_attrs[] = {
254         &dev_attr_temp1_input.attr,
255         &dev_attr_temp1_max.attr,
256         &sensor_dev_attr_temp1_crit.dev_attr.attr,
257         &sensor_dev_attr_temp1_crit_hyst.dev_attr.attr,
258         &sensor_dev_attr_temp1_label.dev_attr.attr,
259         &dev_attr_temp2_input.attr,
260         &sensor_dev_attr_temp2_label.dev_attr.attr,
261         NULL
262 };
263
264 static const struct attribute_group k10temp_group = {
265         .attrs = k10temp_attrs,
266         .is_visible = k10temp_is_visible,
267 };
268 __ATTRIBUTE_GROUPS(k10temp);
269
270 static bool has_erratum_319(struct pci_dev *pdev)
271 {
272         u32 pkg_type, reg_dram_cfg;
273
274         if (boot_cpu_data.x86 != 0x10)
275                 return false;
276
277         /*
278          * Erratum 319: The thermal sensor of Socket F/AM2+ processors
279          *              may be unreliable.
280          */
281         pkg_type = cpuid_ebx(0x80000001) & CPUID_PKGTYPE_MASK;
282         if (pkg_type == CPUID_PKGTYPE_F)
283                 return true;
284         if (pkg_type != CPUID_PKGTYPE_AM2R2_AM3)
285                 return false;
286
287         /* DDR3 memory implies socket AM3, which is good */
288         pci_bus_read_config_dword(pdev->bus,
289                                   PCI_DEVFN(PCI_SLOT(pdev->devfn), 2),
290                                   REG_DCT0_CONFIG_HIGH, &reg_dram_cfg);
291         if (reg_dram_cfg & DDR3_MODE)
292                 return false;
293
294         /*
295          * Unfortunately it is possible to run a socket AM3 CPU with DDR2
296          * memory. We blacklist all the cores which do exist in socket AM2+
297          * format. It still isn't perfect, as RB-C2 cores exist in both AM2+
298          * and AM3 formats, but that's the best we can do.
299          */
300         return boot_cpu_data.x86_model < 4 ||
301                (boot_cpu_data.x86_model == 4 && boot_cpu_data.x86_stepping <= 2);
302 }
303
304 static int k10temp_probe(struct pci_dev *pdev,
305                                    const struct pci_device_id *id)
306 {
307         int unreliable = has_erratum_319(pdev);
308         struct device *dev = &pdev->dev;
309         struct k10temp_data *data;
310         struct device *hwmon_dev;
311         int i;
312
313         if (unreliable) {
314                 if (!force) {
315                         dev_err(dev,
316                                 "unreliable CPU thermal sensor; monitoring disabled\n");
317                         return -ENODEV;
318                 }
319                 dev_warn(dev,
320                          "unreliable CPU thermal sensor; check erratum 319\n");
321         }
322
323         data = devm_kzalloc(dev, sizeof(*data), GFP_KERNEL);
324         if (!data)
325                 return -ENOMEM;
326
327         data->pdev = pdev;
328
329         if (boot_cpu_data.x86 == 0x15 && (boot_cpu_data.x86_model == 0x60 ||
330                                           boot_cpu_data.x86_model == 0x70)) {
331                 data->read_htcreg = read_htcreg_nb_f15;
332                 data->read_tempreg = read_tempreg_nb_f15;
333         } else if (boot_cpu_data.x86 == 0x17) {
334                 data->temp_adjust_mask = 0x80000;
335                 data->read_tempreg = read_tempreg_nb_f17;
336                 data->show_tdie = true;
337         } else {
338                 data->read_htcreg = read_htcreg_pci;
339                 data->read_tempreg = read_tempreg_pci;
340         }
341
342         for (i = 0; i < ARRAY_SIZE(tctl_offset_table); i++) {
343                 const struct tctl_offset *entry = &tctl_offset_table[i];
344
345                 if (boot_cpu_data.x86 == entry->model &&
346                     strstr(boot_cpu_data.x86_model_id, entry->id)) {
347                         data->temp_offset = entry->offset;
348                         break;
349                 }
350         }
351
352         hwmon_dev = devm_hwmon_device_register_with_groups(dev, "k10temp", data,
353                                                            k10temp_groups);
354         return PTR_ERR_OR_ZERO(hwmon_dev);
355 }
356
357 static const struct pci_device_id k10temp_id_table[] = {
358         { PCI_VDEVICE(AMD, PCI_DEVICE_ID_AMD_10H_NB_MISC) },
359         { PCI_VDEVICE(AMD, PCI_DEVICE_ID_AMD_11H_NB_MISC) },
360         { PCI_VDEVICE(AMD, PCI_DEVICE_ID_AMD_CNB17H_F3) },
361         { PCI_VDEVICE(AMD, PCI_DEVICE_ID_AMD_15H_NB_F3) },
362         { PCI_VDEVICE(AMD, PCI_DEVICE_ID_AMD_15H_M10H_F3) },
363         { PCI_VDEVICE(AMD, PCI_DEVICE_ID_AMD_15H_M30H_NB_F3) },
364         { PCI_VDEVICE(AMD, PCI_DEVICE_ID_AMD_15H_M60H_NB_F3) },
365         { PCI_VDEVICE(AMD, PCI_DEVICE_ID_AMD_16H_NB_F3) },
366         { PCI_VDEVICE(AMD, PCI_DEVICE_ID_AMD_16H_M30H_NB_F3) },
367         { PCI_VDEVICE(AMD, PCI_DEVICE_ID_AMD_17H_DF_F3) },
368         { PCI_VDEVICE(AMD, PCI_DEVICE_ID_AMD_17H_RR_NB) },
369         {}
370 };
371 MODULE_DEVICE_TABLE(pci, k10temp_id_table);
372
373 static struct pci_driver k10temp_driver = {
374         .name = "k10temp",
375         .id_table = k10temp_id_table,
376         .probe = k10temp_probe,
377 };
378
379 module_pci_driver(k10temp_driver);