]> git.sur5r.net Git - freertos/blob - FreeRTOS/Source/portable/IAR/ARM_CA5_No_GIC/portASM.s
Continue working on the GIC-less Cortex-A5 port for IAR:
[freertos] / FreeRTOS / Source / portable / IAR / ARM_CA5_No_GIC / portASM.s
1 ;/*\r
2 ;    FreeRTOS V8.0.1 - Copyright (C) 2014 Real Time Engineers Ltd.\r
3 ;    All rights reserved\r
4 ;\r
5 ;\r
6 ;    ***************************************************************************\r
7 ;     *                                                                       *\r
8 ;     *    FreeRTOS tutorial books are available in pdf and paperback.        *\r
9 ;     *    Complete, revised, and edited pdf reference manuals are also       *\r
10 ;     *    available.                                                         *\r
11 ;     *                                                                       *\r
12 ;     *    Purchasing FreeRTOS documentation will not only help you, by       *\r
13 ;     *    ensuring you get running as quickly as possible and with an        *\r
14 ;     *    in-depth knowledge of how to use FreeRTOS, it will also help       *\r
15 ;     *    the FreeRTOS project to continue with its mission of providing     *\r
16 ;     *    professional grade, cross platform, de facto standard solutions    *\r
17 ;     *    for microcontrollers - completely free of charge!                  *\r
18 ;     *                                                                       *\r
19 ;     *    >>> See http://www.FreeRTOS.org/Documentation for details. <<<     *\r
20 ;     *                                                                       *\r
21 ;     *    Thank you for using FreeRTOS, and thank you for your support!      *\r
22 ;     *                                                                       *\r
23 ;    ***************************************************************************\r
24 ;\r
25 ;\r
26 ;    This file is part of the FreeRTOS distribution.\r
27 ;\r
28 ;    FreeRTOS is free software; you can redistribute it and/or modify it under\r
29 ;    the terms of the GNU General Public License (version 2) as published by the\r
30 ;    Free Software Foundation AND MODIFIED BY the FreeRTOS exception.\r
31 ;    >>>NOTE<<< The modification to the GPL is included to allow you to\r
32 ;    distribute a combined work that includes FreeRTOS without being obliged to\r
33 ;    provide the source code for proprietary components outside of the FreeRTOS\r
34 ;    kernel.  FreeRTOS is distributed in the hope that it will be useful, but\r
35 ;    WITHOUT ANY WARRANTY; without even the implied warranty of MERCHANTABILITY\r
36 ;    or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for\r
37 ;    more details. You should have received a copy of the GNU General Public\r
38 ;    License and the FreeRTOS license exception along with FreeRTOS; if not it\r
39 ;    can be viewed here: http://www.freertos.org/a00114.html and also obtained\r
40 ;    by writing to Richard Barry, contact details for whom are available on the\r
41 ;    FreeRTOS WEB site.\r
42 ;\r
43 ;    1 tab == 4 spaces!\r
44 ;\r
45 ;    http://www.FreeRTOS.org - Documentation, latest information, license and\r
46 ;    contact details.\r
47 ;\r
48 ;    http://www.SafeRTOS.com - A version that is certified for use in safety\r
49 ;    critical systems.\r
50 ;\r
51 ;    http://www.OpenRTOS.com - Commercial support, development, porting,\r
52 ;    licensing and training services.\r
53 ;*/\r
54 \r
55         INCLUDE FreeRTOSConfig.h\r
56         INCLUDE portmacro.h\r
57 \r
58         EXTERN  vTaskSwitchContext\r
59         EXTERN  ulPortYieldRequired\r
60         EXTERN  ulPortInterruptNesting\r
61 \r
62         PUBLIC  FreeRTOS_SWI_Handler\r
63         PUBLIC  FreeRTOS_IRQ_Handler\r
64         PUBLIC  vPortRestoreTaskContext\r
65 \r
66 SYS_MODE                        EQU             0x1f\r
67 SVC_MODE                        EQU             0x13\r
68 IRQ_MODE                        EQU             0x12\r
69 \r
70         SECTION .text:CODE:ROOT(2)\r
71         ARM\r
72 \r
73         INCLUDE portASM.h\r
74 \r
75 ;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;\r
76 ; SVC handler is used to start the scheduler and yield a task.\r
77 ;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;\r
78 FreeRTOS_SWI_Handler\r
79 \r
80         PRESERVE8\r
81 \r
82         ; Save the context of the current task and select a new task to run.\r
83         portSAVE_CONTEXT\r
84         LDR R0, =vTaskSwitchContext\r
85         BLX     R0\r
86 \r
87 vPortRestoreTaskContext\r
88         portRESTORE_CONTEXT\r
89 \r
90 \r
91 ;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;\r
92 ; IRQ interrupt handler used when individual priorities cannot be masked\r
93 ;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;\r
94 FreeRTOS_IRQ_Handler\r
95 \r
96         ; Return to the interrupted instruction.\r
97         SUB             lr, lr, #4\r
98 \r
99         ; Push the return address and SPSR\r
100         PUSH    {lr}\r
101         MRS             lr, SPSR\r
102         PUSH    {lr}\r
103 \r
104         ; Change to supervisor mode to allow reentry.\r
105         CPS             #SVC_MODE\r
106 \r
107         ; Push used registers.\r
108         PUSH    {r0-r4, r12}\r
109 \r
110         ; Increment nesting count.  r3 holds the address of ulPortInterruptNesting\r
111         ; for future use.  r1 holds the original ulPortInterruptNesting value for\r
112         ; future use.\r
113         LDR             r3, =ulPortInterruptNesting\r
114         LDR             r1, [r3]\r
115         ADD             r4, r1, #1\r
116         STR             r4, [r3]\r
117 \r
118         ; Ensure bit 2 of the stack pointer is clear.  r2 holds the bit 2 value for\r
119         ; future use.\r
120         MOV             r2, sp\r
121         AND             r2, r2, #4\r
122         SUB             sp, sp, r2\r
123 \r
124         ; Call the interrupt handler\r
125         PUSH    {r0-r3, lr}\r
126         LDR             r1, =configINTERRUPT_VECTOR_ADDRESS\r
127         LDR             r0, [r1]\r
128         STR             r1, [r1] ; Write to IVR in case protect mode is being used.\r
129         BLX             r0\r
130         POP             {r0-r3, lr}\r
131         ADD             sp, sp, r2\r
132 \r
133         CPSID   i\r
134 \r
135         ; Write to the EOI register\r
136         LDR     r4, =configEOI_ADDRESS\r
137         STR             r0, [r4]\r
138 \r
139         ; Restore the old nesting count\r
140         STR             r1, [r3]\r
141 \r
142         ; A context switch is never performed if the nesting count is not 0\r
143         CMP             r1, #0\r
144         BNE             exit_without_switch\r
145 \r
146         ; Did the interrupt request a context switch?  r1 holds the address of\r
147         ; ulPortYieldRequired and r0 the value of ulPortYieldRequired for future\r
148         ; use.\r
149         LDR             r1, =ulPortYieldRequired\r
150         LDR             r0, [r1]\r
151         CMP             r0, #0\r
152         BNE             switch_before_exit\r
153 \r
154 exit_without_switch\r
155         ; No context switch.  Restore used registers, LR_irq and SPSR before\r
156         ; returning.\r
157         POP             {r0-r4, r12}\r
158         CPS             #IRQ_MODE\r
159         POP             {LR}\r
160         MSR             SPSR_cxsf, LR\r
161         POP             {LR}\r
162         MOVS    PC, LR\r
163 \r
164 switch_before_exit\r
165         ; A context switch is to be performed.  Clear the context switch pending\r
166         ; flag.\r
167         MOV             r0, #0\r
168         STR             r0, [r1]\r
169 \r
170         ; Restore used registers, LR-irq and SPSR before saving the context\r
171         ; to the task stack.\r
172         POP             {r0-r4, r12}\r
173         CPS             #IRQ_MODE\r
174         POP             {LR}\r
175         MSR             SPSR_cxsf, LR\r
176         POP             {LR}\r
177         portSAVE_CONTEXT\r
178 \r
179         ; Call the function that selects the new task to execute.\r
180         ; vTaskSwitchContext() if vTaskSwitchContext() uses LDRD or STRD\r
181         ; instructions, or 8 byte aligned stack allocated data.  LR does not need\r
182         ; saving as a new LR will be loaded by portRESTORE_CONTEXT anyway.\r
183         LDR             r0, =vTaskSwitchContext\r
184         BLX             r0\r
185 \r
186         ; Restore the context of, and branch to, the task selected to execute next.\r
187         portRESTORE_CONTEXT\r
188 \r
189 \r
190         END\r
191 \r
192 \r
193 \r
194 \r