]> git.sur5r.net Git - u-boot/blob - arch/arm/cpu/armv7/mx5/timer.c
Merge branch 'master' of git://git.denx.de/u-boot-mpc83xx
[u-boot] / arch / arm / cpu / armv7 / mx5 / timer.c
1 /*
2  * (C) Copyright 2007
3  * Sascha Hauer, Pengutronix
4  *
5  * (C) Copyright 2009 Freescale Semiconductor, Inc.
6  *
7  * See file CREDITS for list of people who contributed to this
8  * project.
9  *
10  * This program is free software; you can redistribute it and/or
11  * modify it under the terms of the GNU General Public License as
12  * published by the Free Software Foundation; either version 2 of
13  * the License, or (at your option) any later version.
14  *
15  * This program is distributed in the hope that it will be useful,
16  * but WITHOUT ANY WARRANTY; without even the implied warranty of
17  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18  * GNU General Public License for more details.
19  *
20  * You should have received a copy of the GNU General Public License
21  * along with this program; if not, write to the Free Software
22  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
23  * MA 02111-1307 USA
24  */
25
26 #include <common.h>
27 #include <asm/io.h>
28 #include <asm/arch/imx-regs.h>
29
30 /* General purpose timers registers */
31 struct mxc_gpt {
32         unsigned int control;
33         unsigned int prescaler;
34         unsigned int status;
35         unsigned int nouse[6];
36         unsigned int counter;
37 };
38
39 static struct mxc_gpt *cur_gpt = (struct mxc_gpt *)GPT1_BASE_ADDR;
40
41 /* General purpose timers bitfields */
42 #define GPTCR_SWR       (1<<15) /* Software reset */
43 #define GPTCR_FRR       (1<<9)  /* Freerun / restart */
44 #define GPTCR_CLKSOURCE_32 (4<<6)       /* Clock source */
45 #define GPTCR_TEN       (1)     /* Timer enable */
46
47 DECLARE_GLOBAL_DATA_PTR;
48
49 #define timestamp (gd->tbl)
50 #define lastinc (gd->lastinc)
51
52 int timer_init(void)
53 {
54         int i;
55         ulong val;
56
57         /* setup GP Timer 1 */
58         __raw_writel(GPTCR_SWR, &cur_gpt->control);
59
60         /* We have no udelay by now */
61         for (i = 0; i < 100; i++)
62                 __raw_writel(0, &cur_gpt->control);
63
64         __raw_writel(0, &cur_gpt->prescaler); /* 32Khz */
65
66         /* Freerun Mode, PERCLK1 input */
67         i = __raw_readl(&cur_gpt->control);
68         __raw_writel(i | GPTCR_CLKSOURCE_32 | GPTCR_TEN, &cur_gpt->control);
69
70         val = __raw_readl(&cur_gpt->counter);
71         lastinc = val / (CONFIG_SYS_MX5_CLK32 / CONFIG_SYS_HZ);
72         timestamp = 0;
73
74         return 0;
75 }
76
77 ulong get_timer_masked(void)
78 {
79         ulong val = __raw_readl(&cur_gpt->counter);
80         val /= (CONFIG_SYS_MX5_CLK32 / CONFIG_SYS_HZ);
81         if (val >= lastinc)
82                 timestamp += (val - lastinc);
83         else
84                 timestamp += ((0xFFFFFFFF / (CONFIG_SYS_MX5_CLK32 / CONFIG_SYS_HZ))
85                                 - lastinc) + val;
86         lastinc = val;
87         return timestamp;
88 }
89
90 ulong get_timer(ulong base)
91 {
92         return get_timer_masked() - base;
93 }
94
95 /* delay x useconds AND preserve advance timestamp value */
96 void __udelay(unsigned long usec)
97 {
98         unsigned long now, start, tmo;
99         tmo = usec * (CONFIG_SYS_MX5_CLK32 / 1000) / 1000;
100
101         if (!tmo)
102                 tmo = 1;
103
104         now = start = readl(&cur_gpt->counter);
105
106         while ((now - start) < tmo)
107                 now = readl(&cur_gpt->counter);
108
109 }