2 * Copyright (c) 2011 The Chromium OS Authors.
4 * SPDX-License-Identifier: GPL-2.0+
7 /* Tegra20 high-level function multiplexing */
9 #include <asm/arch/clock.h>
10 #include <asm/arch/funcmux.h>
11 #include <asm/arch/pinmux.h>
14 * The PINMUX macro is used to set up pinmux tables.
16 #define PINMUX(grp, mux, pupd, tri) \
17 {PINGRP_##grp, PMUX_FUNC_##mux, PMUX_PULL_##pupd, PMUX_TRI_##tri}
19 static const struct pmux_pingrp_config disp1_default[] = {
20 PINMUX(LDI, DISPA, NORMAL, NORMAL),
21 PINMUX(LHP0, DISPA, NORMAL, NORMAL),
22 PINMUX(LHP1, DISPA, NORMAL, NORMAL),
23 PINMUX(LHP2, DISPA, NORMAL, NORMAL),
24 PINMUX(LHS, DISPA, NORMAL, NORMAL),
25 PINMUX(LM0, RSVD4, NORMAL, NORMAL),
26 PINMUX(LPP, DISPA, NORMAL, NORMAL),
27 PINMUX(LPW0, DISPA, NORMAL, NORMAL),
28 PINMUX(LPW2, DISPA, NORMAL, NORMAL),
29 PINMUX(LSC0, DISPA, NORMAL, NORMAL),
30 PINMUX(LSPI, DISPA, NORMAL, NORMAL),
31 PINMUX(LVP1, DISPA, NORMAL, NORMAL),
32 PINMUX(LVS, DISPA, NORMAL, NORMAL),
33 PINMUX(SLXD, SPDIF, NORMAL, NORMAL),
37 int funcmux_select(enum periph_id id, int config)
39 int bad_config = config != FUNCMUX_DEFAULT;
44 case FUNCMUX_UART1_IRRX_IRTX:
45 pinmux_set_func(PINGRP_IRRX, PMUX_FUNC_UARTA);
46 pinmux_set_func(PINGRP_IRTX, PMUX_FUNC_UARTA);
47 pinmux_tristate_disable(PINGRP_IRRX);
48 pinmux_tristate_disable(PINGRP_IRTX);
50 case FUNCMUX_UART1_UAA_UAB:
51 pinmux_set_func(PINGRP_UAA, PMUX_FUNC_UARTA);
52 pinmux_set_func(PINGRP_UAB, PMUX_FUNC_UARTA);
53 pinmux_tristate_disable(PINGRP_UAA);
54 pinmux_tristate_disable(PINGRP_UAB);
57 case FUNCMUX_UART1_GPU:
58 pinmux_set_func(PINGRP_GPU, PMUX_FUNC_UARTA);
59 pinmux_tristate_disable(PINGRP_GPU);
62 case FUNCMUX_UART1_SDIO1:
63 pinmux_set_func(PINGRP_SDIO1, PMUX_FUNC_UARTA);
64 pinmux_tristate_disable(PINGRP_SDIO1);
70 * Tegra appears to boot with function UARTA pre-
71 * selected on mux group SDB. If two mux groups are
72 * both set to the same function, it's unclear which
73 * group's pins drive the RX signals into the HW.
74 * For UARTA, SDB certainly overrides group IRTX in
75 * practice. To solve this, configure some alternative
76 * function on SDB to avoid the conflict. Also, tri-
77 * state the group to avoid driving any signal onto it
78 * until we know what's connected.
80 pinmux_tristate_enable(PINGRP_SDB);
81 pinmux_set_func(PINGRP_SDB, PMUX_FUNC_SDIO3);
86 if (config == FUNCMUX_UART2_UAD) {
87 pinmux_set_func(PINGRP_UAD, PMUX_FUNC_UARTB);
88 pinmux_tristate_disable(PINGRP_UAD);
93 if (config == FUNCMUX_UART4_GMC) {
94 pinmux_set_func(PINGRP_GMC, PMUX_FUNC_UARTD);
95 pinmux_tristate_disable(PINGRP_GMC);
99 case PERIPH_ID_DVC_I2C:
100 /* there is only one selection, pinmux_config is ignored */
101 if (config == FUNCMUX_DVC_I2CP) {
102 pinmux_set_func(PINGRP_I2CP, PMUX_FUNC_I2C);
103 pinmux_tristate_disable(PINGRP_I2CP);
108 /* support pinmux_config of 0 for now, */
109 if (config == FUNCMUX_I2C1_RM) {
110 pinmux_set_func(PINGRP_RM, PMUX_FUNC_I2C);
111 pinmux_tristate_disable(PINGRP_RM);
114 case PERIPH_ID_I2C2: /* I2C2 */
116 case FUNCMUX_I2C2_DDC: /* DDC pin group, select I2C2 */
117 pinmux_set_func(PINGRP_DDC, PMUX_FUNC_I2C2);
119 pinmux_set_func(PINGRP_PTA, PMUX_FUNC_HDMI);
120 pinmux_tristate_disable(PINGRP_DDC);
122 case FUNCMUX_I2C2_PTA: /* PTA pin group, select I2C2 */
123 pinmux_set_func(PINGRP_PTA, PMUX_FUNC_I2C2);
124 /* set DDC_SEL to RSVDx (RSVD2 works for now) */
125 pinmux_set_func(PINGRP_DDC, PMUX_FUNC_RSVD2);
126 pinmux_tristate_disable(PINGRP_PTA);
131 case PERIPH_ID_I2C3: /* I2C3 */
132 /* support pinmux_config of 0 for now */
133 if (config == FUNCMUX_I2C3_DTF) {
134 pinmux_set_func(PINGRP_DTF, PMUX_FUNC_I2C3);
135 pinmux_tristate_disable(PINGRP_DTF);
139 case PERIPH_ID_SDMMC1:
140 if (config == FUNCMUX_SDMMC1_SDIO1_4BIT) {
141 pinmux_set_func(PINGRP_SDIO1, PMUX_FUNC_SDIO1);
142 pinmux_tristate_disable(PINGRP_SDIO1);
146 case PERIPH_ID_SDMMC2:
147 if (config == FUNCMUX_SDMMC2_DTA_DTD_8BIT) {
148 pinmux_set_func(PINGRP_DTA, PMUX_FUNC_SDIO2);
149 pinmux_set_func(PINGRP_DTD, PMUX_FUNC_SDIO2);
151 pinmux_tristate_disable(PINGRP_DTA);
152 pinmux_tristate_disable(PINGRP_DTD);
156 case PERIPH_ID_SDMMC3:
158 case FUNCMUX_SDMMC3_SDB_SLXA_8BIT:
159 pinmux_set_func(PINGRP_SLXA, PMUX_FUNC_SDIO3);
160 pinmux_set_func(PINGRP_SLXC, PMUX_FUNC_SDIO3);
161 pinmux_set_func(PINGRP_SLXD, PMUX_FUNC_SDIO3);
162 pinmux_set_func(PINGRP_SLXK, PMUX_FUNC_SDIO3);
164 pinmux_tristate_disable(PINGRP_SLXA);
165 pinmux_tristate_disable(PINGRP_SLXC);
166 pinmux_tristate_disable(PINGRP_SLXD);
167 pinmux_tristate_disable(PINGRP_SLXK);
170 case FUNCMUX_SDMMC3_SDB_4BIT:
171 pinmux_set_func(PINGRP_SDB, PMUX_FUNC_SDIO3);
172 pinmux_set_func(PINGRP_SDC, PMUX_FUNC_SDIO3);
173 pinmux_set_func(PINGRP_SDD, PMUX_FUNC_SDIO3);
175 pinmux_tristate_disable(PINGRP_SDB);
176 pinmux_tristate_disable(PINGRP_SDC);
177 pinmux_tristate_disable(PINGRP_SDD);
183 case PERIPH_ID_SDMMC4:
185 case FUNCMUX_SDMMC4_ATC_ATD_8BIT:
186 pinmux_set_func(PINGRP_ATC, PMUX_FUNC_SDIO4);
187 pinmux_set_func(PINGRP_ATD, PMUX_FUNC_SDIO4);
189 pinmux_tristate_disable(PINGRP_ATC);
190 pinmux_tristate_disable(PINGRP_ATD);
193 case FUNCMUX_SDMMC4_ATB_GMA_GME_8_BIT:
194 pinmux_set_func(PINGRP_GME, PMUX_FUNC_SDIO4);
195 pinmux_tristate_disable(PINGRP_GME);
198 case FUNCMUX_SDMMC4_ATB_GMA_4_BIT:
199 pinmux_set_func(PINGRP_ATB, PMUX_FUNC_SDIO4);
200 pinmux_set_func(PINGRP_GMA, PMUX_FUNC_SDIO4);
202 pinmux_tristate_disable(PINGRP_ATB);
203 pinmux_tristate_disable(PINGRP_GMA);
210 if (config == FUNCMUX_DEFAULT) {
211 enum pmux_pingrp grp[] = {PINGRP_KBCA, PINGRP_KBCB,
212 PINGRP_KBCC, PINGRP_KBCD, PINGRP_KBCE,
216 for (i = 0; i < ARRAY_SIZE(grp); i++) {
217 pinmux_tristate_disable(grp[i]);
218 pinmux_set_func(grp[i], PMUX_FUNC_KBC);
219 pinmux_set_pullupdown(grp[i], PMUX_PULL_UP);
225 if (config == FUNCMUX_USB2_ULPI) {
226 pinmux_set_func(PINGRP_UAA, PMUX_FUNC_ULPI);
227 pinmux_set_func(PINGRP_UAB, PMUX_FUNC_ULPI);
228 pinmux_set_func(PINGRP_UDA, PMUX_FUNC_ULPI);
230 pinmux_tristate_disable(PINGRP_UAA);
231 pinmux_tristate_disable(PINGRP_UAB);
232 pinmux_tristate_disable(PINGRP_UDA);
237 if (config == FUNCMUX_SPI1_GMC_GMD) {
238 pinmux_set_func(PINGRP_GMC, PMUX_FUNC_SFLASH);
239 pinmux_set_func(PINGRP_GMD, PMUX_FUNC_SFLASH);
241 pinmux_tristate_disable(PINGRP_GMC);
242 pinmux_tristate_disable(PINGRP_GMD);
246 case PERIPH_ID_NDFLASH:
248 case FUNCMUX_NDFLASH_ATC:
249 pinmux_set_func(PINGRP_ATC, PMUX_FUNC_NAND);
250 pinmux_tristate_disable(PINGRP_ATC);
252 case FUNCMUX_NDFLASH_KBC_8_BIT:
253 pinmux_set_func(PINGRP_KBCA, PMUX_FUNC_NAND);
254 pinmux_set_func(PINGRP_KBCC, PMUX_FUNC_NAND);
255 pinmux_set_func(PINGRP_KBCD, PMUX_FUNC_NAND);
256 pinmux_set_func(PINGRP_KBCE, PMUX_FUNC_NAND);
257 pinmux_set_func(PINGRP_KBCF, PMUX_FUNC_NAND);
259 pinmux_tristate_disable(PINGRP_KBCA);
260 pinmux_tristate_disable(PINGRP_KBCC);
261 pinmux_tristate_disable(PINGRP_KBCD);
262 pinmux_tristate_disable(PINGRP_KBCE);
263 pinmux_tristate_disable(PINGRP_KBCF);
269 case PERIPH_ID_DISP1:
270 if (config == FUNCMUX_DEFAULT) {
273 for (i = PINGRP_LD0; i <= PINGRP_LD17; i++) {
274 pinmux_set_func(i, PMUX_FUNC_DISPA);
275 pinmux_tristate_disable(i);
276 pinmux_set_pullupdown(i, PMUX_PULL_NORMAL);
278 pinmux_config_pingrp_table(disp1_default,
279 ARRAY_SIZE(disp1_default));
284 debug("%s: invalid periph_id %d", __func__, id);
289 debug("%s: invalid config %d for periph_id %d", __func__,