]> git.sur5r.net Git - u-boot/blob - arch/arm/include/asm/arch-aspeed/scu_ast2500.h
aspeed: Add P-Bus clock in ast2500 clock driver
[u-boot] / arch / arm / include / asm / arch-aspeed / scu_ast2500.h
1 /*
2  * Copyright (c) 2016 Google, Inc
3  *
4  * SPDX-License-Identifier:     GPL-2.0+
5  */
6 #ifndef _ASM_ARCH_SCU_AST2500_H
7 #define _ASM_ARCH_SCU_AST2500_H
8
9 #define SCU_UNLOCK_VALUE                0x1688a8a8
10
11 #define SCU_HWSTRAP_VGAMEM_MASK         3
12 #define SCU_HWSTRAP_VGAMEM_SHIFT        2
13 #define SCU_HWSTRAP_MAC1_RGMII          (1 << 6)
14 #define SCU_HWSTRAP_MAC2_RGMII          (1 << 7)
15 #define SCU_HWSTRAP_DDR4                (1 << 24)
16 #define SCU_HWSTRAP_CLKIN_25MHZ         (1 << 23)
17
18 #define SCU_MPLL_DENUM_SHIFT            0
19 #define SCU_MPLL_DENUM_MASK             0x1f
20 #define SCU_MPLL_NUM_SHIFT              5
21 #define SCU_MPLL_NUM_MASK               0xff
22 #define SCU_MPLL_POST_SHIFT             13
23 #define SCU_MPLL_POST_MASK              0x3f
24 #define SCU_PCLK_DIV_SHIFT              23
25 #define SCU_PCLK_DIV_MASK               7
26 #define SCU_HPLL_DENUM_SHIFT            0
27 #define SCU_HPLL_DENUM_MASK             0x1f
28 #define SCU_HPLL_NUM_SHIFT              5
29 #define SCU_HPLL_NUM_MASK               0xff
30 #define SCU_HPLL_POST_SHIFT             13
31 #define SCU_HPLL_POST_MASK              0x3f
32
33 #define SCU_MISC2_UARTCLK_SHIFT         24
34
35 #define SCU_MISC_UARTCLK_DIV13          (1 << 12)
36
37 /*
38  * SYSRESET is actually more like a Power register,
39  * except that corresponding bit set to 1 means that
40  * the peripheral is off.
41  */
42 #define SCU_SYSRESET_XDMA               (1 << 25)
43 #define SCU_SYSRESET_MCTP               (1 << 24)
44 #define SCU_SYSRESET_ADC                (1 << 23)
45 #define SCU_SYSRESET_JTAG               (1 << 22)
46 #define SCU_SYSRESET_MIC                (1 << 18)
47 #define SCU_SYSRESET_SDIO               (1 << 16)
48 #define SCU_SYSRESET_USB11HOST          (1 << 15)
49 #define SCU_SYSRESET_USBHUB             (1 << 14)
50 #define SCU_SYSRESET_CRT                (1 << 13)
51 #define SCU_SYSRESET_MAC2               (1 << 12)
52 #define SCU_SYSRESET_MAC1               (1 << 11)
53 #define SCU_SYSRESET_PECI               (1 << 10)
54 #define SCU_SYSRESET_PWM                (1 << 9)
55 #define SCU_SYSRESET_PCI_VGA            (1 << 8)
56 #define SCU_SYSRESET_2D                 (1 << 7)
57 #define SCU_SYSRESET_VIDEO              (1 << 6)
58 #define SCU_SYSRESET_LPC                (1 << 5)
59 #define SCU_SYSRESET_HAC                (1 << 4)
60 #define SCU_SYSRESET_USBHID             (1 << 3)
61 #define SCU_SYSRESET_I2C                (1 << 2)
62 #define SCU_SYSRESET_AHB                (1 << 1)
63 #define SCU_SYSRESET_SDRAM_WDT          (1 << 0)
64
65 /* Bits 16-27 in the register control pin functions for I2C devices 3-14 */
66 #define SCU_PINMUX_CTRL5_I2C            (1 << 16)
67
68 /*
69  * The values are grouped by function, not by register.
70  * They are actually scattered across multiple loosely related registers.
71  */
72 #define SCU_PIN_FUN_MAC1_MDC            (1 << 30)
73 #define SCU_PIN_FUN_MAC1_MDIO           (1 << 31)
74 #define SCU_PIN_FUN_MAC1_PHY_LINK               (1 << 0)
75 #define SCU_PIN_FUN_MAC2_MDIO           (1 << 2)
76 #define SCU_PIN_FUN_MAC2_PHY_LINK               (1 << 1)
77 #define SCU_PIN_FUN_SCL1                (1 << 12)
78 #define SCU_PIN_FUN_SCL2                (1 << 14)
79 #define SCU_PIN_FUN_SDA1                (1 << 13)
80 #define SCU_PIN_FUN_SDA2                (1 << 15)
81
82 #ifndef __ASSEMBLY__
83
84 struct ast2500_clk_priv {
85         struct ast2500_scu *scu;
86 };
87
88 struct ast2500_scu {
89         u32 protection_key;
90         u32 sysreset_ctrl1;
91         u32 clk_sel1;
92         u32 clk_stop_ctrl1;
93         u32 freq_counter_ctrl;
94         u32 freq_counter_cmp;
95         u32 intr_ctrl;
96         u32 d2_pll_param;
97         u32 m_pll_param;
98         u32 h_pll_param;
99         u32 d_pll_param;
100         u32 misc_ctrl1;
101         u32 pci_config[3];
102         u32 sysreset_status;
103         u32 vga_handshake[2];
104         u32 mac_clk_delay;
105         u32 misc_ctrl2;
106         u32 vga_scratch[8];
107         u32 hwstrap;
108         u32 rng_ctrl;
109         u32 rng_data;
110         u32 rev_id;
111         u32 pinmux_ctrl[6];
112         u32 reserved0;
113         u32 extrst_sel;
114         u32 pinmux_ctrl1[4];
115         u32 reserved1[2];
116         u32 mac_clk_delay_100M;
117         u32 mac_clk_delay_10M;
118         u32 wakeup_enable;
119         u32 wakeup_control;
120         u32 reserved2[3];
121         u32 sysreset_ctrl2;
122         u32 clk_sel2;
123         u32 clk_stop_ctrl2;
124         u32 freerun_counter;
125         u32 freerun_counter_ext;
126         u32 clk_duty_meas_ctrl;
127         u32 clk_duty_meas_res;
128         u32 reserved3[4];
129         /* The next registers are not key-protected */
130         struct ast2500_cpu2 {
131                 u32 ctrl;
132                 u32 base_addr[9];
133                 u32 cache_ctrl;
134         } cpu2;
135         u32 reserved4;
136         u32 d_pll_ext_param[3];
137         u32 d2_pll_ext_param[3];
138         u32 mh_pll_ext_param;
139         u32 reserved5;
140         u32 chip_id[2];
141         u32 reserved6[2];
142         u32 uart_clk_ctrl;
143         u32 reserved7[7];
144         u32 pcie_config;
145         u32 mmio_decode;
146         u32 reloc_ctrl_decode[2];
147         u32 mailbox_addr;
148         u32 shared_sram_decode[2];
149         u32 bmc_rev_id;
150         u32 reserved8;
151         u32 bmc_device_id;
152         u32 reserved9[13];
153         u32 clk_duty_sel;
154 };
155
156 /**
157  * ast_get_clk() - get a pointer to Clock Driver
158  *
159  * @devp, OUT - pointer to Clock Driver
160  * @return zero on success, error code (< 0) otherwise.
161  */
162 int ast_get_clk(struct udevice **devp);
163
164 /**
165  * ast_get_scu() - get a pointer to SCU registers
166  *
167  * @return pointer to struct ast2500_scu on success, ERR_PTR otherwise
168  */
169 void *ast_get_scu(void);
170
171 /**
172  * ast_scu_unlock() - unlock protected registers
173  *
174  * @scu, pointer to ast2500_scu
175  */
176 void ast_scu_unlock(struct ast2500_scu *scu);
177
178 /**
179  * ast_scu_lock() - lock protected registers
180  *
181  * @scu, pointer to ast2500_scu
182  */
183 void ast_scu_lock(struct ast2500_scu *scu);
184
185 #endif  /* __ASSEMBLY__ */
186
187 #endif  /* _ASM_ARCH_SCU_AST2500_H */