2 * Copyright 2013-2014 Freescale Semiconductor, Inc.
4 * SPDX-License-Identifier: GPL-2.0+
7 #ifndef __ASM_ARCH_IMX_REGS_H__
8 #define __ASM_ARCH_IMX_REGS_H__
12 #define IRAM_BASE_ADDR 0x3F000000 /* internal ram */
13 #define IRAM_SIZE 0x00080000 /* 512 KB */
15 #define AIPS0_BASE_ADDR 0x40000000
16 #define AIPS1_BASE_ADDR 0x40080000
19 #define MSCM_BASE_ADDR (AIPS0_BASE_ADDR + 0x00001000)
20 #define MSCM_IR_BASE_ADDR (AIPS0_BASE_ADDR + 0x00001800)
21 #define CA5SCU_BASE_ADDR (AIPS0_BASE_ADDR + 0x00002000)
22 #define CA5_INTD_BASE_ADDR (AIPS0_BASE_ADDR + 0x00003000)
23 #define CA5_L2C_BASE_ADDR (AIPS0_BASE_ADDR + 0x00006000)
24 #define NIC0_BASE_ADDR (AIPS0_BASE_ADDR + 0x00008000)
25 #define NIC1_BASE_ADDR (AIPS0_BASE_ADDR + 0x00009000)
26 #define NIC2_BASE_ADDR (AIPS0_BASE_ADDR + 0x0000A000)
27 #define NIC3_BASE_ADDR (AIPS0_BASE_ADDR + 0x0000B000)
28 #define NIC4_BASE_ADDR (AIPS0_BASE_ADDR + 0x0000C000)
29 #define NIC5_BASE_ADDR (AIPS0_BASE_ADDR + 0x0000D000)
30 #define NIC6_BASE_ADDR (AIPS0_BASE_ADDR + 0x0000E000)
31 #define NIC7_BASE_ADDR (AIPS0_BASE_ADDR + 0x0000F000)
32 #define AHBTZASC_BASE_ADDR (AIPS0_BASE_ADDR + 0x00010000)
33 #define TZASC_SYS0_BASE_ADDR (AIPS0_BASE_ADDR + 0x00011000)
34 #define TZASC_SYS1_BASE_ADDR (AIPS0_BASE_ADDR + 0x00012000)
35 #define TZASC_GFX_BASE_ADDR (AIPS0_BASE_ADDR + 0x00013000)
36 #define TZASC_DDR0_BASE_ADDR (AIPS0_BASE_ADDR + 0x00014000)
37 #define TZASC_DDR1_BASE_ADDR (AIPS0_BASE_ADDR + 0x00015000)
38 #define CSU_BASE_ADDR (AIPS0_BASE_ADDR + 0x00017000)
39 #define DMA0_BASE_ADDR (AIPS0_BASE_ADDR + 0x00018000)
40 #define DMA0_TCD_BASE_ADDR (AIPS0_BASE_ADDR + 0x00019000)
41 #define SEMA4_BASE_ADDR (AIPS0_BASE_ADDR + 0x0001D000)
42 #define FB_BASE_ADDR (AIPS0_BASE_ADDR + 0x0001E000)
43 #define DMA_MUX0_BASE_ADDR (AIPS0_BASE_ADDR + 0x00024000)
44 #define UART0_BASE (AIPS0_BASE_ADDR + 0x00027000)
45 #define UART1_BASE (AIPS0_BASE_ADDR + 0x00028000)
46 #define UART2_BASE (AIPS0_BASE_ADDR + 0x00029000)
47 #define UART3_BASE (AIPS0_BASE_ADDR + 0x0002A000)
48 #define SPI0_BASE_ADDR (AIPS0_BASE_ADDR + 0x0002C000)
49 #define SPI1_BASE_ADDR (AIPS0_BASE_ADDR + 0x0002D000)
50 #define SAI0_BASE_ADDR (AIPS0_BASE_ADDR + 0x0002F000)
51 #define SAI1_BASE_ADDR (AIPS0_BASE_ADDR + 0x00030000)
52 #define SAI2_BASE_ADDR (AIPS0_BASE_ADDR + 0x00031000)
53 #define SAI3_BASE_ADDR (AIPS0_BASE_ADDR + 0x00032000)
54 #define CRC_BASE_ADDR (AIPS0_BASE_ADDR + 0x00033000)
55 #define USBC0_BASE_ADDR (AIPS0_BASE_ADDR + 0x00034000)
56 #define PDB_BASE_ADDR (AIPS0_BASE_ADDR + 0x00036000)
57 #define PIT_BASE_ADDR (AIPS0_BASE_ADDR + 0x00037000)
58 #define FTM0_BASE_ADDR (AIPS0_BASE_ADDR + 0x00038000)
59 #define FTM1_BASE_ADDR (AIPS0_BASE_ADDR + 0x00039000)
60 #define ADC_BASE_ADDR (AIPS0_BASE_ADDR + 0x0003B000)
61 #define TCON0_BASE_ADDR (AIPS0_BASE_ADDR + 0x0003D000)
62 #define WDOG1_BASE_ADDR (AIPS0_BASE_ADDR + 0x0003E000)
63 #define LPTMR_BASE_ADDR (AIPS0_BASE_ADDR + 0x00040000)
64 #define RLE_BASE_ADDR (AIPS0_BASE_ADDR + 0x00042000)
65 #define MLB_BASE_ADDR (AIPS0_BASE_ADDR + 0x00043000)
66 #define QSPI0_BASE_ADDR (AIPS0_BASE_ADDR + 0x00044000)
67 #define IOMUXC_BASE_ADDR (AIPS0_BASE_ADDR + 0x00048000)
68 #define ANADIG_BASE_ADDR (AIPS0_BASE_ADDR + 0x00050000)
69 #define USB_PHY0_BASE_ADDR (AIPS0_BASE_ADDR + 0x00050800)
70 #define USB_PHY1_BASE_ADDR (AIPS0_BASE_ADDR + 0x00050C00)
71 #define SCSC_BASE_ADDR (AIPS0_BASE_ADDR + 0x00052000)
72 #define ASRC_BASE_ADDR (AIPS0_BASE_ADDR + 0x00060000)
73 #define SPDIF_BASE_ADDR (AIPS0_BASE_ADDR + 0x00061000)
74 #define ESAI_BASE_ADDR (AIPS0_BASE_ADDR + 0x00062000)
75 #define ESAI_FIFO_BASE_ADDR (AIPS0_BASE_ADDR + 0x00063000)
76 #define WDOG_BASE_ADDR (AIPS0_BASE_ADDR + 0x00065000)
77 #define I2C1_BASE_ADDR (AIPS0_BASE_ADDR + 0x00066000)
78 #define I2C2_BASE_ADDR (AIPS0_BASE_ADDR + 0x00067000)
79 #define I2C3_BASE_ADDR (AIPS0_BASE_ADDR + 0x000E6000)
80 #define I2C4_BASE_ADDR (AIPS0_BASE_ADDR + 0x000E7000)
81 #define WKUP_BASE_ADDR (AIPS0_BASE_ADDR + 0x0006A000)
82 #define CCM_BASE_ADDR (AIPS0_BASE_ADDR + 0x0006B000)
83 #define GPC_BASE_ADDR (AIPS0_BASE_ADDR + 0x0006C000)
84 #define VREG_DIG_BASE_ADDR (AIPS0_BASE_ADDR + 0x0006D000)
85 #define SRC_BASE_ADDR (AIPS0_BASE_ADDR + 0x0006E000)
86 #define CMU_BASE_ADDR (AIPS0_BASE_ADDR + 0x0006F000)
87 #define GPIO0_BASE_ADDR (AIPS0_BASE_ADDR + 0x000FF000)
88 #define GPIO1_BASE_ADDR (AIPS0_BASE_ADDR + 0x000FF040)
89 #define GPIO2_BASE_ADDR (AIPS0_BASE_ADDR + 0x000FF080)
90 #define GPIO3_BASE_ADDR (AIPS0_BASE_ADDR + 0x000FF0C0)
91 #define GPIO4_BASE_ADDR (AIPS0_BASE_ADDR + 0x000FF100)
94 #define OCOTP_BASE_ADDR (AIPS1_BASE_ADDR + 0x00025000)
95 #define DDR_BASE_ADDR (AIPS1_BASE_ADDR + 0x0002E000)
96 #define ESDHC0_BASE_ADDR (AIPS1_BASE_ADDR + 0x00031000)
97 #define ESDHC1_BASE_ADDR (AIPS1_BASE_ADDR + 0x00032000)
98 #define USBC1_BASE_ADDR (AIPS1_BASE_ADDR + 0x00034000)
99 #define ENET_BASE_ADDR (AIPS1_BASE_ADDR + 0x00050000)
100 #define ENET1_BASE_ADDR (AIPS1_BASE_ADDR + 0x00051000)
101 #define NFC_BASE_ADDR (AIPS1_BASE_ADDR + 0x00060000)
103 #define QSPI0_AMBA_BASE 0x20000000
105 /* MUX mode and PAD ctrl are in one register */
106 #define CONFIG_IOMUX_SHARE_CONF_REG
108 #define FEC_QUIRK_ENET_MAC
109 #define I2C_QUIRK_REG
111 /* MSCM interrupt rounter */
112 #define MSCM_IRSPRC_CP0_EN 1
113 #define MSCM_IRSPRC_NUM 112
116 #define DDRMC_PHY_DQ_TIMING 0x00002613
117 #define DDRMC_PHY_DQS_TIMING 0x00002615
118 #define DDRMC_PHY_CTRL 0x00210000
119 #define DDRMC_PHY_MASTER_CTRL 0x0001012a
120 #define DDRMC_PHY_SLAVE_CTRL 0x00002000
121 #define DDRMC_PHY_OFF 0x00000000
122 #define DDRMC_PHY_PROC_PAD_ODT 0x00010101
124 #define DDRMC_PHY50_DDR3_MODE (1 << 12)
125 #define DDRMC_PHY50_EN_SW_HALF_CYCLE (1 << 8)
127 #define DDRMC_CR00_DRAM_CLASS_DDR3 (0x6 << 8)
128 #define DDRMC_CR00_DRAM_CLASS_LPDDR2 (0x5 << 8)
129 #define DDRMC_CR00_START 1
130 #define DDRMC_CR02_DRAM_TINIT(v) ((v) & 0xffffff)
131 #define DDRMC_CR10_TRST_PWRON(v) (v)
132 #define DDRMC_CR11_CKE_INACTIVE(v) (v)
133 #define DDRMC_CR12_WRLAT(v) (((v) & 0x1f) << 8)
134 #define DDRMC_CR12_CASLAT_LIN(v) ((v) & 0x3f)
135 #define DDRMC_CR13_TRC(v) (((v) & 0xff) << 24)
136 #define DDRMC_CR13_TRRD(v) (((v) & 0xff) << 16)
137 #define DDRMC_CR13_TCCD(v) (((v) & 0x1f) << 8)
138 #define DDRMC_CR13_TBST_INT_INTERVAL(v) ((v) & 0x7)
139 #define DDRMC_CR14_TFAW(v) (((v) & 0x3f) << 24)
140 #define DDRMC_CR14_TRP(v) (((v) & 0x1f) << 16)
141 #define DDRMC_CR14_TWTR(v) (((v) & 0xf) << 8)
142 #define DDRMC_CR14_TRAS_MIN(v) ((v) & 0xff)
143 #define DDRMC_CR16_TMRD(v) (((v) & 0x1f) << 24)
144 #define DDRMC_CR16_TRTP(v) (((v) & 0xf) << 16)
145 #define DDRMC_CR17_TRAS_MAX(v) (((v) & 0x1ffff) << 8)
146 #define DDRMC_CR17_TMOD(v) ((v) & 0xff)
147 #define DDRMC_CR18_TCKESR(v) (((v) & 0x1f) << 8)
148 #define DDRMC_CR18_TCKE(v) ((v) & 0x7)
149 #define DDRMC_CR20_AP_EN (1 << 24)
150 #define DDRMC_CR21_TRCD_INT(v) (((v) & 0xff) << 16)
151 #define DDRMC_CR21_TRAS_LOCKOUT(v) ((v) << 8)
152 #define DDRMC_CR21_CCMAP_EN 1
153 #define DDRMC_CR22_TDAL(v) (((v) & 0x3f) << 16)
154 #define DDRMC_CR23_BSTLEN(v) (((v) & 0x7) << 24)
155 #define DDRMC_CR23_TDLL(v) ((v) & 0xffff)
156 #define DDRMC_CR24_TRP_AB(v) ((v) & 0x1f)
157 #define DDRMC_CR25_TREF_EN (1 << 16)
158 #define DDRMC_CR26_TREF(v) (((v) & 0xffff) << 16)
159 #define DDRMC_CR26_TRFC(v) ((v) & 0x3ff)
160 #define DDRMC_CR28_TREF_INT(v) ((v) & 0xffff)
161 #define DDRMC_CR29_TPDEX(v) ((v) & 0xffff)
162 #define DDRMC_CR30_TXPDLL(v) ((v) & 0xffff)
163 #define DDRMC_CR31_TXSNR(v) (((v) & 0xffff) << 16)
164 #define DDRMC_CR31_TXSR(v) ((v) & 0xffff)
165 #define DDRMC_CR33_EN_QK_SREF (1 << 16)
166 #define DDRMC_CR34_CKSRX(v) (((v) & 0xf) << 16)
167 #define DDRMC_CR34_CKSRE(v) (((v) & 0xf) << 8)
168 #define DDRMC_CR38_FREQ_CHG_EN(v) (((v) & 0x1) << 8)
169 #define DDRMC_CR39_PHY_INI_COM(v) (((v) & 0xffff) << 16)
170 #define DDRMC_CR39_PHY_INI_STA(v) (((v) & 0xff) << 8)
171 #define DDRMC_CR39_FRQ_CH_DLLOFF(v) ((v) & 0x3)
172 #define DDRMC_CR41_PHY_INI_STRT_INI_DIS 1
173 #define DDRMC_CR48_MR1_DA_0(v) (((v) & 0xffff) << 16)
174 #define DDRMC_CR48_MR0_DA_0(v) ((v) & 0xffff)
175 #define DDRMC_CR66_ZQCL(v) (((v) & 0xfff) << 16)
176 #define DDRMC_CR66_ZQINIT(v) ((v) & 0xfff)
177 #define DDRMC_CR67_ZQCS(v) ((v) & 0xfff)
178 #define DDRMC_CR69_ZQ_ON_SREF_EX(v) (((v) & 0xf) << 8)
179 #define DDRMC_CR70_REF_PER_ZQ(v) (v)
180 #define DDRMC_CR72_ZQCS_ROTATE(v) (((v) & 0x1) << 24)
181 #define DDRMC_CR73_APREBIT(v) (((v) & 0xf) << 24)
182 #define DDRMC_CR73_COL_DIFF(v) (((v) & 0x7) << 16)
183 #define DDRMC_CR73_ROW_DIFF(v) (((v) & 0x3) << 8)
184 #define DDRMC_CR74_BANKSPLT_EN (1 << 24)
185 #define DDRMC_CR74_ADDR_CMP_EN (1 << 16)
186 #define DDRMC_CR74_CMD_AGE_CNT(v) (((v) & 0xff) << 8)
187 #define DDRMC_CR74_AGE_CNT(v) ((v) & 0xff)
188 #define DDRMC_CR75_RW_PG_EN (1 << 24)
189 #define DDRMC_CR75_RW_EN (1 << 16)
190 #define DDRMC_CR75_PRI_EN (1 << 8)
191 #define DDRMC_CR75_PLEN 1
192 #define DDRMC_CR76_NQENT_ACTDIS(v) (((v) & 0x7) << 24)
193 #define DDRMC_CR76_D_RW_G_BKCN(v) (((v) & 0x3) << 16)
194 #define DDRMC_CR76_W2R_SPLT_EN (1 << 8)
195 #define DDRMC_CR76_CS_EN 1
196 #define DDRMC_CR77_CS_MAP (1 << 24)
197 #define DDRMC_CR77_DI_RD_INTLEAVE (1 << 8)
198 #define DDRMC_CR77_SWAP_EN 1
199 #define DDRMC_CR78_Q_FULLNESS(v) (((v) & 0x7) << 24)
200 #define DDRMC_CR78_BUR_ON_FLY_BIT(v) ((v) & 0xf)
201 #define DDRMC_CR79_CTLUPD_AREF(v) (((v) & 0x1) << 24)
202 #define DDRMC_CR82_INT_MASK 0x10000000
203 #define DDRMC_CR87_ODT_WR_MAPCS0(v) ((v) << 24)
204 #define DDRMC_CR87_ODT_RD_MAPCS0(v) ((v) << 16)
205 #define DDRMC_CR88_TODTL_CMD(v) (((v) & 0x1f) << 16)
206 #define DDRMC_CR89_AODT_RWSMCS(v) ((v) & 0xf)
207 #define DDRMC_CR91_R2W_SMCSDL(v) (((v) & 0x7) << 16)
208 #define DDRMC_CR96_WLMRD(v) (((v) & 0x3f) << 8)
209 #define DDRMC_CR96_WLDQSEN(v) ((v) & 0x3f)
210 #define DDRMC_CR97_WRLVL_EN (1 << 24)
211 #define DDRMC_CR98_WRLVL_DL_0(v) ((v) & 0xffff)
212 #define DDRMC_CR99_WRLVL_DL_1(v) ((v) & 0xffff)
213 #define DDRMC_CR102_RDLVL_GT_REGEN (1 << 16)
214 #define DDRMC_CR102_RDLVL_REG_EN (1 << 8)
215 #define DDRMC_CR105_RDLVL_DL_0(v) (((v) & 0xff) << 8)
216 #define DDRMC_CR106_RDLVL_GTDL_0(v) ((v) & 0xff)
217 #define DDRMC_CR110_RDLVL_DL_1(v) ((v) & 0xff)
218 #define DDRMC_CR110_RDLVL_GTDL_1(v) (((v) & 0xff) << 16)
219 #define DDRMC_CR114_RDLVL_GTDL_2(v) (((v) & 0xffff) << 8)
220 #define DDRMC_CR115_RDLVL_GTDL_2(v) ((v) & 0xff)
221 #define DDRMC_CR117_AXI0_W_PRI(v) (((v) & 0x3) << 8)
222 #define DDRMC_CR117_AXI0_R_PRI(v) ((v) & 0x3)
223 #define DDRMC_CR118_AXI1_W_PRI(v) (((v) & 0x3) << 24)
224 #define DDRMC_CR118_AXI1_R_PRI(v) (((v) & 0x3) << 16)
225 #define DDRMC_CR120_AXI0_PRI1_RPRI(v) (((v) & 0xf) << 24)
226 #define DDRMC_CR120_AXI0_PRI0_RPRI(v) (((v) & 0xf) << 16)
227 #define DDRMC_CR121_AXI0_PRI3_RPRI(v) (((v) & 0xf) << 8)
228 #define DDRMC_CR121_AXI0_PRI2_RPRI(v) ((v) & 0xf)
229 #define DDRMC_CR122_AXI1_PRI1_RPRI(v) (((v) & 0xf) << 24)
230 #define DDRMC_CR122_AXI1_PRI0_RPRI(v) (((v) & 0xf) << 16)
231 #define DDRMC_CR122_AXI0_PRIRLX(v) ((v) & 0x3ff)
232 #define DDRMC_CR123_AXI1_PRI3_RPRI(v) (((v) & 0xf) << 8)
233 #define DDRMC_CR123_AXI1_PRI2_RPRI(v) ((v) & 0xf)
234 #define DDRMC_CR123_AXI1_P_ODR_EN (1 << 16)
235 #define DDRMC_CR124_AXI1_PRIRLX(v) ((v) & 0x3ff)
236 #define DDRMC_CR126_PHY_RDLAT(v) (((v) & 0x3f) << 8)
237 #define DDRMC_CR132_WRLAT_ADJ(v) (((v) & 0x1f) << 8)
238 #define DDRMC_CR132_RDLAT_ADJ(v) ((v) & 0x3f)
239 #define DDRMC_CR137_PHYCTL_DL(v) (((v) & 0xf) << 16)
240 #define DDRMC_CR138_PHY_WRLV_MXDL(v) (((v) & 0xffff) << 16)
241 #define DDRMC_CR138_PHYDRAM_CK_EN(v) (((v) & 0x8) << 8)
242 #define DDRMC_CR139_PHY_WRLV_RESPLAT(v) (((v) & 0xff) << 24)
243 #define DDRMC_CR139_PHY_WRLV_LOAD(v) (((v) & 0xff) << 16)
244 #define DDRMC_CR139_PHY_WRLV_DLL(v) (((v) & 0xff) << 8)
245 #define DDRMC_CR139_PHY_WRLV_EN(v) ((v) & 0xff)
246 #define DDRMC_CR140_PHY_WRLV_WW(v) ((v) & 0x3ff)
247 #define DDRMC_CR143_RDLV_GAT_MXDL(v) (((v) & 0xffff) << 16)
248 #define DDRMC_CR143_RDLV_MXDL(v) ((v) & 0xffff)
249 #define DDRMC_CR144_PHY_RDLVL_RES(v) (((v) & 0xff) << 24)
250 #define DDRMC_CR144_PHY_RDLV_LOAD(v) (((v) & 0xff) << 16)
251 #define DDRMC_CR144_PHY_RDLV_DLL(v) (((v) & 0xff) << 8)
252 #define DDRMC_CR144_PHY_RDLV_EN(v) ((v) & 0xff)
253 #define DDRMC_CR145_PHY_RDLV_RR(v) ((v) & 0x3ff)
254 #define DDRMC_CR146_PHY_RDLVL_RESP(v) (v)
255 #define DDRMC_CR147_RDLV_RESP_MASK(v) ((v) & 0xfffff)
256 #define DDRMC_CR148_RDLV_GATE_RESP_MASK(v) ((v) & 0xfffff)
257 #define DDRMC_CR151_RDLV_GAT_DQ_ZERO_CNT(v) (((v) & 0xf) << 8)
258 #define DDRMC_CR151_RDLVL_DQ_ZERO_CNT(v) ((v) & 0xf)
259 #define DDRMC_CR154_PAD_ZQ_EARLY_CMP_EN_TIMER(v) (((v) & 0x1f) << 27)
260 #define DDRMC_CR154_PAD_ZQ_MODE(v) (((v) & 0x3) << 21)
261 #define DDRMC_CR154_DDR_SEL_PAD_CONTR(v) (((v) & 0x3) << 18)
262 #define DDRMC_CR154_PAD_ZQ_HW_FOR(v) (((v) & 0x1) << 14)
263 #define DDRMC_CR155_AXI0_AWCACHE (1 << 10)
264 #define DDRMC_CR155_PAD_ODT_BYTE1(v) (((v) & 0x7) << 3)
265 #define DDRMC_CR155_PAD_ODT_BYTE0(v) ((v) & 0x7)
266 #define DDRMC_CR158_TWR(v) ((v) & 0x3f)
267 #define DDRMC_CR161_ODT_EN(v) (((v) & 0x1) << 16)
268 #define DDRMC_CR161_TODTH_RD(v) (((v) & 0xf) << 8)
269 #define DDRMC_CR161_TODTH_WR(v) ((v) & 0xf)
271 /* System Reset Controller (SRC) */
272 #define SRC_SRSR_SW_RST (0x1 << 18)
273 #define SRC_SRSR_RESETB (0x1 << 7)
274 #define SRC_SRSR_JTAG_RST (0x1 << 5)
275 #define SRC_SRSR_WDOG_M4 (0x1 << 4)
276 #define SRC_SRSR_WDOG_A5 (0x1 << 3)
277 #define SRC_SRSR_POR_RST (0x1 << 0)
278 #define SRC_SBMR2_BMOD_MASK (0x3 << 24)
279 #define SRC_SBMR2_BMOD_SHIFT 24
280 #define SRC_SBMR2_BMOD_FUSES 0x0
281 #define SRC_SBMR2_BMOD_SERIAL 0x1
282 #define SRC_SBMR2_BMOD_RCON 0x2
284 /* Slow Clock Source Controller Module (SCSC) */
285 #define SCSC_SOSC_CTR_SOSC_EN 0x1
287 #if !(defined(__KERNEL_STRICT_NAMES) || defined(__ASSEMBLY__))
288 #include <asm/types.h>
290 /* System Reset Controller (SRC) */
317 /* Periodic Interrupt Timer (PIT) */
358 /* Watchdog Timer (WDOG) */
367 /* LPDDR2/DDR3 SDRAM Memory Controller (DDRMC) */
374 /* On-Chip One Time Programmable Controller (OCOTP) */
404 struct fuse_bank0_regs {
413 struct fuse_bank4_regs {
432 /* MSCM Interrupt Router */
461 #endif /* __ASSEMBLER__*/
463 #endif /* __ASM_ARCH_IMX_REGS_H__ */