]> git.sur5r.net Git - u-boot/blob - arch/arm/include/asm/imx-common/sys_proto.h
imx6: Add imx6_src_get_boot_mode
[u-boot] / arch / arm / include / asm / imx-common / sys_proto.h
1 /*
2  * (C) Copyright 2009
3  * Stefano Babic, DENX Software Engineering, sbabic@denx.de.
4  *
5  * SPDX-License-Identifier:     GPL-2.0+
6  */
7
8 #ifndef _SYS_PROTO_H_
9 #define _SYS_PROTO_H_
10
11 #include <asm/io.h>
12 #include <asm/imx-common/regs-common.h>
13 #include <common.h>
14 #include "../arch-imx/cpu.h"
15
16 #define soc_rev() (get_cpu_rev() & 0xFF)
17 #define is_soc_rev(rev) (soc_rev() == rev)
18
19 /* returns MXC_CPU_ value */
20 #define cpu_type(rev) (((rev) >> 12) & 0xff)
21 #define soc_type(rev) (((rev) >> 12) & 0xf0)
22 /* both macros return/take MXC_CPU_ constants */
23 #define get_cpu_type() (cpu_type(get_cpu_rev()))
24 #define get_soc_type() (soc_type(get_cpu_rev()))
25 #define is_cpu_type(cpu) (get_cpu_type() == cpu)
26 #define is_soc_type(soc) (get_soc_type() == soc)
27
28 #define is_mx6() (is_soc_type(MXC_SOC_MX6))
29 #define is_mx7() (is_soc_type(MXC_SOC_MX7))
30
31 #define is_mx6dqp() (is_cpu_type(MXC_CPU_MX6QP) || is_cpu_type(MXC_CPU_MX6DP))
32 #define is_mx6dq() (is_cpu_type(MXC_CPU_MX6Q) || is_cpu_type(MXC_CPU_MX6D))
33 #define is_mx6sdl() (is_cpu_type(MXC_CPU_MX6SOLO) || is_cpu_type(MXC_CPU_MX6DL))
34 #define is_mx6dl() (is_cpu_type(MXC_CPU_MX6DL))
35 #define is_mx6sx() (is_cpu_type(MXC_CPU_MX6SX))
36 #define is_mx6sl() (is_cpu_type(MXC_CPU_MX6SL))
37 #define is_mx6solo() (is_cpu_type(MXC_CPU_MX6SOLO))
38 #define is_mx6ul() (is_cpu_type(MXC_CPU_MX6UL))
39 #define is_mx6ull() (is_cpu_type(MXC_CPU_MX6ULL))
40 #define is_mx6sll() (is_cpu_type(MXC_CPU_MX6SLL))
41
42 #define is_mx7ulp() (is_cpu_type(MXC_CPU_MX7ULP))
43
44 #ifdef CONFIG_MX6
45 #define IMX6_SRC_GPR10_BMODE            BIT(28)
46
47 static inline u8 imx6_is_bmode_from_gpr9(void)
48 {
49         struct src *psrc = (struct src *)SRC_BASE_ADDR;
50
51         return readl(&psrc->gpr10) & IMX6_SRC_GPR10_BMODE;
52 }
53
54 u32 imx6_src_get_boot_mode(void);
55 #endif /* CONFIG_MX6 */
56
57 u32 get_nr_cpus(void);
58 u32 get_cpu_rev(void);
59 u32 get_cpu_speed_grade_hz(void);
60 u32 get_cpu_temp_grade(int *minc, int *maxc);
61 const char *get_imx_type(u32 imxtype);
62 u32 imx_ddr_size(void);
63 void sdelay(unsigned long);
64 void set_chipselect_size(int const);
65
66 void init_aips(void);
67 void init_src(void);
68 void imx_set_wdog_powerdown(bool enable);
69
70 /*
71  * Initializes on-chip ethernet controllers.
72  * to override, implement board_eth_init()
73  */
74 int fecmxc_initialize(bd_t *bis);
75 u32 get_ahb_clk(void);
76 u32 get_periph_clk(void);
77
78 void lcdif_power_down(void);
79
80 int mxs_reset_block(struct mxs_register_32 *reg);
81 int mxs_wait_mask_set(struct mxs_register_32 *reg, u32 mask, u32 timeout);
82 int mxs_wait_mask_clr(struct mxs_register_32 *reg, u32 mask, u32 timeout);
83 #endif