]> git.sur5r.net Git - u-boot/blob - arch/arm/mach-at91/include/mach/at91sam9g45.h
SPDX: Convert all of our single license tags to Linux Kernel style
[u-boot] / arch / arm / mach-at91 / include / mach / at91sam9g45.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Chip-specific header file for the AT91SAM9M1x family
4  *
5  * (C) 2008 Atmel Corporation.
6  *
7  * Definitions for the SoC:
8  * AT91SAM9G45
9  */
10
11 #ifndef AT91SAM9G45_H
12 #define AT91SAM9G45_H
13
14 /*
15  * Peripheral identifiers/interrupts.
16  */
17 #define ATMEL_ID_FIQ    0       /* Advanced Interrupt Controller (FIQ) */
18 #define ATMEL_ID_SYS    1       /* System Controller Interrupt */
19 #define ATMEL_ID_PIOA   2       /* Parallel I/O Controller A */
20 #define ATMEL_ID_PIOB   3       /* Parallel I/O Controller B */
21 #define ATMEL_ID_PIOC   4       /* Parallel I/O Controller C */
22 #define ATMEL_ID_PIODE  5       /* Parallel I/O Controller D and E */
23 #define ATMEL_ID_TRNG   6       /* True Random Number Generator */
24 #define ATMEL_ID_USART0 7       /* USART 0 */
25 #define ATMEL_ID_USART1 8       /* USART 1 */
26 #define ATMEL_ID_USART2 9       /* USART 2 */
27 #define ATMEL_ID_USART3 10      /* USART 3 */
28 #define ATMEL_ID_MCI0   11      /* High Speed Multimedia Card Interface 0 */
29 #define ATMEL_ID_TWI0   12      /* Two-Wire Interface 0 */
30 #define ATMEL_ID_TWI1   13      /* Two-Wire Interface 1 */
31 #define ATMEL_ID_SPI0   14      /* Serial Peripheral Interface 0 */
32 #define ATMEL_ID_SPI1   15      /* Serial Peripheral Interface 1 */
33 #define ATMEL_ID_SSC0   16      /* Synchronous Serial Controller 0 */
34 #define ATMEL_ID_SSC1   17      /* Synchronous Serial Controller 1 */
35 #define ATMEL_ID_TCB    18      /* Timer Counter 0, 1, 2, 3, 4 and 5 */
36 #define ATMEL_ID_PWMC   19      /* Pulse Width Modulation Controller */
37 #define ATMEL_ID_TSC    20      /* Touch Screen ADC Controller */
38 #define ATMEL_ID_DMA    21      /* DMA Controller */
39 #define ATMEL_ID_UHPHS  22      /* USB Host High Speed */
40 #define ATMEL_ID_LCDC   23      /* LCD Controller */
41 #define ATMEL_ID_AC97C  24      /* AC97 Controller */
42 #define ATMEL_ID_EMAC   25      /* Ethernet MAC */
43 #define ATMEL_ID_ISI    26      /* Image Sensor Interface */
44 #define ATMEL_ID_UDPHS  27      /* USB Device High Speed */
45 #define ATMEL_ID_AESTDESSHA 28  /* AES + T-DES + SHA */
46 #define ATMEL_ID_MCI1   29      /* High Speed Multimedia Card Interface 1 */
47 #define ATMEL_ID_VDEC   30      /* Video Decoder */
48 #define ATMEL_ID_IRQ0   31      /* Advanced Interrupt Controller */
49
50 /*
51  * User Peripherals physical base addresses.
52  */
53 #define ATMEL_BASE_UDPHS        0xfff78000
54 #define ATMEL_BASE_TC0          0xfff7c000
55 #define ATMEL_BASE_TC1          0xfff7c040
56 #define ATMEL_BASE_TC2          0xfff7c080
57 #define ATMEL_BASE_MCI0         0xfff80000
58 #define ATMEL_BASE_TWI0         0xfff84000
59 #define ATMEL_BASE_TWI1         0xfff88000
60 #define ATMEL_BASE_USART0       0xfff8c000
61 #define ATMEL_BASE_USART1       0xfff90000
62 #define ATMEL_BASE_USART2       0xfff94000
63 #define ATMEL_BASE_USART3       0xfff98000
64 #define ATMEL_BASE_SSC0         0xfff9c000
65 #define ATMEL_BASE_SSC1         0xfffa0000
66 #define ATMEL_BASE_SPI0         0xfffa4000
67 #define ATMEL_BASE_SPI1         0xfffa8000
68 #define ATMEL_BASE_AC97C        0xfffac000
69 #define ATMEL_BASE_TSC          0xfffb0000
70 #define ATMEL_BASE_ISI          0xfffb4000
71 #define ATMEL_BASE_PWMC         0xfffb8000
72 #define ATMEL_BASE_EMAC         0xfffbc000
73 #define ATMEL_BASE_AES          0xfffc0000
74 #define ATMEL_BASE_TDES         0xfffc4000
75 #define ATMEL_BASE_SHA          0xfffc8000
76 #define ATMEL_BASE_TRNG         0xfffcc000
77 #define ATMEL_BASE_MCI1         0xfffd0000
78 #define ATMEL_BASE_TC3          0xfffd4000
79 #define ATMEL_BASE_TC4          0xfffd4040
80 #define ATMEL_BASE_TC5          0xfffd4080
81 /* Reserved:    0xfffd8000 - 0xffffe1ff */
82
83 /*
84  * System Peripherals physical base addresses.
85  */
86 #define ATMEL_BASE_SYS          0xffffe200
87 #define ATMEL_BASE_ECC          0xffffe200
88 #define ATMEL_BASE_DDRSDRC1     0xffffe400
89 #define ATMEL_BASE_DDRSDRC0     0xffffe600
90 #define ATMEL_BASE_SMC          0xffffe800
91 #define ATMEL_BASE_MATRIX       0xffffea00
92 #define ATMEL_BASE_DMA          0xffffec00
93 #define ATMEL_BASE_DBGU         0xffffee00
94 #define ATMEL_BASE_AIC          0xfffff000
95 #define ATMEL_BASE_PIOA         0xfffff200
96 #define ATMEL_BASE_PIOB         0xfffff400
97 #define ATMEL_BASE_PIOC         0xfffff600
98 #define ATMEL_BASE_PIOD         0xfffff800
99 #define ATMEL_BASE_PIOE         0xfffffa00
100 #define ATMEL_BASE_PMC          0xfffffc00
101 #define ATMEL_BASE_RSTC         0xfffffd00
102 #define ATMEL_BASE_SHDWN        0xfffffd10
103 #define ATMEL_BASE_RTT          0xfffffd20
104 #define ATMEL_BASE_PIT          0xfffffd30
105 #define ATMEL_BASE_WDT          0xfffffd40
106 #define ATMEL_BASE_SCKCR        0xfffffd50
107 #define ATMEL_BASE_GPBR         0xfffffd60
108 #define ATMEL_BASE_RTC          0xfffffdb0
109 /* Reserved:    0xfffffdc0 - 0xffffffff */
110
111 /*
112  * Internal Memory.
113  */
114 #define ATMEL_BASE_SRAM         0x00300000      /* Internal SRAM base address */
115 #define ATMEL_BASE_ROM          0x00400000      /* Internal ROM base address */
116 #define ATMEL_BASE_LCDC         0x00500000      /* LCD Controller */
117 #define ATMEL_BASE_UDPHS_FIFO   0x00600000      /* USB Device HS controller */
118 #define ATMEL_BASE_HCI          0x00700000      /* USB Host controller (OHCI) */
119 #define ATMEL_BASE_EHCI         0x00800000      /* USB Host controller (EHCI) */
120 #define ATMEL_BASE_VDEC         0x00900000      /* Video Decoder Controller */
121
122 /*
123  * External memory
124  */
125 #define ATMEL_BASE_CS0          0x10000000
126 #define ATMEL_BASE_CS1          0x20000000
127 #define ATMEL_BASE_CS2          0x30000000
128 #define ATMEL_BASE_CS3          0x40000000
129 #define ATMEL_BASE_CS4          0x50000000
130 #define ATMEL_BASE_CS5          0x60000000
131 #define ATMEL_BASE_CS6          0x70000000
132 #define ATMEL_BASE_CS7          0x80000000
133
134 /* Timer */
135 #define CONFIG_SYS_TIMER_COUNTER        0xfffffd3c
136
137 /*
138  * Other misc defines
139  */
140 #define ATMEL_PIO_PORTS         5               /* this SoCs has 5 PIO */
141 #define ATMEL_BASE_PIO          ATMEL_BASE_PIOA
142 #define ATMEL_PMC_UHP           AT91SAM926x_PMC_UHP
143 #define ATMEL_ID_UHP            ATMEL_ID_UHPHS
144 /*
145  * Cpu Name
146  */
147 #define ATMEL_CPU_NAME          "AT91SAM9G45"
148
149 #endif