2 * (C) Copyright 2010 Samsung Electronics
3 * Minkyu Kang <mk7.kang@samsung.com>
5 * SPDX-License-Identifier: GPL-2.0+
8 #ifndef __ASM_ARCH_GPIO_H
9 #define __ASM_ARCH_GPIO_H
12 struct s5p_gpio_bank {
18 unsigned int pdn_pull;
19 unsigned char res1[8];
22 /* GPIO pins per bank */
23 #define GPIO_PER_BANK 8
25 /* A list of valid GPIO numbers for the asm-generic/gpio.h interface */
26 enum exynos4_gpio_pin {
27 /* GPIO_PART1_STARTS */
28 EXYNOS4_GPIO_A00, /* 0 */
36 EXYNOS4_GPIO_A10, /* 8 */
44 EXYNOS4_GPIO_B0, /* 16 0x10 */
52 EXYNOS4_GPIO_C00, /* 24 0x18 */
60 EXYNOS4_GPIO_C10, /* 32 0x20*/
68 EXYNOS4_GPIO_D00, /* 40 0x28 */
76 EXYNOS4_GPIO_D10, /* 48 0x30 */
84 EXYNOS4_GPIO_E00, /* 56 0x38 */
92 EXYNOS4_GPIO_E10, /* 64 0x40 */
100 EXYNOS4_GPIO_E20, /* 72 0x48 */
108 EXYNOS4_GPIO_E30, /* 80 0x50 */
116 EXYNOS4_GPIO_E40, /* 88 0x58 */
124 EXYNOS4_GPIO_F00, /* 96 0x60 */
132 EXYNOS4_GPIO_F10, /* 104 0x68 */
140 EXYNOS4_GPIO_F20, /* 112 0x70 */
148 EXYNOS4_GPIO_F30, /* 120 0x78 */
157 /* GPIO_PART2_STARTS */
158 EXYNOS4_GPIO_MAX_PORT_PART_1, /* 128 0x80 */
159 EXYNOS4_GPIO_J00 = EXYNOS4_GPIO_MAX_PORT_PART_1,
167 EXYNOS4_GPIO_J10, /* 136 0x88 */
175 EXYNOS4_GPIO_K00, /* 144 0x90 */
183 EXYNOS4_GPIO_K10, /* 152 0x98 */
191 EXYNOS4_GPIO_K20, /* 160 0xA0 */
199 EXYNOS4_GPIO_K30, /* 168 0xA8 */
207 EXYNOS4_GPIO_L00, /* 176 0xB0 */
215 EXYNOS4_GPIO_L10, /* 184 0xB8 */
223 EXYNOS4_GPIO_L20, /* 192 0xC0 */
231 EXYNOS4_GPIO_Y00, /* 200 0xC8 */
239 EXYNOS4_GPIO_Y10, /* 208 0xD0 */
247 EXYNOS4_GPIO_Y20, /* 216 0xD8 */
255 EXYNOS4_GPIO_Y30, /* 224 0xE0 */
263 EXYNOS4_GPIO_Y40, /* 232 0xE8 */
271 EXYNOS4_GPIO_Y50, /* 240 0xF0 */
279 EXYNOS4_GPIO_Y60, /* 248 0xF8 */
288 /* GPIO_PART2_1 STARTS */
289 EXYNOS4_GPIO_MAX_PORT_PART_2_0, /* 256 0x100 */
290 EXYNOS4_GPIO_X00 = EXYNOS4_GPIO_MAX_PORT_PART_2_0,
298 EXYNOS4_GPIO_X10, /* 264 0x108 */
306 EXYNOS4_GPIO_X20, /* 272 0x110 */
314 EXYNOS4_GPIO_X30, /* 280 0x118 */
323 /* GPIO_PART3_STARTS */
324 EXYNOS4_GPIO_MAX_PORT_PART_2_1, /* 288 0x120 */
325 EXYNOS4_GPIO_Z0 = EXYNOS4_GPIO_MAX_PORT_PART_2_1,
334 EXYNOS4_GPIO_MAX_PORT
337 enum exynos4X12_gpio_pin {
338 /* EXYNOS4X12_GPIO_PART1_0 starts here */
339 EXYNOS4X12_GPIO_A00, /* 0 */
347 EXYNOS4X12_GPIO_A10, /* 8 */
355 EXYNOS4X12_GPIO_B0, /* 16 0x10 */
363 EXYNOS4X12_GPIO_C00, /* 24 0x18 */
371 EXYNOS4X12_GPIO_C10, /* 32 0x20 */
379 EXYNOS4X12_GPIO_D00, /* 40 0x28 */
387 EXYNOS4X12_GPIO_D10, /* 48 0x30 */
395 EXYNOS4X12_GPIO_MAX_PORT_PART_1_0, /* 56 0x38 */
396 /* EXYNOS4X12_GPIO_PART1_1 starts here */
397 EXYNOS4X12_GPIO_F00 = EXYNOS4X12_GPIO_MAX_PORT_PART_1_0,
405 EXYNOS4X12_GPIO_F10, /* 64 0x40 */
413 EXYNOS4X12_GPIO_F20, /* 72 0x48 */
421 EXYNOS4X12_GPIO_F30, /* 80 0x50 */
429 EXYNOS4X12_GPIO_MAX_PORT_PART_1_1, /* 88 0x58 */
430 /* EXYNOS4X12_GPIO_PART1_2 starts here */
431 EXYNOS4X12_GPIO_J00 = EXYNOS4X12_GPIO_MAX_PORT_PART_1_1,
439 EXYNOS4X12_GPIO_J10, /* 96 0x60 */
449 * EXYNOS4X12_GPIO_PART2_0 is not used
450 * EXYNOS4X12_GPIO_PART2_1 starts here
452 EXYNOS4X12_GPIO_MAX_PORT_PART_1_2, /* 104 0x66 */
453 EXYNOS4X12_GPIO_K00 = EXYNOS4X12_GPIO_MAX_PORT_PART_1_2,
461 EXYNOS4X12_GPIO_K10, /* 112 0x70 */
469 EXYNOS4X12_GPIO_K20, /* 120 0x78 */
477 EXYNOS4X12_GPIO_K30, /* 128 0x80 */
485 EXYNOS4X12_GPIO_L00, /* 136 0x88 */
493 EXYNOS4X12_GPIO_L10, /* 144 0x90 */
501 EXYNOS4X12_GPIO_L20, /* 152 0x98 */
509 EXYNOS4X12_GPIO_Y00, /* 160 0xa0 */
517 EXYNOS4X12_GPIO_Y10, /* 168 0xa8 */
525 EXYNOS4X12_GPIO_Y20, /* 176 0xb0 */
533 EXYNOS4X12_GPIO_Y30, /* 184 0xb8 */
541 EXYNOS4X12_GPIO_Y40, /* 192 0xc0 */
549 EXYNOS4X12_GPIO_Y50, /* 200 0xc8 */
557 EXYNOS4X12_GPIO_Y60, /* 208 0xd0 */
565 EXYNOS4X12_GPIO_MAX_PORT_PART_2_1, /* 216 0xd8 */
566 /* EXYNOS4X12_GPIO_PART2_2 starts here */
567 EXYNOS4X12_GPIO_M00 = EXYNOS4X12_GPIO_MAX_PORT_PART_2_1,
575 EXYNOS4X12_GPIO_M10, /* 224 0xe0 */
583 EXYNOS4X12_GPIO_M20, /* 232 0xe8 */
591 EXYNOS4X12_GPIO_M30, /* 240 0xf0 */
599 EXYNOS4X12_GPIO_M40, /* 248 0xf8 */
607 EXYNOS4X12_GPIO_MAX_PORT_PART_2_2, /* 256 0x100 */
608 /* EXYNOS4X12_GPIO_PART2_3 starts here */
609 EXYNOS4X12_GPIO_X00 = EXYNOS4X12_GPIO_MAX_PORT_PART_2_2,
617 EXYNOS4X12_GPIO_X10, /* 264 0x108 */
625 EXYNOS4X12_GPIO_X20, /* 272 0x110 */
633 EXYNOS4X12_GPIO_X30, /* 280 0x118 */
642 /* EXYNOS4X12_GPIO_PART3 starts here */
643 EXYNOS4X12_GPIO_MAX_PORT_PART_2_3, /* 288 0x120 */
644 EXYNOS4X12_GPIO_Z0 = EXYNOS4X12_GPIO_MAX_PORT_PART_2_3,
653 /* EXYNOS4X12_GPIO_PART4 starts here */
654 EXYNOS4X12_GPIO_MAX_PORT_PART_3,/* 296 0x128 */
655 EXYNOS4X12_GPIO_V00 = EXYNOS4X12_GPIO_MAX_PORT_PART_3,
663 EXYNOS4X12_GPIO_V10, /* 304 0x130 */
671 EXYNOS4X12_GPIO_V20, /* 312 0x138 */
679 EXYNOS4X12_GPIO_V30, /* 320 0x140 */
687 EXYNOS4X12_GPIO_V40, /* 328 0x148 */
696 EXYNOS4X12_GPIO_MAX_PORT
699 enum exynos5_gpio_pin {
700 /* GPIO_PART1_STARTS */
701 EXYNOS5_GPIO_A00, /* 0 */
709 EXYNOS5_GPIO_A10, /* 8 */
717 EXYNOS5_GPIO_A20, /* 16 0x10 */
725 EXYNOS5_GPIO_B00, /* 24 0x18 */
733 EXYNOS5_GPIO_B10, /* 32 0x20 */
741 EXYNOS5_GPIO_B20, /* 40 0x28 */
749 EXYNOS5_GPIO_B30, /* 48 0x39 */
757 EXYNOS5_GPIO_C00, /* 56 0x38 */
765 EXYNOS5_GPIO_C10, /* 64 0x40 */
773 EXYNOS5_GPIO_C20, /* 72 0x48 */
781 EXYNOS5_GPIO_C30, /* 80 0x50 */
789 EXYNOS5_GPIO_D00, /* 88 0x58 */
797 EXYNOS5_GPIO_D10, /* 96 0x60 */
805 EXYNOS5_GPIO_Y00, /* 104 0x68 */
813 EXYNOS5_GPIO_Y10, /* 112 0x70 */
821 EXYNOS5_GPIO_Y20, /* 120 0x78 */
829 EXYNOS5_GPIO_Y30, /* 128 0x80 */
837 EXYNOS5_GPIO_Y40, /* 136 0x88 */
845 EXYNOS5_GPIO_Y50, /* 144 0x90 */
853 EXYNOS5_GPIO_Y60, /* 152 0x98 */
862 /* GPIO_PART2_STARTS */
863 EXYNOS5_GPIO_MAX_PORT_PART_1, /* 160 0xa0 */
864 EXYNOS5_GPIO_C40 = EXYNOS5_GPIO_MAX_PORT_PART_1,
873 /* GPIO_PART3_STARTS */
874 EXYNOS5_GPIO_MAX_PORT_PART_2, /* 168 0xa8 */
875 EXYNOS5_GPIO_X00 = EXYNOS5_GPIO_MAX_PORT_PART_2,
883 EXYNOS5_GPIO_X10, /* 176 0xb0 */
891 EXYNOS5_GPIO_X20, /* 184 0xb8 */
899 EXYNOS5_GPIO_X30, /* 192 0xc0 */
908 /* GPIO_PART4_STARTS */
909 EXYNOS5_GPIO_MAX_PORT_PART_3, /* 200 0xc8 */
910 EXYNOS5_GPIO_E00 = EXYNOS5_GPIO_MAX_PORT_PART_3,
918 EXYNOS5_GPIO_E10, /* 208 0xd0 */
926 EXYNOS5_GPIO_F00, /* 216 0xd8 */
934 EXYNOS5_GPIO_F10, /* 224 0xe0 */
942 EXYNOS5_GPIO_G00, /* 232 0xe8 */
950 EXYNOS5_GPIO_G10, /* 240 0xf0 */
958 EXYNOS5_GPIO_G20, /* 248 0xf8 */
966 EXYNOS5_GPIO_H00, /* 256 0x100 */
974 EXYNOS5_GPIO_H10, /* 264 0x108 */
983 /* GPIO_PART4_STARTS */
984 EXYNOS5_GPIO_MAX_PORT_PART_4, /* 272 0x110 */
985 EXYNOS5_GPIO_V00 = EXYNOS5_GPIO_MAX_PORT_PART_4,
993 EXYNOS5_GPIO_V10, /* 280 0x118 */
1002 /* GPIO_PART5_STARTS */
1003 EXYNOS5_GPIO_MAX_PORT_PART_5, /* 288 0x120 */
1004 EXYNOS5_GPIO_V20 = EXYNOS5_GPIO_MAX_PORT_PART_5,
1012 EXYNOS5_GPIO_V30, /* 296 0x128 */
1021 /* GPIO_PART6_STARTS */
1022 EXYNOS5_GPIO_MAX_PORT_PART_6, /* 304 0x130 */
1023 EXYNOS5_GPIO_V40 = EXYNOS5_GPIO_MAX_PORT_PART_6,
1032 /* GPIO_PART7_STARTS */ /* 312 0x138 */
1033 EXYNOS5_GPIO_MAX_PORT_PART_7,
1034 EXYNOS5_GPIO_Z0 = EXYNOS5_GPIO_MAX_PORT_PART_7,
1041 EXYNOS5_GPIO_MAX_PORT
1044 enum exynos5420_gpio_pin {
1045 /* GPIO_PART1_STARTS */
1046 EXYNOS5420_GPIO_A00, /* 0 */
1047 EXYNOS5420_GPIO_A01,
1048 EXYNOS5420_GPIO_A02,
1049 EXYNOS5420_GPIO_A03,
1050 EXYNOS5420_GPIO_A04,
1051 EXYNOS5420_GPIO_A05,
1052 EXYNOS5420_GPIO_A06,
1053 EXYNOS5420_GPIO_A07,
1054 EXYNOS5420_GPIO_A10, /* 8 */
1055 EXYNOS5420_GPIO_A11,
1056 EXYNOS5420_GPIO_A12,
1057 EXYNOS5420_GPIO_A13,
1058 EXYNOS5420_GPIO_A14,
1059 EXYNOS5420_GPIO_A15,
1060 EXYNOS5420_GPIO_A16,
1061 EXYNOS5420_GPIO_A17,
1062 EXYNOS5420_GPIO_A20, /* 16 0x10 */
1063 EXYNOS5420_GPIO_A21,
1064 EXYNOS5420_GPIO_A22,
1065 EXYNOS5420_GPIO_A23,
1066 EXYNOS5420_GPIO_A24,
1067 EXYNOS5420_GPIO_A25,
1068 EXYNOS5420_GPIO_A26,
1069 EXYNOS5420_GPIO_A27,
1070 EXYNOS5420_GPIO_B00, /* 24 0x18 */
1071 EXYNOS5420_GPIO_B01,
1072 EXYNOS5420_GPIO_B02,
1073 EXYNOS5420_GPIO_B03,
1074 EXYNOS5420_GPIO_B04,
1075 EXYNOS5420_GPIO_B05,
1076 EXYNOS5420_GPIO_B06,
1077 EXYNOS5420_GPIO_B07,
1078 EXYNOS5420_GPIO_B10, /* 32 0x20 */
1079 EXYNOS5420_GPIO_B11,
1080 EXYNOS5420_GPIO_B12,
1081 EXYNOS5420_GPIO_B13,
1082 EXYNOS5420_GPIO_B14,
1083 EXYNOS5420_GPIO_B15,
1084 EXYNOS5420_GPIO_B16,
1085 EXYNOS5420_GPIO_B17,
1086 EXYNOS5420_GPIO_B20, /* 40 0x28 */
1087 EXYNOS5420_GPIO_B21,
1088 EXYNOS5420_GPIO_B22,
1089 EXYNOS5420_GPIO_B23,
1090 EXYNOS5420_GPIO_B24,
1091 EXYNOS5420_GPIO_B25,
1092 EXYNOS5420_GPIO_B26,
1093 EXYNOS5420_GPIO_B27,
1094 EXYNOS5420_GPIO_B30, /* 48 0x30 */
1095 EXYNOS5420_GPIO_B31,
1096 EXYNOS5420_GPIO_B32,
1097 EXYNOS5420_GPIO_B33,
1098 EXYNOS5420_GPIO_B34,
1099 EXYNOS5420_GPIO_B35,
1100 EXYNOS5420_GPIO_B36,
1101 EXYNOS5420_GPIO_B37,
1102 EXYNOS5420_GPIO_B40, /* 56 0x38 */
1103 EXYNOS5420_GPIO_B41,
1104 EXYNOS5420_GPIO_B42,
1105 EXYNOS5420_GPIO_B43,
1106 EXYNOS5420_GPIO_B44,
1107 EXYNOS5420_GPIO_B45,
1108 EXYNOS5420_GPIO_B46,
1109 EXYNOS5420_GPIO_B47,
1110 EXYNOS5420_GPIO_H00, /* 64 0x40 */
1111 EXYNOS5420_GPIO_H01,
1112 EXYNOS5420_GPIO_H02,
1113 EXYNOS5420_GPIO_H03,
1114 EXYNOS5420_GPIO_H04,
1115 EXYNOS5420_GPIO_H05,
1116 EXYNOS5420_GPIO_H06,
1117 EXYNOS5420_GPIO_H07,
1119 /* GPIO PART 2 STARTS*/
1120 EXYNOS5420_GPIO_MAX_PORT_PART_1,/* 72 0x48 */
1121 EXYNOS5420_GPIO_Y70 = EXYNOS5420_GPIO_MAX_PORT_PART_1,
1122 EXYNOS5420_GPIO_Y71,
1123 EXYNOS5420_GPIO_Y72,
1124 EXYNOS5420_GPIO_Y73,
1125 EXYNOS5420_GPIO_Y74,
1126 EXYNOS5420_GPIO_Y75,
1127 EXYNOS5420_GPIO_Y76,
1128 EXYNOS5420_GPIO_Y77,
1130 /* GPIO PART 3 STARTS*/
1131 EXYNOS5420_GPIO_MAX_PORT_PART_2,/* 80 0x50 */
1132 EXYNOS5420_GPIO_X00 = EXYNOS5420_GPIO_MAX_PORT_PART_2,
1133 EXYNOS5420_GPIO_X01,
1134 EXYNOS5420_GPIO_X02,
1135 EXYNOS5420_GPIO_X03,
1136 EXYNOS5420_GPIO_X04,
1137 EXYNOS5420_GPIO_X05,
1138 EXYNOS5420_GPIO_X06,
1139 EXYNOS5420_GPIO_X07,
1140 EXYNOS5420_GPIO_X10, /* 88 0x58 */
1141 EXYNOS5420_GPIO_X11,
1142 EXYNOS5420_GPIO_X12,
1143 EXYNOS5420_GPIO_X13,
1144 EXYNOS5420_GPIO_X14,
1145 EXYNOS5420_GPIO_X15,
1146 EXYNOS5420_GPIO_X16,
1147 EXYNOS5420_GPIO_X17,
1148 EXYNOS5420_GPIO_X20, /* 96 0x60 */
1149 EXYNOS5420_GPIO_X21,
1150 EXYNOS5420_GPIO_X22,
1151 EXYNOS5420_GPIO_X23,
1152 EXYNOS5420_GPIO_X24,
1153 EXYNOS5420_GPIO_X25,
1154 EXYNOS5420_GPIO_X26,
1155 EXYNOS5420_GPIO_X27,
1156 EXYNOS5420_GPIO_X30, /* 104 0x68 */
1157 EXYNOS5420_GPIO_X31,
1158 EXYNOS5420_GPIO_X32,
1159 EXYNOS5420_GPIO_X33,
1160 EXYNOS5420_GPIO_X34,
1161 EXYNOS5420_GPIO_X35,
1162 EXYNOS5420_GPIO_X36,
1163 EXYNOS5420_GPIO_X37,
1165 /* GPIO PART 4 STARTS*/
1166 EXYNOS5420_GPIO_MAX_PORT_PART_3,/* 112 0x70 */
1167 EXYNOS5420_GPIO_C00 = EXYNOS5420_GPIO_MAX_PORT_PART_3,
1168 EXYNOS5420_GPIO_C01,
1169 EXYNOS5420_GPIO_C02,
1170 EXYNOS5420_GPIO_C03,
1171 EXYNOS5420_GPIO_C04,
1172 EXYNOS5420_GPIO_C05,
1173 EXYNOS5420_GPIO_C06,
1174 EXYNOS5420_GPIO_C07,
1175 EXYNOS5420_GPIO_C10, /* 120 0x78 */
1176 EXYNOS5420_GPIO_C11,
1177 EXYNOS5420_GPIO_C12,
1178 EXYNOS5420_GPIO_C13,
1179 EXYNOS5420_GPIO_C14,
1180 EXYNOS5420_GPIO_C15,
1181 EXYNOS5420_GPIO_C16,
1182 EXYNOS5420_GPIO_C17,
1183 EXYNOS5420_GPIO_C20, /* 128 0x80 */
1184 EXYNOS5420_GPIO_C21,
1185 EXYNOS5420_GPIO_C22,
1186 EXYNOS5420_GPIO_C23,
1187 EXYNOS5420_GPIO_C24,
1188 EXYNOS5420_GPIO_C25,
1189 EXYNOS5420_GPIO_C26,
1190 EXYNOS5420_GPIO_C27,
1191 EXYNOS5420_GPIO_C30, /* 136 0x88 */
1192 EXYNOS5420_GPIO_C31,
1193 EXYNOS5420_GPIO_C32,
1194 EXYNOS5420_GPIO_C33,
1195 EXYNOS5420_GPIO_C34,
1196 EXYNOS5420_GPIO_C35,
1197 EXYNOS5420_GPIO_C36,
1198 EXYNOS5420_GPIO_C37,
1199 EXYNOS5420_GPIO_C40, /* 144 0x90 */
1200 EXYNOS5420_GPIO_C41,
1201 EXYNOS5420_GPIO_C42,
1202 EXYNOS5420_GPIO_C43,
1203 EXYNOS5420_GPIO_C44,
1204 EXYNOS5420_GPIO_C45,
1205 EXYNOS5420_GPIO_C46,
1206 EXYNOS5420_GPIO_C47,
1207 EXYNOS5420_GPIO_D10, /* 152 0x98 */
1208 EXYNOS5420_GPIO_D11,
1209 EXYNOS5420_GPIO_D12,
1210 EXYNOS5420_GPIO_D13,
1211 EXYNOS5420_GPIO_D14,
1212 EXYNOS5420_GPIO_D15,
1213 EXYNOS5420_GPIO_D16,
1214 EXYNOS5420_GPIO_D17,
1215 EXYNOS5420_GPIO_Y00, /* 160 0xa0 */
1216 EXYNOS5420_GPIO_Y01,
1217 EXYNOS5420_GPIO_Y02,
1218 EXYNOS5420_GPIO_Y03,
1219 EXYNOS5420_GPIO_Y04,
1220 EXYNOS5420_GPIO_Y05,
1221 EXYNOS5420_GPIO_Y06,
1222 EXYNOS5420_GPIO_Y07,
1223 EXYNOS5420_GPIO_Y10, /* 168 0xa8 */
1224 EXYNOS5420_GPIO_Y11,
1225 EXYNOS5420_GPIO_Y12,
1226 EXYNOS5420_GPIO_Y13,
1227 EXYNOS5420_GPIO_Y14,
1228 EXYNOS5420_GPIO_Y15,
1229 EXYNOS5420_GPIO_Y16,
1230 EXYNOS5420_GPIO_Y17,
1231 EXYNOS5420_GPIO_Y20, /* 176 0xb0 */
1232 EXYNOS5420_GPIO_Y21,
1233 EXYNOS5420_GPIO_Y22,
1234 EXYNOS5420_GPIO_Y23,
1235 EXYNOS5420_GPIO_Y24,
1236 EXYNOS5420_GPIO_Y25,
1237 EXYNOS5420_GPIO_Y26,
1238 EXYNOS5420_GPIO_Y27,
1239 EXYNOS5420_GPIO_Y30, /* 184 0xb8 */
1240 EXYNOS5420_GPIO_Y31,
1241 EXYNOS5420_GPIO_Y32,
1242 EXYNOS5420_GPIO_Y33,
1243 EXYNOS5420_GPIO_Y34,
1244 EXYNOS5420_GPIO_Y35,
1245 EXYNOS5420_GPIO_Y36,
1246 EXYNOS5420_GPIO_Y37,
1247 EXYNOS5420_GPIO_Y40, /* 192 0xc0 */
1248 EXYNOS5420_GPIO_Y41,
1249 EXYNOS5420_GPIO_Y42,
1250 EXYNOS5420_GPIO_Y43,
1251 EXYNOS5420_GPIO_Y44,
1252 EXYNOS5420_GPIO_Y45,
1253 EXYNOS5420_GPIO_Y46,
1254 EXYNOS5420_GPIO_Y47,
1255 EXYNOS5420_GPIO_Y50, /* 200 0xc8 */
1256 EXYNOS5420_GPIO_Y51,
1257 EXYNOS5420_GPIO_Y52,
1258 EXYNOS5420_GPIO_Y53,
1259 EXYNOS5420_GPIO_Y54,
1260 EXYNOS5420_GPIO_Y55,
1261 EXYNOS5420_GPIO_Y56,
1262 EXYNOS5420_GPIO_Y57,
1263 EXYNOS5420_GPIO_Y60, /* 208 0xd0 */
1264 EXYNOS5420_GPIO_Y61,
1265 EXYNOS5420_GPIO_Y62,
1266 EXYNOS5420_GPIO_Y63,
1267 EXYNOS5420_GPIO_Y64,
1268 EXYNOS5420_GPIO_Y65,
1269 EXYNOS5420_GPIO_Y66,
1270 EXYNOS5420_GPIO_Y67,
1272 /* GPIO_PART5_STARTS */
1273 EXYNOS5420_GPIO_MAX_PORT_PART_4,/* 216 0xd8 */
1274 EXYNOS5420_GPIO_E00 = EXYNOS5420_GPIO_MAX_PORT_PART_4,
1275 EXYNOS5420_GPIO_E01,
1276 EXYNOS5420_GPIO_E02,
1277 EXYNOS5420_GPIO_E03,
1278 EXYNOS5420_GPIO_E04,
1279 EXYNOS5420_GPIO_E05,
1280 EXYNOS5420_GPIO_E06,
1281 EXYNOS5420_GPIO_E07,
1282 EXYNOS5420_GPIO_E10, /* 224 0xe0 */
1283 EXYNOS5420_GPIO_E11,
1284 EXYNOS5420_GPIO_E12,
1285 EXYNOS5420_GPIO_E13,
1286 EXYNOS5420_GPIO_E14,
1287 EXYNOS5420_GPIO_E15,
1288 EXYNOS5420_GPIO_E16,
1289 EXYNOS5420_GPIO_E17,
1290 EXYNOS5420_GPIO_F00, /* 232 0xe8 */
1291 EXYNOS5420_GPIO_F01,
1292 EXYNOS5420_GPIO_F02,
1293 EXYNOS5420_GPIO_F03,
1294 EXYNOS5420_GPIO_F04,
1295 EXYNOS5420_GPIO_F05,
1296 EXYNOS5420_GPIO_F06,
1297 EXYNOS5420_GPIO_F07,
1298 EXYNOS5420_GPIO_F10, /* 240 0xf0 */
1299 EXYNOS5420_GPIO_F11,
1300 EXYNOS5420_GPIO_F12,
1301 EXYNOS5420_GPIO_F13,
1302 EXYNOS5420_GPIO_F14,
1303 EXYNOS5420_GPIO_F15,
1304 EXYNOS5420_GPIO_F16,
1305 EXYNOS5420_GPIO_F17,
1306 EXYNOS5420_GPIO_G00, /* 248 0xf8 */
1307 EXYNOS5420_GPIO_G01,
1308 EXYNOS5420_GPIO_G02,
1309 EXYNOS5420_GPIO_G03,
1310 EXYNOS5420_GPIO_G04,
1311 EXYNOS5420_GPIO_G05,
1312 EXYNOS5420_GPIO_G06,
1313 EXYNOS5420_GPIO_G07,
1314 EXYNOS5420_GPIO_G10, /* 256 0x100 */
1315 EXYNOS5420_GPIO_G11,
1316 EXYNOS5420_GPIO_G12,
1317 EXYNOS5420_GPIO_G13,
1318 EXYNOS5420_GPIO_G14,
1319 EXYNOS5420_GPIO_G15,
1320 EXYNOS5420_GPIO_G16,
1321 EXYNOS5420_GPIO_G17,
1322 EXYNOS5420_GPIO_G20, /* 264 0x108 */
1323 EXYNOS5420_GPIO_G21,
1324 EXYNOS5420_GPIO_G22,
1325 EXYNOS5420_GPIO_G23,
1326 EXYNOS5420_GPIO_G24,
1327 EXYNOS5420_GPIO_G25,
1328 EXYNOS5420_GPIO_G26,
1329 EXYNOS5420_GPIO_G27,
1330 EXYNOS5420_GPIO_J40, /* 272 0x110 */
1331 EXYNOS5420_GPIO_J41,
1332 EXYNOS5420_GPIO_J42,
1333 EXYNOS5420_GPIO_J43,
1334 EXYNOS5420_GPIO_J44,
1335 EXYNOS5420_GPIO_J45,
1336 EXYNOS5420_GPIO_J46,
1337 EXYNOS5420_GPIO_J47,
1339 /* GPIO_PART6_STARTS */
1340 EXYNOS5420_GPIO_MAX_PORT_PART_5,/* 280 0x118 */
1341 EXYNOS5420_GPIO_Z0 = EXYNOS5420_GPIO_MAX_PORT_PART_5,
1348 EXYNOS5420_GPIO_MAX_PORT
1352 unsigned long reg_addr; /* Address of register for this part */
1353 unsigned int max_gpio; /* Maximum GPIO in this part */
1356 #define EXYNOS4_GPIO_NUM_PARTS 4
1357 static struct gpio_info exynos4_gpio_data[EXYNOS4_GPIO_NUM_PARTS] = {
1358 { EXYNOS4_GPIO_PART1_BASE, EXYNOS4_GPIO_MAX_PORT_PART_1 },
1359 { EXYNOS4_GPIO_PART2_0, EXYNOS4_GPIO_MAX_PORT_PART_2_0 },
1360 { EXYNOS4_GPIO_PART2_1, EXYNOS4_GPIO_MAX_PORT_PART_2_1 },
1361 { EXYNOS4_GPIO_PART3_BASE, EXYNOS4_GPIO_MAX_PORT },
1364 #define EXYNOS4X12_GPIO_NUM_PARTS 8
1365 static struct gpio_info exynos4x12_gpio_data[EXYNOS4X12_GPIO_NUM_PARTS] = {
1366 { EXYNOS4X12_GPIO_PART1_0, EXYNOS4X12_GPIO_MAX_PORT_PART_1_0 },
1367 { EXYNOS4X12_GPIO_PART1_1, EXYNOS4X12_GPIO_MAX_PORT_PART_1_1 },
1368 { EXYNOS4X12_GPIO_PART1_2, EXYNOS4X12_GPIO_MAX_PORT_PART_1_2 },
1369 { EXYNOS4X12_GPIO_PART2_1, EXYNOS4X12_GPIO_MAX_PORT_PART_2_1 },
1370 { EXYNOS4X12_GPIO_PART2_2, EXYNOS4X12_GPIO_MAX_PORT_PART_2_2 },
1371 { EXYNOS4X12_GPIO_PART2_3, EXYNOS4X12_GPIO_MAX_PORT_PART_2_3 },
1372 { EXYNOS4X12_GPIO_PART3_BASE, EXYNOS4X12_GPIO_MAX_PORT_PART_3 },
1373 { EXYNOS4X12_GPIO_PART4_BASE, EXYNOS4X12_GPIO_MAX_PORT },
1376 #define EXYNOS5_GPIO_NUM_PARTS 8
1377 static struct gpio_info exynos5_gpio_data[EXYNOS5_GPIO_NUM_PARTS] = {
1378 { EXYNOS5_GPIO_PART1_BASE, EXYNOS5_GPIO_MAX_PORT_PART_1 },
1379 { EXYNOS5_GPIO_PART2_BASE, EXYNOS5_GPIO_MAX_PORT_PART_2 },
1380 { EXYNOS5_GPIO_PART3_BASE, EXYNOS5_GPIO_MAX_PORT_PART_3 },
1381 { EXYNOS5_GPIO_PART4_BASE, EXYNOS5_GPIO_MAX_PORT_PART_4 },
1382 { EXYNOS5_GPIO_PART5_BASE, EXYNOS5_GPIO_MAX_PORT_PART_5 },
1383 { EXYNOS5_GPIO_PART6_BASE, EXYNOS5_GPIO_MAX_PORT_PART_6 },
1384 { EXYNOS5_GPIO_PART7_BASE, EXYNOS5_GPIO_MAX_PORT_PART_7 },
1385 { EXYNOS5_GPIO_PART8_BASE, EXYNOS5_GPIO_MAX_PORT },
1388 #define EXYNOS5420_GPIO_NUM_PARTS 6
1389 static struct gpio_info exynos5420_gpio_data[EXYNOS5420_GPIO_NUM_PARTS] = {
1390 { EXYNOS5420_GPIO_PART1_BASE, EXYNOS5420_GPIO_MAX_PORT_PART_1 },
1391 { EXYNOS5420_GPIO_PART2_BASE, EXYNOS5420_GPIO_MAX_PORT_PART_2 },
1392 { EXYNOS5420_GPIO_PART3_BASE, EXYNOS5420_GPIO_MAX_PORT_PART_3 },
1393 { EXYNOS5420_GPIO_PART4_BASE, EXYNOS5420_GPIO_MAX_PORT_PART_4 },
1394 { EXYNOS5420_GPIO_PART5_BASE, EXYNOS5420_GPIO_MAX_PORT_PART_5 },
1395 { EXYNOS5420_GPIO_PART6_BASE, EXYNOS5420_GPIO_MAX_PORT },
1398 static inline struct gpio_info *get_gpio_data(void)
1400 if (cpu_is_exynos5()) {
1401 if (proid_is_exynos5420() || proid_is_exynos5422())
1402 return exynos5420_gpio_data;
1404 return exynos5_gpio_data;
1405 } else if (cpu_is_exynos4()) {
1406 if (proid_is_exynos4412())
1407 return exynos4x12_gpio_data;
1409 return exynos4_gpio_data;
1415 static inline unsigned int get_bank_num(void)
1417 if (cpu_is_exynos5()) {
1418 if (proid_is_exynos5420() || proid_is_exynos5422())
1419 return EXYNOS5420_GPIO_NUM_PARTS;
1421 return EXYNOS5_GPIO_NUM_PARTS;
1422 } else if (cpu_is_exynos4()) {
1423 if (proid_is_exynos4412())
1424 return EXYNOS4X12_GPIO_NUM_PARTS;
1426 return EXYNOS4_GPIO_NUM_PARTS;
1433 * This structure helps mapping symbolic GPIO names into indices from
1434 * exynos5_gpio_pin/exynos5420_gpio_pin enums.
1436 * By convention, symbolic GPIO name is defined as follows:
1438 * g[p]<bank><set><bit>, where
1440 * <bank> - a single character bank name, as defined by the SOC
1441 * <set> - a single digit set number
1442 * <bit> - bit number within the set (in 0..7 range).
1444 * <set><bit> essentially form an octal number of the GPIO pin within the bank
1445 * space. On the 5420 architecture some banks' sets do not start not from zero
1446 * ('d' starts from 1 and 'j' starts from 4). To compensate for that and
1447 * maintain flat number space withoout holes, those banks use offsets to be
1448 * deducted from the pin number.
1450 struct gpio_name_num_table {
1451 char bank; /* bank name symbol */
1452 unsigned int bank_size; /* total number of pins in the bank */
1453 char bank_offset; /* offset of the first bank's pin */
1454 unsigned int base; /* index of the first bank's pin in the enum */
1457 #define GPIO_ENTRY(name, base, top, offset) { name, top - base, offset, base }
1458 static const struct gpio_name_num_table exynos4_gpio_table[] = {
1459 GPIO_ENTRY('a', EXYNOS4_GPIO_A00, EXYNOS4_GPIO_B0, 0),
1460 GPIO_ENTRY('b', EXYNOS4_GPIO_B0, EXYNOS4_GPIO_C00, 0),
1461 GPIO_ENTRY('c', EXYNOS4_GPIO_C00, EXYNOS4_GPIO_D00, 0),
1462 GPIO_ENTRY('d', EXYNOS4_GPIO_D00, EXYNOS4_GPIO_E00, 0),
1463 GPIO_ENTRY('e', EXYNOS4_GPIO_E00, EXYNOS4_GPIO_F00, 0),
1464 GPIO_ENTRY('f', EXYNOS4_GPIO_F00, EXYNOS4_GPIO_J00, 0),
1465 GPIO_ENTRY('j', EXYNOS4_GPIO_J00, EXYNOS4_GPIO_K00, 0),
1466 GPIO_ENTRY('k', EXYNOS4_GPIO_K00, EXYNOS4_GPIO_L00, 0),
1467 GPIO_ENTRY('l', EXYNOS4_GPIO_L00, EXYNOS4_GPIO_Y00, 0),
1468 GPIO_ENTRY('y', EXYNOS4_GPIO_Y00, EXYNOS4_GPIO_X00, 0),
1469 GPIO_ENTRY('x', EXYNOS4_GPIO_X00, EXYNOS4_GPIO_Z0, 0),
1470 GPIO_ENTRY('z', EXYNOS4_GPIO_Z0, EXYNOS4_GPIO_MAX_PORT, 0),
1474 static const struct gpio_name_num_table exynos4x12_gpio_table[] = {
1475 GPIO_ENTRY('a', EXYNOS4X12_GPIO_A00, EXYNOS4X12_GPIO_B0, 0),
1476 GPIO_ENTRY('b', EXYNOS4X12_GPIO_B0, EXYNOS4X12_GPIO_C00, 0),
1477 GPIO_ENTRY('c', EXYNOS4X12_GPIO_C00, EXYNOS4X12_GPIO_D00, 0),
1478 GPIO_ENTRY('d', EXYNOS4X12_GPIO_D00, EXYNOS4X12_GPIO_F00, 0),
1479 GPIO_ENTRY('f', EXYNOS4X12_GPIO_F00, EXYNOS4X12_GPIO_J00, 0),
1480 GPIO_ENTRY('j', EXYNOS4X12_GPIO_J00, EXYNOS4X12_GPIO_K00, 0),
1481 GPIO_ENTRY('k', EXYNOS4X12_GPIO_K00, EXYNOS4X12_GPIO_L00, 0),
1482 GPIO_ENTRY('l', EXYNOS4X12_GPIO_L00, EXYNOS4X12_GPIO_Y00, 0),
1483 GPIO_ENTRY('y', EXYNOS4X12_GPIO_Y00, EXYNOS4X12_GPIO_M00, 0),
1484 GPIO_ENTRY('m', EXYNOS4X12_GPIO_M00, EXYNOS4X12_GPIO_X00, 0),
1485 GPIO_ENTRY('x', EXYNOS4X12_GPIO_X00, EXYNOS4X12_GPIO_Z0, 0),
1486 GPIO_ENTRY('z', EXYNOS4X12_GPIO_Z0, EXYNOS4X12_GPIO_V00, 0),
1487 GPIO_ENTRY('v', EXYNOS4X12_GPIO_V00, EXYNOS4X12_GPIO_MAX_PORT, 0),
1491 static const struct gpio_name_num_table exynos5_gpio_table[] = {
1492 GPIO_ENTRY('a', EXYNOS5_GPIO_A00, EXYNOS5_GPIO_B00, 0),
1493 GPIO_ENTRY('b', EXYNOS5_GPIO_B00, EXYNOS5_GPIO_C00, 0),
1494 GPIO_ENTRY('c', EXYNOS5_GPIO_C00, EXYNOS5_GPIO_D00, 0),
1495 GPIO_ENTRY('d', EXYNOS5_GPIO_D00, EXYNOS5_GPIO_Y00, 0),
1496 GPIO_ENTRY('y', EXYNOS5_GPIO_Y00, EXYNOS5_GPIO_C40, 0),
1497 GPIO_ENTRY('x', EXYNOS5_GPIO_X00, EXYNOS5_GPIO_E00, 0),
1498 GPIO_ENTRY('e', EXYNOS5_GPIO_E00, EXYNOS5_GPIO_F00, 0),
1499 GPIO_ENTRY('f', EXYNOS5_GPIO_F00, EXYNOS5_GPIO_G00, 0),
1500 GPIO_ENTRY('g', EXYNOS5_GPIO_G00, EXYNOS5_GPIO_H00, 0),
1501 GPIO_ENTRY('h', EXYNOS5_GPIO_H00, EXYNOS5_GPIO_V00, 0),
1502 GPIO_ENTRY('v', EXYNOS5_GPIO_V00, EXYNOS5_GPIO_Z0, 0),
1503 GPIO_ENTRY('z', EXYNOS5_GPIO_Z0, EXYNOS5_GPIO_MAX_PORT, 0),
1507 static const struct gpio_name_num_table exynos5420_gpio_table[] = {
1508 GPIO_ENTRY('a', EXYNOS5420_GPIO_A00, EXYNOS5420_GPIO_B00, 0),
1509 GPIO_ENTRY('b', EXYNOS5420_GPIO_B00, EXYNOS5420_GPIO_H00, 0),
1510 GPIO_ENTRY('h', EXYNOS5420_GPIO_H00, EXYNOS5420_GPIO_Y70, 0),
1511 GPIO_ENTRY('x', EXYNOS5420_GPIO_X00, EXYNOS5420_GPIO_C00, 0),
1512 GPIO_ENTRY('c', EXYNOS5420_GPIO_C00, EXYNOS5420_GPIO_D10, 0),
1513 GPIO_ENTRY('d', EXYNOS5420_GPIO_D10, EXYNOS5420_GPIO_Y00, 010),
1514 GPIO_ENTRY('y', EXYNOS5420_GPIO_Y00, EXYNOS5420_GPIO_E00, 0),
1515 GPIO_ENTRY('e', EXYNOS5420_GPIO_E00, EXYNOS5420_GPIO_F00, 0),
1516 GPIO_ENTRY('f', EXYNOS5420_GPIO_F00, EXYNOS5420_GPIO_G00, 0),
1517 GPIO_ENTRY('g', EXYNOS5420_GPIO_G00, EXYNOS5420_GPIO_J40, 0),
1518 GPIO_ENTRY('j', EXYNOS5420_GPIO_J40, EXYNOS5420_GPIO_Z0, 040),
1519 GPIO_ENTRY('z', EXYNOS5420_GPIO_Z0, EXYNOS5420_GPIO_MAX_PORT, 0),
1523 void gpio_cfg_pin(int gpio, int cfg);
1524 void gpio_set_pull(int gpio, int mode);
1525 void gpio_set_drv(int gpio, int mode);
1526 void gpio_set_rate(int gpio, int mode);
1527 int s5p_gpio_get_pin(unsigned gpio);
1530 /* Pin configurations */
1531 #define S5P_GPIO_INPUT 0x0
1532 #define S5P_GPIO_OUTPUT 0x1
1533 #define S5P_GPIO_IRQ 0xf
1534 #define S5P_GPIO_FUNC(x) (x)
1537 #define S5P_GPIO_PULL_NONE 0x0
1538 #define S5P_GPIO_PULL_DOWN 0x1
1539 #define S5P_GPIO_PULL_UP 0x3
1541 /* Drive Strength level */
1542 #define S5P_GPIO_DRV_1X 0x0
1543 #define S5P_GPIO_DRV_3X 0x1
1544 #define S5P_GPIO_DRV_2X 0x2
1545 #define S5P_GPIO_DRV_4X 0x3
1546 #define S5P_GPIO_DRV_FAST 0x0
1547 #define S5P_GPIO_DRV_SLOW 0x1