]> git.sur5r.net Git - u-boot/blob - arch/arm/mach-uniphier/boot-mode/boot-mode-proxstream2.c
ARM: uniphier: kill bogus header includes
[u-boot] / arch / arm / mach-uniphier / boot-mode / boot-mode-proxstream2.c
1 /*
2  * Copyright (C) 2015 Masahiro Yamada <yamada.masahiro@socionext.com>
3  *
4  * SPDX-License-Identifier:     GPL-2.0+
5  */
6
7 #include <common.h>
8 #include <spl.h>
9 #include <linux/io.h>
10 #include <mach/boot-device.h>
11 #include <mach/sg-regs.h>
12
13 static struct boot_device_info boot_device_table[] = {
14         {BOOT_DEVICE_NAND, "NAND (Mirror 8, ECC  8, EraseSize 128KB, Addr 4)"},
15         {BOOT_DEVICE_NAND, "NAND (Mirror 8, ECC  8, EraseSize 128KB, Addr 5)"},
16         {BOOT_DEVICE_NAND, "NAND (Mirror 8, ECC 16, EraseSize 128KB, Addr 5)"},
17         {BOOT_DEVICE_NAND, "NAND (Mirror 8, ECC  8, EraseSize 256KB, Addr 5)"},
18         {BOOT_DEVICE_NAND, "NAND (Mirror 8, ECC 16, EraseSize 256KB, Addr 5)"},
19         {BOOT_DEVICE_NAND, "NAND (Mirror 8, ECC  8, EraseSize 512KB, Addr 5)"},
20         {BOOT_DEVICE_NAND, "NAND (Mirror 8, ECC 16, EraseSize 512KB, Addr 5)"},
21         {BOOT_DEVICE_NAND, "NAND (Mirror 8, ECC 16, EraseSize 128KB, Addr 4)"},
22         {BOOT_DEVICE_NAND, "NAND (Mirror 1, ECC  8, EraseSize 128KB, Addr 5)"},
23         {BOOT_DEVICE_NAND, "NAND (Mirror 1, ECC 16, EraseSize 128KB, Addr 5)"},
24         {BOOT_DEVICE_NAND, "NAND (Mirror 1, ECC  8, EraseSize 256KB, Addr 5)"},
25         {BOOT_DEVICE_NAND, "NAND (Mirror 1, ECC 16, EraseSize 256KB, Addr 5)"},
26         {BOOT_DEVICE_NAND, "NAND (Mirror 1, ECC  8, EraseSize 512KB, Addr 5)"},
27         {BOOT_DEVICE_NAND, "NAND (Mirror 1, ECC 16, EraseSize 512KB, Addr 5)"},
28         {BOOT_DEVICE_NAND, "NAND (Mirror 1, ECC  8, EraseSize 128KB, Addr 4)"},
29         {BOOT_DEVICE_NAND, "NAND (Mirror 1, ECC 16, EraseSize 128KB, Addr 4)"},
30         {BOOT_DEVICE_NAND, "NAND (Mirror 8, ECC  8, ONFI,            Addr 4)"},
31         {BOOT_DEVICE_NAND, "NAND (Mirror 8, ECC  8, ONFI,            Addr 5)"},
32         {BOOT_DEVICE_NAND, "NAND (Mirror 8, ECC 16, ONFI,            Addr 5)"},
33         {BOOT_DEVICE_NAND, "NAND (Mirror 8, ECC 16, ONFI,            Addr 4)"},
34         {BOOT_DEVICE_MMC1, "eMMC Boot (1.8V)"},
35         {BOOT_DEVICE_NAND, "NAND (Mirror 1, ECC  8, ONFI,            Addr 5)"},
36         {BOOT_DEVICE_NAND, "NAND (Mirror 1, ECC 16, ONFI,            Addr 5)"},
37         {BOOT_DEVICE_NAND, "NAND (Mirror 1, ECC  8, ONFI,            Addr 4)"},
38         {BOOT_DEVICE_NAND, "NAND (Mirror 1, ECC 16, ONFI,            Addr 4)"},
39         {BOOT_DEVICE_SPI,  "SPI 3Byte CS0"},
40         {BOOT_DEVICE_SPI,  "SPI 4Byte CS0"},
41         {BOOT_DEVICE_SPI,  "SPI 3Byte CS1"},
42         {BOOT_DEVICE_SPI,  "SPI 4Byte CS1"},
43         {BOOT_DEVICE_SPI,  "SPI 4Byte CS0"},
44         {BOOT_DEVICE_SPI,  "SPI 3Byte CS0"},
45         {BOOT_DEVICE_NONE, "Reserved"},
46 };
47
48 int get_boot_mode_sel(void)
49 {
50         return (readl(SG_PINMON0) >> 1) & 0x1f;
51 }
52
53 u32 proxstream2_boot_device(void)
54 {
55         int boot_mode;
56
57         boot_mode = get_boot_mode_sel();
58
59         return boot_device_table[boot_mode].type;
60 }
61
62 void proxstream2_boot_mode_show(void)
63 {
64         int mode_sel, i;
65
66         mode_sel = get_boot_mode_sel();
67
68         puts("Boot Mode Pin:\n");
69
70         for (i = 0; i < ARRAY_SIZE(boot_device_table); i++)
71                 printf(" %c %02x %s\n", i == mode_sel ? '*' : ' ', i,
72                        boot_device_table[i].info);
73 }